集成電路新設(shè)計(jì)基礎(chǔ)知識(shí)_第1頁(yè)
集成電路新設(shè)計(jì)基礎(chǔ)知識(shí)_第2頁(yè)
集成電路新設(shè)計(jì)基礎(chǔ)知識(shí)_第3頁(yè)
集成電路新設(shè)計(jì)基礎(chǔ)知識(shí)_第4頁(yè)
集成電路新設(shè)計(jì)基礎(chǔ)知識(shí)_第5頁(yè)
已閱讀5頁(yè),還剩40頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第一章集成電路設(shè)計(jì)概述1.1集成電路(IC)的發(fā)展集成電路(IC)的發(fā)展IC——IntegratedCircuit;集成電路是電路的單芯片實(shí)現(xiàn);集成電路是微電子技術(shù)的核心;1.1集成電路(IC)的發(fā)展單片半導(dǎo)體材料元件連線I/O工藝加工應(yīng)用電路系統(tǒng)晶體管的發(fā)明1946年1月,Bell實(shí)驗(yàn)室正式成立半導(dǎo)體研究小組:W.Schokley,J.Bardeen、W.H.BrattainBardeen提出了表面態(tài)理論,Schokley給出了實(shí)現(xiàn)放大器的基本設(shè)想,Brattain設(shè)計(jì)了實(shí)驗(yàn);1947年12月23日,第一次觀測(cè)到了具有放大作用的晶體管;1947年12月23日第一個(gè)點(diǎn)接觸式NPNGe晶體管

發(fā)明者:W.SchokleyJ.BardeenW.Brattain獲得1956年Nobel物理獎(jiǎng)1.1集成電路(IC)的發(fā)展獲得1956年Nobel物理獎(jiǎng)集成電路的發(fā)明1952年5月,英國(guó)科學(xué)家G.W.A.Dummer第一次提出了集成電路的設(shè)想。1958年以德克薩斯儀器公司(TI)的科學(xué)家基爾比(ClairKilby)為首的研究小組研制出了世界上第一塊集成電路,并于1959年公布了該結(jié)果。

鍺襯底上形成臺(tái)面雙極晶體管和電阻,總共12個(gè)器件,用超聲焊接引線將器件連起來(lái)。獲得2000年Nobel物理獎(jiǎng)1.1集成電路(IC)的發(fā)展獲得2000年Nobel物理獎(jiǎng)集成電路的發(fā)明平面工藝的發(fā)明

1959年7月,美國(guó)Fairchild公司的Noyce發(fā)明第一塊單片集成電路:

利用二氧化硅膜制成平面晶體管,

用淀積在二氧化硅膜上和二氧化硅膜密接在一起的導(dǎo)電膜作為元器件間的電連接(布線)。

這是單片集成電路的雛形,是與現(xiàn)在的硅集成電路直接有關(guān)的發(fā)明。將平面技術(shù)、照相腐蝕和布線技術(shù)組合起來(lái),獲得大量生產(chǎn)集成電路的可能性。1.1集成電路(IC)的發(fā)展第一塊單片集成電路集成電路發(fā)展史上的幾個(gè)里程碑1962年Wanlass、C.T.Sah——CMOS技術(shù)

現(xiàn)在集成電路產(chǎn)業(yè)中占95%以上1967年Kahng、S.Sze——非揮發(fā)存儲(chǔ)器1968年Dennard——單晶體管DRAM1971年Intel公司生產(chǎn)出第一個(gè)微處理器芯片4004——計(jì)算機(jī)的心臟目前全世界微機(jī)總量約6億臺(tái),在美國(guó)每年由計(jì)算機(jī)完成的工作量超過(guò)4000億人年工作量。美國(guó)歐特泰克公司認(rèn)為:微處理器、寬帶連接和智能軟件將是21世紀(jì)改變?nèi)祟?lèi)社會(huì)和經(jīng)濟(jì)的三大技術(shù)創(chuàng)新。1.1集成電路(IC)的發(fā)展集成電路的發(fā)展水平的標(biāo)志IC加工工藝的特征尺寸

(MOS晶體管的最小柵長(zhǎng)、最小金屬線寬)集成度

(元件/芯片)生產(chǎn)IC所用的硅片的直徑

(6、8、12英寸)芯片的速度

(時(shí)鐘頻率)1.1集成電路(IC)的發(fā)展集成電路的發(fā)展小規(guī)模集成(SSI)→中規(guī)模集成(MSI)→大規(guī)模集成(LSI)→超大規(guī)模集成電路(VLSI)→特大規(guī)模集成電路(ULSI)→GSI→SoC。1.1集成電路(IC)的發(fā)展集成電路的發(fā)展1990年代以后,工藝從亞微米(0.5到1微米)→深亞微米(小于0.5m)→超深亞微米(小于0.25m

,目前已經(jīng)到了0.06m)發(fā)展。其主要特點(diǎn):特征尺寸越來(lái)越?。ㄗ钚〉腗OS管柵長(zhǎng)或者連線寬度)芯片尺寸越來(lái)越大(diesize)單片上的晶體管數(shù)越來(lái)越多時(shí)鐘速度越來(lái)越快電源電壓越來(lái)越低布線層數(shù)越來(lái)越多

I/O引線越來(lái)越多1.1集成電路(IC)的發(fā)展集成電路發(fā)展規(guī)劃(1997)年份1997199920012003200620092012最小線寬(mm)0.250.180.150.130.100.070.01DRAM容量256M1G1G~4G4G16G64G256G晶體管數(shù)量(M)112140762005201400芯片尺寸(mm2)300340385430520620750時(shí)鐘頻率(MHz)750120014001600200025003000金屬層數(shù)66~7777~88~99最低供電電壓(V)1.8-2.51.5-1.81.2-1.51.2-1.50.9-1.20.6-0.90.5-0.6最大硅片直徑(mm)2008吋30012吋30012吋30012吋30012吋45018吋45018吋1.1集成電路(IC)的發(fā)展集成電路工藝特征尺寸1.1集成電路(IC)的發(fā)展單個(gè)芯片上的晶體管數(shù)1.1集成電路(IC)的發(fā)展集成電路芯片面積1.1集成電路(IC)的發(fā)展集成電路的電源電壓1.1集成電路(IC)的發(fā)展集成電路的時(shí)鐘頻率1.1集成電路(IC)的發(fā)展摩爾定律(Moore’sLaw)Min.transistorfeaturesizedecreasesby0.7Xeverythreeyears——Trueforatleast30years!

(Intel公司前董事長(zhǎng)GordonMoore首次于1965提出)后人對(duì)摩爾定律加以擴(kuò)展:

集成電路的發(fā)展每三年工藝升級(jí)一代;集成度翻二番;特征線寬約縮小30%左右;邏輯電路(以CPU為代表)的工作頻率提高約30%。1.1集成電路(IC)的發(fā)展Intel公司CPU發(fā)展1.1集成電路(IC)的發(fā)展Intel公司CPU發(fā)展Yearofintroduction Transistors4004 1971 2,2508008 1972 2,5008080 1974 5,0008086 1978 29,000286 1982 120,000386 1985 275,000486DX 1989 1,180,000Pentium?

1993 3,100,000PentiumII 1997 7,500,000PentiumIII 1999 24,000,000Pentium4 2000 42,000,000單片集成電路晶體管數(shù)1.1集成電路(IC)的發(fā)展特征尺寸1.1集成電路(IC)的發(fā)展艾滋病毒紅血球細(xì)胞變形蟲(chóng)人類(lèi)頭發(fā)絲巴克球電源電壓1.1集成電路(IC)的發(fā)展平均每個(gè)晶體管價(jià)格1.1集成電路(IC)的發(fā)展摩爾定律還能維持多久?經(jīng)過(guò)30多年,集成電路產(chǎn)業(yè)的發(fā)展證實(shí)了摩爾定律的正確性,但是摩爾定律還能有多長(zhǎng)時(shí)間的生命力?集成電路的特征尺寸:

130nm→90nm→60nm→45nm→30nm→?量子效應(yīng)集成電路光刻

費(fèi)用急劇增加1.1集成電路(IC)的發(fā)展數(shù)十萬(wàn)甚至上百萬(wàn)美元!第一章集成電路設(shè)計(jì)概述1.2當(dāng)前國(guó)際集成電路

技術(shù)發(fā)展趨勢(shì)1.2當(dāng)前國(guó)際集成電路技術(shù)發(fā)展趨勢(shì)#1關(guān)心工藝線12英寸(300mm)0.09微米是目前量產(chǎn)最先進(jìn)的CMOS工藝線1.2當(dāng)前國(guó)際集成電路技術(shù)發(fā)展趨勢(shì)1.2當(dāng)前國(guó)際集成電路技術(shù)發(fā)展趨勢(shì)#2

特征尺寸:微米亞微米深亞微米,目前的主流工藝是0.35、0.25和0.18m,0.15和0.13m已開(kāi)始走向規(guī)?;a(chǎn);電路規(guī)模:SSISOC;晶圓的尺寸增加,當(dāng)前的主流晶圓的尺寸為8英寸,正在向12英寸晶圓邁進(jìn);集成電路的規(guī)模不斷提高,最先進(jìn)的CPU(P-IV)已超過(guò)4000萬(wàn)晶體管,DRAM已達(dá)Gb規(guī)模;1.2當(dāng)前國(guó)際集成電路技術(shù)發(fā)展趨勢(shì)1.2當(dāng)前國(guó)際集成電路技術(shù)發(fā)展趨勢(shì)#3集成電路的速度不斷提高,人們已經(jīng)用0.13mCMOS工藝做出了主時(shí)鐘達(dá)2GHz的CPU;>10Gbit/s的高速電路和>6GHz的射頻電路;集成電路復(fù)雜度不斷增加,系統(tǒng)芯片或稱(chēng)芯片系統(tǒng)SoC(System-on-Chip)成為開(kāi)發(fā)目標(biāo);設(shè)計(jì)能力落后于工藝制造能力;電路設(shè)計(jì)、工藝制造、封裝的分立運(yùn)行為發(fā)展無(wú)生產(chǎn)線(Fabless)和無(wú)芯片(Chipless)集成電路設(shè)計(jì)提供了條件,為微電子領(lǐng)域發(fā)展知識(shí)經(jīng)濟(jì)提供了條件.1.2當(dāng)前國(guó)際集成電路技術(shù)發(fā)展趨勢(shì)第一章集成電路設(shè)計(jì)概述1.3

無(wú)生產(chǎn)線集成電路設(shè)計(jì)技術(shù)FablessICDesignTechniqueIDM與Fabless集成電路實(shí)現(xiàn)集成電路發(fā)展的前三十年中,設(shè)計(jì)、制造和封裝都是集中在半導(dǎo)體生產(chǎn)廠家內(nèi)進(jìn)行的,稱(chēng)之為一體化制造(IDM,IntegratedDeviceManufacture)的集成電路實(shí)現(xiàn)模式。近十年以來(lái),電路設(shè)計(jì)、工藝制造和封裝開(kāi)始分立運(yùn)行,這為發(fā)展無(wú)生產(chǎn)線(Fabless)集成電路設(shè)計(jì)提供了條件,為微電子領(lǐng)域發(fā)展知識(shí)經(jīng)濟(jì)提供了條件。1.3無(wú)生產(chǎn)線集成電路設(shè)計(jì)技術(shù)FablessandFoundry:DefinitionWhatisFabless? ICDesignbasedonfoundries,i.e. ICDesignunitwithoutanyprocessownedbyitself.WhatisFoundry? ICmanufactorypurelysupportingfablessICdesigners,i.e. ICmanufactorywithoutanyICdesignentityofitself.1.3無(wú)生產(chǎn)線集成電路設(shè)計(jì)技術(shù)LayoutChipDesignkitsInternetFoundryFabless設(shè)計(jì)單位代工單位RelationofF&F(無(wú)生產(chǎn)線與代工的關(guān)系)1.3無(wú)生產(chǎn)線集成電路設(shè)計(jì)技術(shù)①②③無(wú)生產(chǎn)線IC設(shè)計(jì)-虛擬制造-代工制造FoundryIFoundryIIFICD:fablessICdesignerVICM:virtualICmanufacture(虛擬制造)

(MOSIS,CMP,VDEC,CICICC…)FICD1FICD2FICD3FICD4FICDnVICMVICMRelationofFICD&VICM&Foundry1.3無(wú)生產(chǎn)線集成電路設(shè)計(jì)技術(shù)RelationofFICD&VICM&FoundryDesignkitsFablessICDesign+FoundryICManufactureFablessFoundryVICM1.3無(wú)生產(chǎn)線集成電路設(shè)計(jì)技術(shù)第一章集成電路設(shè)計(jì)概述1.4代工工藝國(guó)內(nèi)主要Foundry(代客戶(hù)加工)廠家1.4代工工藝國(guó)內(nèi)新建Foundry(代客戶(hù)加工)廠家上海

中芯國(guó)際:8”,0.25m,2001.10

宏力:8”,0.25m,2002.10

華虹-II:8”,0.25m,籌建臺(tái)積電TSMC

在松江建廠北京

首鋼NEC籌建8”,0.25m天津

Motolora,8”,0.25m聯(lián)華UMC

在蘇州建廠1.4代工工藝境外可用Foundry工藝廠家Peregrine(SOI/SOS)Vitesse(GaAs/InP)IBM/Jazz(SiGe)OMMIC(GaAs)Win(穩(wěn)懋)(GaAs)Agilent(CMOS)AMS(CMOS/BiCMOS)UMC(聯(lián)華)(CMOS/BiCMOS)OrbitSTM(CMOS/BiCMOS)Dongbu(東部)Chartered(特許)(CMOS/BiCMOS)TSMC(臺(tái)積電)(CMOS/BiCMOS)美國(guó)歐洲韓國(guó)新加坡臺(tái)灣1.4代工工藝第一章集成電路設(shè)計(jì)概述1.5

芯片工程與多項(xiàng)目晶圓計(jì)劃1.5芯片工程與多項(xiàng)目晶圓計(jì)劃M(mǎn)anyICsfordifferentprojectsarelaidononemacro-ICandfabricatedonwafersThecostsofmasksandfabricationisdividedbyallusers.Thus,thecostpaidbyasingleprojectislowenoughespeciallyforR&DThe

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論