大學(xué)數(shù)字電子技術(shù)期末考試卷有答案4_第1頁
大學(xué)數(shù)字電子技術(shù)期末考試卷有答案4_第2頁
大學(xué)數(shù)字電子技術(shù)期末考試卷有答案4_第3頁
大學(xué)數(shù)字電子技術(shù)期末考試卷有答案4_第4頁
大學(xué)數(shù)字電子技術(shù)期末考試卷有答案4_第5頁
已閱讀5頁,還剩13頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

自信考試誠信做人PAGEPAGE10用心用情服務(wù)社會上海應(yīng)用技術(shù)學(xué)院2009—2010學(xué)年第2學(xué)期《數(shù)字電子技術(shù)》期(末)(B)試卷課程代碼:B203115學(xué)分:3考試時間:100分鐘課程序號:1862186318641865班級:學(xué)號:姓名:我已閱讀了有關(guān)的考試規(guī)定和紀律要求,愿意在考試中遵守《考場規(guī)則》,如有違反將愿接受相應(yīng)的處理。題號一二三四五六七八九十總分應(yīng)得分2086816816810實得分試卷共7頁,請先查看試卷有無缺頁,然后答題。一、選擇填空(每題2分,共20分)1.邏輯函數(shù)F=,當ABC的取值為()時,F(xiàn)=1。(a)000(b)011(c)101(d)1112.n個變量可以構(gòu)成()個最小項。(a)n(b)2×n(c)2n(d)2n-13.扇山系數(shù)No是指邏輯門電路()。(a)輸出電壓與輸入電壓之間的關(guān)系數(shù)(b)輸出電壓與輸入電流之間的關(guān)系數(shù)(c)輸出端能帶同類門的個數(shù)(d)輸入端數(shù)4.輸出端可直接連在一起實現(xiàn)“線與”邏輯功能的門電路是()。(a)與非門(b)或非門(c)OC(OD)門(d)三態(tài)門5如需要判斷兩個二進制數(shù)的大小或相等,可以使用()電路。(a)譯碼器(b)編碼器(c)數(shù)據(jù)選擇器(d)數(shù)據(jù)比較器6.已知R、S是與門構(gòu)成的基本RS觸發(fā)器的輸入端,則約束條件為()。(a)RS=0(b)R+S=1(c)RS=l(d)R+S=07.若4位同步二進制加法計數(shù)器當前的狀態(tài)是1111,下一個輸入時鐘脈沖后,其內(nèi)容為()。(a)0111(b)0110(c)1000(d)00008.可以用來實現(xiàn)并/串轉(zhuǎn)換和串/并轉(zhuǎn)換的器件是()。(a)計數(shù)器(b)移位寄存器(c)存儲器(d)全加器9.一個用555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器的正脈沖寬度為()。(a)0.7RC(b)1.4RC(c)1.1RC(d)RC10.常用的D/A轉(zhuǎn)換電路是()。(a)權(quán)電阻D/A轉(zhuǎn)換器(b)T型D/A轉(zhuǎn)換器(c)倒T型D/A轉(zhuǎn)換器(d)開關(guān)樹型D/A轉(zhuǎn)換器二、用卡諾圖法化簡函數(shù)(8分)(1)(2)三、.寫出圖示邏輯電路出端的邏輯表達式。(6分)&&TG1ABC“1”FR四、分析下圖組合電路(要求寫出輸出表達式,列出真值表,說明其功能)(8分)五、設(shè)計一位全加器。(共16分)(1)列出全加器的真制表,設(shè)輸入為A,B,Ci為進位輸入,S為加法和,Cout為進位輸出;(2)寫出S,Cout的邏輯表達式,并化成最簡與或式;(3)利用與非門實現(xiàn)全加器功能;(4)利用3/8線譯碼器74LS138實現(xiàn)全加器功能。74LS138的引腳圖和功能表如下:輸入輸出S1+A2A1A0100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111100××××11111111×1×××11111111六、下圖為分頻器電路,設(shè)觸發(fā)器初態(tài)為0。(1)寫出D觸發(fā)器的特性方程;(2)畫出Q1,Q2的波形。(3)求Q1,Q2頻率(8分)七、圖示電路中,設(shè)Q0、Q1、Q2初態(tài)為0,(1)寫出驅(qū)動方程、狀態(tài)方程;(2)畫狀態(tài)表和狀態(tài)轉(zhuǎn)換圖。(3)畫出波形圖(至少八個CP脈沖)。(4)說明電路的邏輯功能。(16分)JJKCJKCJKC1CPQ0Q1Q2八.利用芯片74LS161(四位同步二進制計數(shù)器)和74LS151(八選一數(shù)據(jù)選擇器)設(shè)計一個序列信號發(fā)生器,要求在一系列脈沖CP的作用下,能夠周期性地輸出“00010111”的序列信號。(芯片符號如圖示)(1)寫出分析設(shè)計過程;(2)完成連線圖。(8分)74LS161功能表如下:清零預(yù)置使能時鐘預(yù)置數(shù)據(jù)輸入輸出RDLDEPETCPD0D1D2D4Q0Q1Q2Q30XXXXXXXX000010XXABCDABCD110XXXXXX保持11X0XXXXX保持1111XXXX計數(shù)74LS151功能表:九、下圖所示的555定時器電路,(1)判斷該電路為何種類型電路(施密特觸發(fā)器/單穩(wěn)態(tài)觸發(fā)器/多諧振蕩器)?(2)若是施密特觸發(fā)器,計算回差電壓;若是單穩(wěn)態(tài)觸發(fā)器/多諧振蕩器,計算脈沖寬度和占空比。(3)對應(yīng)輸入波形畫出下圖中輸出波形。(10分)555定時器功能表:555定時器內(nèi)部電路:

上海應(yīng)用技術(shù)學(xué)院2009—2010學(xué)年第2學(xué)期《數(shù)字電子技術(shù)》期(末)(B)試卷課程代碼:B203115學(xué)分:3考試時間:100分鐘課程序號:1862186318641865班級:學(xué)號:姓名:我已閱讀了有關(guān)的考試規(guī)定和紀律要求,愿意在考試中遵守《考場規(guī)則》,如有違反將愿接受相應(yīng)的處理。題號一二三四五六七八九十總分應(yīng)得分2086816816810實得分試卷共7頁,請先查看試卷有無缺頁,然后答題。一、選擇填空(每題2分,共20分)1.邏輯函數(shù)F=,當ABC的取值為(b)時,F(xiàn)=1。(a)000(b)011(c)101(d)1112.n個變量可以構(gòu)成(c)個最小項。(a)n(b)2×n(c)2n(d)2n-13.扇山系數(shù)No是指邏輯門電路(c)。(a)輸出電壓與輸入電壓之間的關(guān)系數(shù)(b)輸出電壓與輸入電流之間的關(guān)系數(shù)(c)輸出端能帶同類門的個數(shù)(d)輸入端數(shù)4.輸出端可直接連在一起實現(xiàn)“線與”邏輯功能的門電路是(c)。(a)與非門(b)或非門(c)OC(OD)門(d)三態(tài)門5如需要判斷兩個二進制數(shù)的大小或相等,可以使用(d)電路。(a)譯碼器(b)編碼器(c)數(shù)據(jù)選擇器(d)數(shù)據(jù)比較器6.已知R、S是與門構(gòu)成的基本RS觸發(fā)器的輸入端,則約束條件為(a)。(a)RS=0(b)R+S=1(c)RS=l(d)R+S=07.若4位同步二進制加法計數(shù)器當前的狀態(tài)是1111,下一個輸入時鐘脈沖后,其內(nèi)容為(d)。(a)0111(b)0110(c)1000(d)00008.可以用來實現(xiàn)并/串轉(zhuǎn)換和串/并轉(zhuǎn)換的器件是(b)。(a)計數(shù)器(b)移位寄存器(c)存儲器(d)全加器9.一個用555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器的正脈沖寬度為(c)。(a)0.7RC(b)1.4RC(c)1.1RC(d)RC10.常用的D/A轉(zhuǎn)換電路是(c)。(a)權(quán)電阻D/A轉(zhuǎn)換器(b)T型D/A轉(zhuǎn)換器(c)倒T型D/A轉(zhuǎn)換器(d)開關(guān)樹型D/A轉(zhuǎn)換器二、用卡諾圖法化簡函數(shù)(8分)(1)解:本題的卡諾圖如圖1所示:(2)解:本題的卡諾圖如圖2所示:可得最簡表達式為:三、.寫出圖示邏輯電路出端的邏輯表達式。(6分)&&TG1ABC“1”FR解:如圖可以看出C為傳輸門TG的控制端,所以C取值不同時有不同的輸出。當C=1時,傳輸門TG導(dǎo)通,當C=0時,傳輸門TG截止,四、分析下圖組合電路(要求寫出輸出表達式,列出真值表,說明其功能)(8分)解:先寫出其邏輯表達式為給出真值表如下數(shù)據(jù)Y1×××0000001010011這是一個四選一的數(shù)據(jù)選擇器。五、設(shè)計一位全加器。(共16分)(1)列出全加器的真制表,設(shè)輸入為A,B,Ci為進位輸入,S為加法和,Cout為進位輸出;(2)寫出S,Cout的邏輯表達式,并化成最簡與或式;(3)利用與非門實現(xiàn)全加器功能;(4)利用3/8線譯碼器74LS138實現(xiàn)全加器功能。74LS138的引腳圖和功能表如下:輸入輸出S1+A2A1A0100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111100××××11111111×1×××11111111解:(1)首先給出全加器的真值表如下表所示輸入輸出AiBiCiSiCout0000000110010100110110010101011100111111(2)寫出其邏輯表達式對其進行化簡得最簡與或表達式(3)用與非門來實現(xiàn)全加器如圖3所示。(4)用3/8線譯碼器74LS138來實現(xiàn)全加器如圖4所示。六、下圖為分頻器電路,設(shè)觸發(fā)器初態(tài)為0。(1)寫出D觸發(fā)器的特性方程;(2)畫出Q1,Q2的波形。(3)求Q1,Q2頻率(8分)解:(1)寫出D觸發(fā)器的特性方程為:再寫出輸出方程(2)畫出波形圖如圖5所示。(3)求Q1,Q2頻率Q1=2MHZQ2=1MHZ七、圖示電路中,設(shè)Q0、Q1、Q2初態(tài)為0,(1)寫出驅(qū)動方程、狀態(tài)方程;(2)畫狀態(tài)表和狀態(tài)轉(zhuǎn)換圖。(3)畫出波形圖(至少八個CP脈沖)。(4)說明電路的邏輯功能。(16分)JJKCJKCJKC1CPQ0Q1Q2解:(1)寫出驅(qū)動方程寫出狀態(tài)方程(2)給出狀態(tài)表如下表所示000011001010010001011100100010101010110000111000八.利用芯片74LS161(四位同步二進制計數(shù)器)和74LS151(八選一數(shù)據(jù)選擇器)設(shè)計一個序列信號發(fā)生器,要求在一系列脈沖CP的作用下,能夠周期性地輸出“00010111”的序列信號。(芯片符號如圖示)(1)寫出分析設(shè)計過程;(2)完成連線圖。(8分)74LS161功能表如下:清零預(yù)置使能時鐘預(yù)置數(shù)據(jù)輸入輸出RDLDEPETCPD0D1D2D4Q0Q1Q2Q30XXXXXXXX000010XXABCDABCD110XXXXXX保持11X0XXXXX保持1111XXXX計數(shù)74LS151功能表:解:九、下圖所示的555定時器電路,(1)判

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論