




版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
FPGA設(shè)計(jì)與VHDL實(shí)現(xiàn)VHDL的TestBench仿真第十章英特爾FPGA中國(guó)創(chuàng)新中心系列叢書(shū)普通高等教育”十三五”規(guī)劃教材01VHDL仿真概述EDA技術(shù)及其發(fā)展概述仿真(Simulation)也稱(chēng)為模擬,是對(duì)所設(shè)計(jì)電路的功能進(jìn)行驗(yàn)證,設(shè)計(jì)者可以對(duì)整個(gè)系統(tǒng)或者各個(gè)模塊進(jìn)行仿真,即用計(jì)算機(jī)軟件驗(yàn)證電路功能是否正確,各個(gè)部分的時(shí)序是否準(zhǔn)確和符合要求。如果仿真時(shí)發(fā)現(xiàn)問(wèn)題,可以隨時(shí)修改,從而避免設(shè)計(jì)的錯(cuò)誤。高級(jí)的仿真軟件還可對(duì)設(shè)計(jì)的性能進(jìn)行評(píng)估。越大規(guī)模的設(shè)計(jì)越需要進(jìn)行仿真,否則設(shè)計(jì)的正確性無(wú)從得到驗(yàn)證,可以說(shuō)仿真是VHDL數(shù)字電路設(shè)計(jì)不可或缺的重要部分。仿真分為功能仿真和時(shí)序仿真。1EDA技術(shù)及其發(fā)展概述1.功能仿真考慮信號(hào)時(shí)延特性的仿真,稱(chēng)為功能仿真,又叫前仿真。對(duì)千功能仿真而言,仿真器并不會(huì)考慮實(shí)際邏輯門(mén)和傳輸所造成的門(mén)延遲及傳輸延遲。取而代之的是,使用單一延遲的數(shù)學(xué)模型來(lái)粗略估計(jì)被測(cè)電路的邏輯行為,雖然如此無(wú)法獲得精確的結(jié)果,但其所提供的信息已足夠工程師用來(lái)針對(duì)電路功能的設(shè)計(jì)進(jìn)行除錯(cuò)。為了能順利完成仿真,還需要準(zhǔn)備一份稱(chēng)之為測(cè)試平臺(tái)的HDL描述文檔,在這份文檔中,必須盡可能細(xì)致地描述所有可能影響設(shè)計(jì)功能的輸入信號(hào)組合,以便激發(fā)出錯(cuò)誤的設(shè)計(jì)描述的位置。功能仿真的速度通常比較快。1EDA技術(shù)及其發(fā)展概述2.時(shí)序仿真時(shí)序仿真又稱(chēng)為后仿真,它是在選擇了對(duì)應(yīng)的FPGA器件并完成了布局布線后進(jìn)行的包含時(shí)延特性的仿真。不同的FPGA器件,其內(nèi)部時(shí)延是不一樣的,不同的布局布線方案也會(huì)影響內(nèi)部時(shí)延。因此,在設(shè)計(jì)實(shí)現(xiàn)之后進(jìn)行時(shí)序仿真、評(píng)估設(shè)計(jì)性能是非常有必要的。有時(shí)功能仿真正確的,設(shè)計(jì)時(shí)序仿真卻不一定正確,這說(shuō)明設(shè)計(jì)的基本功能是可行的,但還需要調(diào)整一些影響時(shí)序的細(xì)節(jié),使時(shí)序仿真也達(dá)到設(shè)計(jì)要求。在這個(gè)階段,經(jīng)過(guò)布線之后的電路,除了需要重復(fù)驗(yàn)證是否仍符合原始功能設(shè)計(jì)之外,還要考慮在實(shí)體的門(mén)延遲和連線延遲條件下,電路能否正常工作。此時(shí),若有錯(cuò)誤發(fā)生,將需要回到最原始的步驟:修改HDL設(shè)計(jì)描述,重新做次仿真的流程。時(shí)序仿真的耗時(shí)通常比功能仿真的耗時(shí)多。102VHDL測(cè)試平臺(tái)EDA技術(shù)及其發(fā)展用VHDL描述仿真激勵(lì)信號(hào)1.測(cè)試模塊的實(shí)體描述在測(cè)試模塊的實(shí)體中可以省略有關(guān)端口的描述。比如下面的一個(gè)實(shí)體描述,實(shí)體的名稱(chēng)為"test",實(shí)體中無(wú)端口信號(hào)列表,這也是測(cè)試模塊實(shí)體描述的常用做法。1EDA技術(shù)及其發(fā)展用VHDL描述仿真激勵(lì)信號(hào)2.用VHDL產(chǎn)生仿真激勵(lì)信號(hào)例10.1產(chǎn)生一個(gè)復(fù)位信號(hào),其波形如圖10.2所示,從0時(shí)刻開(kāi)始50ns后reset信號(hào)變?yōu)楦唠娖?,保?0ns后回到低電平。用ModelSim仿真得到的波形如圖10.3所示?!纠?0.1】復(fù)位信號(hào)的產(chǎn)生程序。ENT工TYreset_signalISENDENTITY;ARCHITECTUREarchOFreset_signalISSIGNALreset:BIT;BEGINreset<='O','l'AFTER50ns,'0'AFTERlOOns;ENDarch;1EDA技術(shù)及其發(fā)展用TEXTIO進(jìn)行仿真1.TEXTIO文件產(chǎn)生激勵(lì)的方法TEXTIO是VHDL標(biāo)準(zhǔn)庫(kù)STD中的個(gè)程序包(Package)。在該程序包中定義了3個(gè)類(lèi)型CLINE、TEXT和SIDE)以及1個(gè)子類(lèi)型(WIDTH)。此外,該包中還定義了一些訪問(wèn)文件所需的過(guò)程(Procedure)。TEXTIO提供了VHDL仿真時(shí)與磁盤(pán)文件的交互。2.輸出錯(cuò)誤信息在仿真的過(guò)程中可以對(duì)波形和邏輯關(guān)系進(jìn)行檢查,如果不滿足設(shè)計(jì)的要求,應(yīng)輸出相應(yīng)的錯(cuò)誤信息,這有利于設(shè)計(jì)人員發(fā)現(xiàn)和排查錯(cuò)誤。在VHDL中可使用ASSERT(斷言)語(yǔ)句檢查錯(cuò)誤并輸出錯(cuò)誤信息。203ModelSimSE仿真實(shí)例EDA技術(shù)及其發(fā)展圖形界面仿真方式通過(guò)Mode!SimSE的圖形界面仿真,使用者不需要記憶命令語(yǔ)旬,所有流程都可通過(guò)鼠標(biāo)單擊窗口用交互的方式完成。1EDA技術(shù)及其發(fā)展命令行仿真方式用ModelSimSE命令行方式進(jìn)行功能仿真操作:ModelSimSE還可以通過(guò)命令行的方式進(jìn)行仿真。命令行方式為仿真提供了更多、更靈活的控制,其中所有的仿真命令都是Tel命令,把這些命令寫(xiě)入到*do文件形成一個(gè)宏腳本,在ModelSimSE中執(zhí)行此腳本,就可按照批處理的方式執(zhí)行一次仿真,大大提高了仿真的效率,在設(shè)計(jì)者操作比較熟練時(shí)建議采用此種仿真方式。2EDA技術(shù)及其發(fā)展ModelSimSE時(shí)序仿真上面進(jìn)行的是功能仿真,如果要進(jìn)行時(shí)序仿真,必須先對(duì)設(shè)計(jì)文件指定芯片并編譯(比如用Q
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 模電實(shí)驗(yàn)報(bào)告簡(jiǎn)要分析及參考答案
- Unit 3 Holiday fun Revision(教學(xué)設(shè)計(jì))-2024-2025學(xué)年譯林版(三起)英語(yǔ)六年級(jí)上冊(cè)
- 滅火器壓力表項(xiàng)目可行性研究報(bào)告建議書(shū)
- 外墻保溫板行業(yè)深度研究報(bào)告
- 股份撤銷(xiāo)合同范本
- 2025至2030年互聯(lián)網(wǎng)信息系統(tǒng)項(xiàng)目投資價(jià)值分析報(bào)告
- 2025年齒鏈?zhǔn)綗o(wú)級(jí)變速器項(xiàng)目可行性研究報(bào)告
- 2025年鯊魚(yú)軟骨膠囊項(xiàng)目可行性研究報(bào)告
- 2025年鐵花扭花機(jī)項(xiàng)目可行性研究報(bào)告
- 2025至2030年中國(guó)多功能面粉膨化機(jī)數(shù)據(jù)監(jiān)測(cè)研究報(bào)告
- 聲像檔案的整理103張課件
- DB51∕T 2681-2020 預(yù)拌混凝土攪拌站廢水廢漿回收利用技術(shù)規(guī)程
- 幼兒園課件《神奇的帽子》
- 《中小學(xué)綜合實(shí)踐活動(dòng)課程指導(dǎo)綱要》附件
- 設(shè)備故障報(bào)修維修記錄單
- 學(xué)校安全隱患網(wǎng)格化管理平臺(tái)系統(tǒng)操作手冊(cè)
- 體驗(yàn)式家長(zhǎng)會(huì)PPT學(xué)習(xí)教案
- 史上最全石油英語(yǔ)詞匯
- 表面粗糙度等級(jí)對(duì)照表模板.doc
- 天然氣門(mén)站操作規(guī)程
- 律師事務(wù)所主任在司法行政工作會(huì)議上的發(fā)言稿
評(píng)論
0/150
提交評(píng)論