基于FPGA的整數倍分頻器設計-1_第1頁
基于FPGA的整數倍分頻器設計-1_第2頁
基于FPGA的整數倍分頻器設計-1_第3頁
基于FPGA的整數倍分頻器設計-1_第4頁
基于FPGA的整數倍分頻器設計-1_第5頁
已閱讀5頁,還剩5頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

基于FPGA的整數倍分頻器設計1、前言分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(huán)(如Altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節(jié)省鎖相環(huán)資源,再者這種方式只消耗不多的邏輯單元就可以達到對時鐘的操作目的。2、整數倍分頻器的設計2.1偶數倍分頻偶數倍分頻器的實現非常簡單,只需要一個計數器進行計數就能實現。如需要N分頻器(N為偶數),就可以由待分頻的時鐘觸發(fā)計數器進行計數,當計數器從0計數到N/2-1時,將輸出時鐘進行翻轉,并給計數器一個復位信號,以使下一個時鐘開始從零計數。以此循環(huán),就可以實現偶數倍分頻。以10分頻為例,相應的verilog代碼如下:regclk_div10;reg[2:0]cnt;always@(posedgeclkorposedgerst)beginif(rst)begin//復位cnt《=0;clk_div10《=0;endelseif(cnt==4)begincnt《=0;//清零clk_div10《=~clk_div10;//時鐘翻轉endelsecnt《=cnt+1;end2.2奇數倍分頻奇數倍分頻因占空比不同,主要有以下兩種方法。對于非50%占空比的分頻,與偶數倍分頻類似,只需要一個計數器就能實現特定占空比的時鐘分頻。如需要1/11占空比的十一分頻時鐘,可以在計數值為9和10時均進行時鐘翻轉,該方法也是產生抽樣脈沖的有效方法。相應的verilog代碼如下:always@(posedgeclkorposedgerst)beginif(rst)begin//復位cnt《=0;clk_div11《=0;endelseif(cnt==9)beginclk_div11《=~clk_div11;//時鐘翻轉cnt《=cnt+1;//繼續(xù)計數endelseif(cnt==10)beginclk_div11《=~clk_div11;//時鐘翻轉cnt《=0;//計數清零endelsecnt《=cnt+1;end對于50%奇數分頻器的設計,用到的思維是錯位半個時鐘并相或運算。具體實現步驟如下:分別利用待分頻時鐘的上升沿與下降沿進行((N-1)/2)/N分頻,最后將這兩個時鐘進行或運算即可。以三分頻為例,相應的電路原理圖和時序仿真圖如圖1和圖2所示,相應代碼如下:regclk1;reg[1:0]cnt1;always@(posedgeclkorposedgerst)beginif(rst)begin//復位cnt1《=0;clk1《=0;endelseif(cnt1==1)beginclk1《=~clk1;//時鐘翻轉cnt1《=cnt1+1;//繼續(xù)計數endelseif(cnt1==2)beginclk1《=~clk1;//時鐘翻轉cnt1《=0;//計數清零endelsecnt1《=cnt1+1;endregclk2;reg[1:0]cnt2;always@(negedgeclkorposedgerst)beginif(rst)begin//復位cnt2《=0;clk2《=0;endelseif(cnt2==1)beginclk2《=~clk2;//時鐘翻轉cnt2《=cnt2+1;//繼續(xù)計數endelseif(cnt2==2)beginclk2《=~clk2;//時鐘翻轉cnt2《=0;//計數清零endelsecnt2《=cnt2+1;endassignclk_div3=clk1|clk2;//或運算圖150%占空比的三分頻電路原理圖圖250%占空比的三分頻時序仿真圖3、小數倍分頻器的設計3.1半整數分頻器半整數N+0.5分頻器設計思路:首先進行模N+1的計數,在計數到N時,將輸出時鐘賦值為1,而當回到計數0時,又賦值為0,這樣,當計數值為N時,輸出時鐘才為1。因此,只要保持計數值N為半個時鐘周期即是該設計的關鍵。從中可以發(fā)現。因為計數器是通過時鐘上升沿計數,故可在計數為N時對計數觸發(fā)時鐘進行翻轉,那么,時鐘的下降沿就變成了上升沿。即在計數值為N期間的時鐘下降沿變成了上升沿。也就是說,計數值N只保持了半個時鐘周期。由于時鐘翻轉下降沿變成上升沿,因此,計數值變?yōu)?。所以,每產生一個N+0.5分頻時鐘的周期,觸發(fā)時鐘都要翻轉一次。圖3給出了通用半整數分頻器的電路原理圖。以2.5倍分頻為例,相應的電路verilog代碼如下,時序仿真圖如圖4所示。//異或運算assignclk_in=clk^clk_div2;//模3計數器regclk_out;reg[1:0]cnt;always@(posedgeclk_inorposedgerst)beginif(rst)begin//復位cnt《=0;clk_out《=0;endelseif(cnt==1)beginclk_out《=~clk_out;//時鐘翻轉cnt《=cnt+1;//繼續(xù)計數endelseif(cnt==2)beginclk_out《=~clk_out;//時鐘翻轉cnt《=0;//計數清零endelsecnt《=cnt+1;end//2分頻regclk_div2;always@(posedgeclk_outorposedgerst)beginif(rst)clk_div2《=0;//復位elseclk_div2=~clk_div2;end圖3通用半整數分頻器的電路原理圖圖42.5倍分頻器時序仿真圖3.2任意小數分頻器小數分頻器的實現方法有很多中,但其基本原理都一樣的,即在若干個分頻周期中采取某種方法使某幾個周期多計或少計一個數,從而在整個計數周期的總體平均意義上獲得一個小數分頻比。一般而言,這種分頻由于分頻輸出的時鐘脈沖抖動很大,故在設計中的使用已經非常少。但是,這也是可以實現的。以8.7倍分頻為例,本文僅僅給出雙模前置小數分頻原理的verilog代碼及其仿真圖(如圖6),具體原理可以參考劉亞海的《基于FPGA的小數分頻器的實現》以及毛為勇的《基于FPGA的任意小數分頻器的設計》。圖5小數分頻器的電路原理圖//8分頻regclk_div8;reg[2:0]cnt_div8;always@(posedgeclkorposedgerst)beginif(rst)begin//復位clk_div8《=0;cnt_div8《=0;endelseif(cnt_div8==3‘d7)beginclk_div8《=1;//置1cnt_div8《=0;endelseif(cnt_div8==3’d0)beginclk_div8《=0;//置0cnt_div8《=cnt_div8+1;endelsecnt_div8《=cnt_div8+1;end//9分頻regclk_div9;reg[3:0]cnt_div9;always@(posedgeclkorposedgerst)beginif(rst)begin//復位clk_div9《=0;cnt_div9《=0;endelseif(cnt_div9==3‘d8)beginclk_div9《=1;//置1cnt_div9《=0;endelseif(cnt_div9==3’d0)beginclk_div9《=0;//置0cnt_div9《=cnt_div9+1;endelsecnt_div9《=cnt_div9+1;end//控制信號parameterDiv8Num=3;regctrl;reg[3:0]AddValue;always@(posedgeclkorposedgerst)beginif(rst)begin//復位ctrl《=0;AddValue《=10-7;endelseif(AddValue《10)beginctrl《=0;AddValue《=AddValue+Div8Num;endelsebeginctrl《=1;AddValue《=AddValue-10;endend//選擇輸出regclk_out;always@(ctrlorposedgecl

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論