版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
MOOC微處理器與嵌入式系統(tǒng)設(shè)計-電子科技大學中國大學慕課答案第一章作業(yè)第一章測驗1、問題:在馮·諾依曼體系結(jié)構(gòu)中并未定義的計算機硬件組成部分是()。選項:A、運算器B、控制器C、CacheD、存儲器E、輸入設(shè)備F、輸出設(shè)備G、總線正確答案:【Cache#總線】2、問題:在計算機的軟硬件分層模型中,包括1指令系統(tǒng)、2數(shù)字邏輯電路、3操作系統(tǒng)、4MOS管、5應用軟件等,從低往上的層次排列順序是()。選項:A、14235B、42135C、12345D、24135E、24315F、41235正確答案:【42135】3、問題:下列屬于計算機系統(tǒng)硬件的是()。選項:A、編譯工具B、異常事件處理電路C、輸入/輸設(shè)備驅(qū)動D、操作系統(tǒng)E、輸入/輸出設(shè)備F、APPG、內(nèi)存條正確答案:【異常事件處理電路#輸入/輸出設(shè)備#內(nèi)存條】4、問題:()仍然被公認為是目前絕大多數(shù)商用計算機的基本體系架構(gòu)。選項:A、馮.諾依曼架構(gòu)B、GPU(GraphicProcessingUnit)架構(gòu)C、STM32單片機架構(gòu)D、TI公司的DSP架構(gòu)E、NPU(NeuralnetworkProcessingUnit)架構(gòu)F、AI(ArtificialIntelligence)處理器架構(gòu)正確答案:【馮.諾依曼架構(gòu)】5、問題:下列部件屬于計算機外設(shè)的是()。選項:A、微處理器B、主板C、內(nèi)存條D、硬盤E、U盤F、網(wǎng)盤G、鍵盤正確答案:【硬盤#U盤#網(wǎng)盤#鍵盤】6、問題:計算機的工作歸根結(jié)底是在()部件的協(xié)調(diào)下進行的。選項:A、控制器B、運算器C、存儲器D、按鍵E、語音輸入正確答案:【控制器】7、問題:微處理器中,控制器的主要任務是實現(xiàn)()。選項:A、數(shù)據(jù)的存儲B、數(shù)據(jù)的運算C、奇/偶校驗位的生成D、指令的譯碼E、數(shù)據(jù)的搬移F、指令的存儲正確答案:【指令的譯碼】8、問題:處理器芯片能夠直接理解并執(zhí)行的是()。選項:A、C語言源程序B、匯編語言源程序C、Python語言源程序D、機器語言源程序E、操作系統(tǒng)命令正確答案:【機器語言源程序】9、問題:微處理器執(zhí)行指令的過程包括1生成程序指針、2讀出存儲單元中存放的指令、3送出存儲單元的地址、4存儲單元地址譯碼、5輸出指令執(zhí)行所需的控制信號、6指令譯碼等。指令執(zhí)行的過程應該是()。選項:A、123456B、134265C、132456D、134256E、123465F、145236正確答案:【134265】10、問題:和馮·諾依曼結(jié)構(gòu)相比,哈佛結(jié)構(gòu)最本質(zhì)的特點是()。選項:A、增加了存儲器容量B、增加了一套獨立的存儲器及相關(guān)操作總線C、提高了處理器的頻率D、增加了指令的數(shù)目E、指令存儲和數(shù)據(jù)存儲分開,使用兩套獨立總線訪問F、計算機內(nèi)部信息表示不必使用二進制G、程序無需存儲在存儲器中H、存儲器中的數(shù)據(jù)訪問和指令讀取必須串行進行I、采用Cache技術(shù)來改變存儲器訪問的串行性J、采用了流水線技術(shù)來改變指令執(zhí)行的串行性正確答案:【增加了一套獨立的存儲器及相關(guān)操作總線#指令存儲和數(shù)據(jù)存儲分開,使用兩套獨立總線訪問】11、問題:計算機系統(tǒng)的存儲器按照所處位置不同,有1片內(nèi)cache、2片外cache、3寄存器、4主存儲器、5輔助存儲器,按訪問速度從高到低的順序應該是()。選項:A、31254B、32145C、31245D、12345E、21345F、54231正確答案:【31245】12、問題:相對于非流水線計算機,流水線計算機速度更快的根本原因是()。選項:A、流水線計算機中有更多獨立部件能夠并行執(zhí)行不同的功能B、流水線計算機中采用了更寬的地址總線C、流水線計算機中采用了更寬的數(shù)據(jù)總線D、流水線計算機中每條指令都優(yōu)化縮短了執(zhí)行時間E、流水線計算機的結(jié)構(gòu)更簡潔F、流水線計算機中各段的部件能夠并行工作正確答案:【流水線計算機中有更多獨立部件能夠并行執(zhí)行不同的功能#流水線計算機中各段的部件能夠并行工作】13、問題:按照Flynn分類法,以多核處理器芯片為基礎(chǔ)的計算機架構(gòu)不可能屬于()。選項:A、單指令單數(shù)據(jù)SISDB、單指令多數(shù)據(jù)SIMDC、多指令多數(shù)據(jù)MIMDD、以上都不對E、多指令單數(shù)據(jù)MISD正確答案:【單指令單數(shù)據(jù)SISD#多指令單數(shù)據(jù)MISD】14、問題:根據(jù)Flynn分類法,傳統(tǒng)的馮·諾依曼計算機對應的是()結(jié)構(gòu)。選項:A、SISDB、SIMDC、MIMDD、MISD正確答案:【SISD】15、問題:通常我們說的系列機指的是具有相同()的計算機。選項:A、體系結(jié)構(gòu)B、組成原理C、實現(xiàn)技術(shù)D、操作系統(tǒng)E、CPU芯片F(xiàn)、總線架構(gòu)G、I/O接口H、I/O設(shè)備正確答案:【體系結(jié)構(gòu)】16、問題:設(shè)某微處理器地址總線寬度為32位,則可推斷其數(shù)據(jù)總線的寬度為()。選項:A、32位B、不低于32位C、不高于32位D、與地址總線沒有必然聯(lián)系正確答案:【與地址總線沒有必然聯(lián)系】17、問題:下列屬于超標量微處理器特點的是()。選項:A、可完成任意字長的運算B、數(shù)據(jù)傳輸速度很快,每個總線周期最高能傳送4個64位數(shù)據(jù)C、內(nèi)部含多條指令流水線(部件)D、一定屬于CISC架構(gòu)E、一定屬于RISC架構(gòu)F、內(nèi)部可含有多條指令流水線和多個執(zhí)行部件,CPI有可能小于1G、芯片內(nèi)部集成的晶體管數(shù)超過100萬個,功耗很大H、不僅能進行32位運算,也能進行64位運算正確答案:【內(nèi)部含多條指令流水線(部件)#內(nèi)部可含有多條指令流水線和多個執(zhí)行部件,CPI有可能小于1】18、問題:計算機系統(tǒng)中的軟、硬件在邏輯上具有等效性,提高硬件功能實現(xiàn)的比例將會()。選項:A、提高執(zhí)行速度B、增加系統(tǒng)的靈活性C、降低系統(tǒng)的硬件復雜度D、降低成本正確答案:【提高執(zhí)行速度】19、問題:程序計數(shù)器PC是CPU內(nèi)部的一種專用寄存器,其中存放的是()。選項:A、數(shù)據(jù)B、指令C、下一條待取指令的存放地址D、正在執(zhí)行指令的存放地址正確答案:【下一條待取指令的存放地址】20、問題:以下所列提高微處理器系統(tǒng)性能的技術(shù),說法不正確的是()。選項:A、采用流水線結(jié)構(gòu)后每條指令的執(zhí)行時間明顯縮短B、增加Cache后CPU與存儲系統(tǒng)交換數(shù)據(jù)的速度得到提高C、提高主機時鐘頻率后加快了指令執(zhí)行速度D、虛擬存儲技術(shù)使得用戶可以使用超過實際物理內(nèi)存的存儲空間E、采用流水線結(jié)構(gòu)可以降低每條指令的延遲時間正確答案:【采用流水線結(jié)構(gòu)后每條指令的執(zhí)行時間明顯縮短#采用流水線結(jié)構(gòu)可以降低每條指令的延遲時間】21、問題:64位計算機中的“64”通常是指其()。選項:A、系統(tǒng)數(shù)據(jù)總線的位寬是64B、系統(tǒng)地址總線的位寬是64C、系統(tǒng)控制總線的位寬是64D、CPU內(nèi)部寄存器的個數(shù)是64E、CPU支持的機器指令條數(shù)是64的倍數(shù)F、CPU核的個數(shù)是64G、CPU內(nèi)部流水線的級數(shù)是64H、CPU的字長是64位I、CPU內(nèi)部一次處理數(shù)據(jù)的最大位數(shù)是64J、CPU芯片上有64個數(shù)據(jù)引腳K、CPU芯片上有64個地址引腳L、CPU芯片內(nèi)部數(shù)據(jù)通路寬度為64位正確答案:【CPU的字長是64位#CPU內(nèi)部一次處理數(shù)據(jù)的最大位數(shù)是64#CPU芯片內(nèi)部數(shù)據(jù)通路寬度為64位】22、問題:單純從理論出發(fā),計算機的所有功能都可以交給硬件實現(xiàn),也可以采用軟硬件相結(jié)合來實現(xiàn)。完成同樣的功能和任務,純硬件實現(xiàn)的特點是()。選項:A、速度快,靈活性適應性差B、速度快,靈活性適應性好C、速度慢,靈活性適應性好D、速度慢,靈活性適應性差正確答案:【速度快,靈活性適應性差】23、問題:關(guān)于馮?諾依曼計算機中指令流的流向,下述正確的是()。選項:A、控制器到運算器B、存儲器到控制器C、輸入設(shè)備到輸出設(shè)備D、運算器到輸出設(shè)備E、存儲器到輸出設(shè)備正確答案:【存儲器到控制器】24、問題:通常情況下,計算機中()的寬度通常與CPU字長相同。選項:A、系統(tǒng)地址總線B、系統(tǒng)控制總線C、通用寄存器D、系統(tǒng)數(shù)據(jù)總線E、運算器一次處理數(shù)據(jù)F、I/O接口正確答案:【通用寄存器#系統(tǒng)數(shù)據(jù)總線#運算器一次處理數(shù)據(jù)】25、問題:MIPS通常用來描述計算機的運算速度,其含義是()。選項:A、每秒處理百萬個字符B、每分鐘處理百萬個字符C、每分鐘執(zhí)行百萬條指令D、每秒執(zhí)行百萬條指令正確答案:【每秒執(zhí)行百萬條指令】26、問題:計算機系統(tǒng)中軟硬件在邏輯上是等效的,提高軟件功能實現(xiàn)的比例將會()。選項:A、提高解題速度B、提高系統(tǒng)靈活性C、提高成本D、減少所需存儲容量正確答案:【提高系統(tǒng)靈活性】27、問題:Cache技術(shù)和虛擬存儲技術(shù)的相同點不包括()。選項:A、均通過硬件技術(shù)實現(xiàn)B、以訪問局部性原理為基礎(chǔ)C、采用類似的調(diào)度策略D、對用戶均是透明的E、主要目的均是為了提高計算機速度正確答案:【均通過硬件技術(shù)實現(xiàn)#主要目的均是為了提高計算機速度】28、問題:下列關(guān)于馮·諾依曼體系結(jié)構(gòu)的描述,不正確的是()。選項:A、指令和數(shù)據(jù)都放在同一個存儲器中B、計算機由CPU、總線、存儲器、輸入設(shè)備和輸出設(shè)備五部分組成C、馮諾依曼體系結(jié)構(gòu)的提出,奠定了現(xiàn)代計算機的體系結(jié)構(gòu)理論D、計算機按照存儲程序的模式運行正確答案:【計算機由CPU、總線、存儲器、輸入設(shè)備和輸出設(shè)備五部分組成】29、問題:計算機體系結(jié)構(gòu)的Flynn分類法中,目前尚無實際實現(xiàn)機型的是()。選項:A、單指令單數(shù)據(jù)SISDB、單指令多數(shù)據(jù)SIMDC、多指令單數(shù)據(jù)MISDD、多指令多數(shù)據(jù)MIMD正確答案:【多指令單數(shù)據(jù)MISD】30、問題:設(shè)計超標量結(jié)構(gòu)時,需要增設(shè)多個并行模塊的流水線段應該是()。選項:A、流水線的第一段B、流水線的最后一段C、執(zhí)行時間最短的段D、執(zhí)行時間最長的段正確答案:【執(zhí)行時間最長的段】31、問題:關(guān)于RISC與CISC的敘述,錯誤的是()。選項:A、前者指精簡指令集計算機,后者是復雜指令集計算機B、前者的指令編碼長度通常一致,后者的指令編碼長度通常不一致C、前者支持的指令數(shù)目比后者少D、前者支持的指令數(shù)目比后者多E、前者一般更適合采用流水線結(jié)構(gòu)F、前者的運算類指令不能訪問存儲器,而后者的運算類指令一般可以訪問存儲器G、前者為降低復雜度一般不使用流水線結(jié)構(gòu)H、前者的尋址方式、指令格式相對更簡單正確答案:【前者支持的指令數(shù)目比后者少#前者支持的指令數(shù)目比后者多#前者為降低復雜度一般不使用流水線結(jié)構(gòu)】32、問題:下面不屬于計算機體系結(jié)構(gòu)設(shè)計時考慮的因素是()。選項:A、指令集內(nèi)容B、存儲器編址方式C、CPU主頻D、CPU芯片是否采用了5nmCMOS工藝E、IO編址方式F、指令尋址方式G、CPU內(nèi)部是否含有高速乘法器正確答案:【CPU主頻#CPU芯片是否采用了5nmCMOS工藝#CPU內(nèi)部是否含有高速乘法器】33、問題:CPU內(nèi)部指令流水級數(shù)增加是有一定限度的,為進一步提高CPU芯片性能還可以采用其它多種技術(shù),但不包括下面的()。選項:A、多線程技術(shù)B、超長指令字技術(shù)C、多核技術(shù)D、超標量技術(shù)正確答案:【多線程技術(shù)】34、問題:按照計算機體系結(jié)構(gòu)的Flynn分類法,向量處理器(陣列處理器)一般應屬于()。選項:A、單指令流單數(shù)據(jù)流SISDB、單指令流多數(shù)據(jù)流SIMDC、多指令流多數(shù)據(jù)流MIMDD、多指令流單數(shù)據(jù)流MISD正確答案:【單指令流多數(shù)據(jù)流SIMD】35、問題:計算機系統(tǒng)中,可以作為底層硬件與上層應用軟件之間的界面是()。選項:A、編譯程序B、操作系統(tǒng)C、微信小程序D、解釋程序E、CPU的指令系統(tǒng)F、CPU的微指令系統(tǒng)正確答案:【操作系統(tǒng)】36、問題:計算機當前執(zhí)行的程序段應存放在()中。選項:A、硬盤B、內(nèi)存C、寄存器D、頁表正確答案:【內(nèi)存】37、問題:馮·諾依曼型計算機的設(shè)計思想主要有():a程序存儲,b二進制表示,c微程序,d局部性原理,e流水線選項:A、a,bB、a,b,cC、a,c,d,eD、d,eE、a,b,eF、全部正確答案:【a,b】第二章作業(yè)第二章測驗1、問題:CPU內(nèi)部用于存放將要執(zhí)行指令代碼的是()。選項:A、程序計數(shù)器B、ALUC、指令寄存器D、指令譯碼器E、累加器F、通用寄存器正確答案:【指令寄存器】2、問題:以下不屬于CPU內(nèi)部數(shù)據(jù)通路的是()。選項:A、寄存器組B、指令譯碼器C、內(nèi)總線D、算術(shù)邏輯運算部件E、指令寄存器正確答案:【指令譯碼器#指令寄存器】3、問題:指揮運算器進行運算的部件是()。選項:A、累加器B、控制器C、程序計數(shù)器D、指令寄存器正確答案:【控制器】4、問題:程序計數(shù)器PC通常用于()。選項:A、存放正在執(zhí)行指令的地址B、存放待取指令的地址C、計數(shù)指令數(shù)D、存放操作數(shù)數(shù)值E、存放第一操作數(shù)的地址正確答案:【存放待取指令的地址】5、問題:微處理器內(nèi)部標志寄存器(或稱為程序狀態(tài)寄存器)的主要作用是()。選項:A、決定程序是否發(fā)生跳轉(zhuǎn)B、糾正當前指令執(zhí)行的結(jié)果C、產(chǎn)生影響或控制某些后續(xù)指令所需的標志D、決定CPU是否繼續(xù)工作E、用于判斷當前指令是否正確執(zhí)行F、反映處理器的狀態(tài)和ALU運算結(jié)果的某些特征正確答案:【產(chǎn)生影響或控制某些后續(xù)指令所需的標志#反映處理器的狀態(tài)和ALU運算結(jié)果的某些特征】6、問題:計算機將要執(zhí)行的程序段(包括代碼和數(shù)據(jù))應安排在()部件中。選項:A、硬盤B、內(nèi)存C、寄存器D、端口E、頁表正確答案:【內(nèi)存】7、問題:微程序控制器中,下列說法正確的是()。選項:A、一條機器指令由一條微指令來解釋執(zhí)行B、一條機器指令由一段微程序來解釋執(zhí)行C、若干條機器指令組成的程序可由一段微程序來執(zhí)行D、一條微指令由若干條機器指令組成E、控制單元輸入和輸出之間的關(guān)系被視為一個存儲系統(tǒng)F、硬件邏輯資源已最小化G、硬件設(shè)計開銷高于隨機邏輯控制器H、適合實現(xiàn)簡單指令集正確答案:【一條機器指令由一段微程序來解釋執(zhí)行#控制單元輸入和輸出之間的關(guān)系被視為一個存儲系統(tǒng)】8、問題:微程序控制器的特點是()。選項:A、硬件設(shè)計開銷高于隨機邏輯控制器B、控制單元的輸入和輸出之間的關(guān)系被視為一個存儲系統(tǒng)C、適合簡單指令集的情況D、邏輯門數(shù)目達到最小化的設(shè)計E、靈活性比隨機邏輯控制器差正確答案:【控制單元的輸入和輸出之間的關(guān)系被視為一個存儲系統(tǒng)】9、問題:以下不符合RISCCPU特點的是()。選項:A、指令編碼長度固定B、通用寄存器數(shù)量較多C、為降低復雜度盡量不使用流水線D、運算類指令不能訪問存儲器E、只能使用Load/Store類指令存取存儲單元F、一般采用不定長指令集G、控制器部分必須采用微碼結(jié)構(gòu)實現(xiàn)H、數(shù)據(jù)通路相對簡單正確答案:【為降低復雜度盡量不使用流水線#一般采用不定長指令集#控制器部分必須采用微碼結(jié)構(gòu)實現(xiàn)】10、問題:完成相同的運算任務,如果RISC執(zhí)行速度優(yōu)于CISC,其主要原因很可能是()。選項:A、RISC更易于使用流水線技術(shù)B、RISC指令集中的指令數(shù)較少C、程序在RISC上編譯的目標目標程序較短D、RISC功能簡單E、RISC指令執(zhí)行所需的平均周期數(shù)較少正確答案:【RISC更易于使用流水線技術(shù)#RISC指令執(zhí)行所需的平均周期數(shù)較少】11、問題:指令尋址方式通常是指獲?。ǎ┑姆绞?。選項:A、指令內(nèi)容B、操作數(shù)或者操作數(shù)地址C、指令地址D、內(nèi)存單元正確答案:【操作數(shù)或者操作數(shù)地址】12、問題:微處理器指令系統(tǒng)中采用不同尋址方式的目的主要是()。選項:A、實現(xiàn)存儲程序和程序控制B、降低指令譯碼難度C、實現(xiàn)對輔存的訪問D、提高編程靈活性E、能夠壓縮指令操作碼F、縮短指令長度,擴大尋址空間G、提高指令執(zhí)行速度正確答案:【提高編程靈活性#縮短指令長度,擴大尋址空間】13、問題:以某個寄存器中存放的數(shù)值作為操作數(shù)的存儲單元地址,這種尋址方式稱為()。選項:A、立即尋址B、存儲器直接尋址C、寄存器間接尋址D、寄存器直接尋址正確答案:【寄存器間接尋址】14、問題:在下列指令系統(tǒng)的各種尋址方式中,獲取操作數(shù)最快的是()。選項:A、存儲器直接尋址B、基址變址尋址C、寄存器間接尋址D、寄存器直接尋址正確答案:【寄存器直接尋址】15、問題:與存儲器映像編址方式相比,I/O端口的獨立編址方式的特點是()。選項:A、地址碼較長B、需定義專用的I/O讀寫指令格式C、譯碼電路較簡單D、端口可尋址范圍較小E、操作碼較長F、操作碼較短G、執(zhí)行的時候無需控制器正確答案:【需定義專用的I/O讀寫指令格式】16、問題:指令流水線各段之間都設(shè)置了寄存器,其最主要的作用是()。選項:A、緩沖,驅(qū)動增強B、匹配段間差異C、避免流水線沖突D、暫存中間結(jié)果,實現(xiàn)并行操作E、增加電路可靠性正確答案:【暫存中間結(jié)果,實現(xiàn)并行操作】17、問題:一臺非流水機器的時鐘周期是10ns。測試程序中的ALU指令和分支指令需要4個時鐘周期,存儲操作指令需要5個時鐘周期,以上指令的比例40%、20%和40%。將它升級改造為4級流水線后,時鐘周期(即流水線拍長)變?yōu)?1ns,其加速比等于()。選項:A、4.5B、3.5C、4.0D、5.0正確答案:【4.0】18、問題:關(guān)于RISC與CISC的敘述,下述錯誤的是()。選項:A、RISC是精簡指令集計算機,CISC是復雜指令集計算機B、RISC通常采用定長指令,CISC通常采用不定長指令C、RISC設(shè)計的出發(fā)點是按“單條指令完成某一步驟或環(huán)節(jié)”,CISC設(shè)計的出發(fā)點是按“單條指令完成完整的操作功能”D、一般RISC的指令數(shù)目比CISC多E、RISC通常具備Load/Stor結(jié)構(gòu)F、RISC通常提供數(shù)量更多的寄存器正確答案:【一般RISC的指令數(shù)目比CISC多】19、問題:微處理器指令由操作碼和操作數(shù)組成,其中操作碼的作用是()。選項:A、提供操作所需要的原始數(shù)據(jù)B、定義了具體的操作功能C、用于存放結(jié)果D、定義執(zhí)行速度正確答案:【定義了具體的操作功能】20、問題:關(guān)于微處理器的機器指令,正確的說法是()。選項:A、指令就是指計算機軟件B、指令就是全部命令的集合C、指令通常由操作碼和操作數(shù)組成D、指令就是專門用于人機交互的命令正確答案:【指令通常由操作碼和操作數(shù)組成】21、問題:與CPU執(zhí)行現(xiàn)行程序時間無關(guān)的因素是()。選項:A、主機頻率B、內(nèi)存容量C、U盤大小D、總線架構(gòu)正確答案:【U盤大小】22、問題:對于一個理想的標準3級流水線,忽略寄存器延遲時間,第一、二、三個段的延時為下面哪個選項時,指令的吞吐量最大()。選項:A、50ps,100ps,150psB、50ps,100ps,160psC、30ps,100ps,150psD、60ps,100ps,120ps正確答案:【60ps,100ps,120ps】23、問題:指令流水線存在的相關(guān)性可能會引起流水線的停頓,從而影響流水線的性能和效率,其中可以采用分支預測方法來緩解的是()。選項:A、控制相關(guān)B、數(shù)據(jù)相關(guān)C、結(jié)構(gòu)相關(guān)D、名字相關(guān)正確答案:【控制相關(guān)】24、問題:關(guān)于理想指令流水線,下面說法錯誤的是()。選項:A、流過流水線的指令越多,流水線的吞吐率越趨近于最大值B、流過流水線的指令越多,流水線的效率越趨近于最大值“1”C、流水線越深(即段數(shù)越多),效率越趨近于最大值D、流水線最大加速比等于流水線段數(shù)E、流水線由若干段組成,每段的時間應盡量相等F、流水線的段數(shù)越多越好G、流水線吞吐率與最慢段的延遲有關(guān)正確答案:【流水線越深(即段數(shù)越多),效率越趨近于最大值#流水線的段數(shù)越多越好】25、問題:下列邏輯運算指令()能夠?qū)PU內(nèi)部寄存器的指定比特位清0,同時保持其他位不變。選項:A、與B、或C、非D、以上都不對正確答案:【與】26、問題:在軟件開發(fā)過程中“匯編”通常是指()。選項:A、將匯編語言轉(zhuǎn)換成機器語言的過程B、將機器語言轉(zhuǎn)換成匯編語言的過程C、將高級語言轉(zhuǎn)換成機器語言的過程D、將高級語言轉(zhuǎn)換成匯編語言的過程正確答案:【將匯編語言轉(zhuǎn)換成機器語言的過程】27、問題:CPU內(nèi)部的運算器由多個小部件組成,其核心部分是()。選項:A、數(shù)據(jù)總線B、多路開關(guān)C、累加器D、算術(shù)邏輯單元正確答案:【算術(shù)邏輯單元】28、問題:計算機正在執(zhí)行的指令應存放在CPU內(nèi)部的()中。選項:A、PC寄存器B、內(nèi)存C、指令寄存器D、Cache正確答案:【指令寄存器】29、問題:指令流水線中存在的相關(guān)性會影響流水線效率,能夠通過引入超標量技術(shù)緩解的是()。選項:A、數(shù)據(jù)相關(guān)B、控制相關(guān)C、結(jié)構(gòu)相關(guān)D、名字相關(guān)正確答案:【結(jié)構(gòu)相關(guān)】30、問題:下列指標中,與CPU數(shù)據(jù)通路寬度并無直接聯(lián)系的是()。選項:A、數(shù)據(jù)總線寬度B、指令長度C、微處理器字長D、內(nèi)部寄存器位數(shù)E、內(nèi)部寄存器個數(shù)F、運算器位數(shù)G、指令個數(shù)正確答案:【指令長度#內(nèi)部寄存器個數(shù)#指令個數(shù)】31、問題:微處理器設(shè)計時,采用指令流水線技術(shù)的主要目的是()。選項:A、提高IO讀寫速度B、提高存儲器讀寫速度C、提高每條指令的處理速度D、提高指令處理的吞吐率正確答案:【提高指令處理的吞吐率】32、問題:關(guān)于隨機邏輯控制器,說法正確的是()。選項:A、每個指令都需要一組邏輯電路實現(xiàn)B、指令集升級改動代價大C、需要考慮如何構(gòu)建微指令集D、以控制器電路最簡為設(shè)計目標E、易于指令集的擴充升級正確答案:【指令集升級改動代價大#以控制器電路最簡為設(shè)計目標】33、問題:在馮諾依曼型計算機中,指令和數(shù)據(jù)均以二進制形式存放在存儲器中,CPU區(qū)分它們的依據(jù)是()。選項:A、指令操作碼的譯碼結(jié)果B、不同的尋址方式C、指令周期的不同階段D、某些特殊標志位E、不同的存儲單元地址正確答案:【指令周期的不同階段】34、問題:下列選項中,描述浮點數(shù)運算速度的指標是()。選項:A、MIPSB、CPIC、IPCD、GFLOPSE、GIPSF、PFLOSG、TFLOPS正確答案:【GFLOPS#PFLOS#TFLOPS】35、問題:下列選項中:a提高CPU時鐘頻率b優(yōu)化數(shù)據(jù)通路結(jié)構(gòu)c對程序進行編譯優(yōu)化能縮短程序執(zhí)行時間的措施是()。選項:A、只有aB、只有bC、只有cD、只有a、bE、只有a、cF、只有b、cG、三項都可以正確答案:【三項都可以】36、問題:某常規(guī)標量流水線處理器由取指、譯碼、執(zhí)行3個子模塊構(gòu)成,每個子模塊的工作周期均為Δt。該微處理器連續(xù)執(zhí)行10條指令需要時長為()。選項:A、3ΔtB、8ΔtC、10ΔtD、12ΔtE、14ΔtF、9ΔtG、28ΔtH、30Δt正確答案:【12Δt】37、問題:關(guān)于微碼CPU和隨機邏輯CPU,正確的說法是()。選項:A、對任何程序,隨機邏輯CPU總是比微碼CPU執(zhí)行得快B、微碼CPU更易創(chuàng)建新的CPU版本C、微碼CPU要求每條指令必須具有統(tǒng)一的長度D、微碼CPU與隨機邏輯CPU的主要區(qū)別在于寄存器組織不同正確答案:【微碼CPU更易創(chuàng)建新的CPU版本】38、問題:在下列關(guān)于流水線技術(shù)的說法中,正確的是()。選項:A、流水線技術(shù)會引入一些額外的硬件開銷B、流水線技術(shù)可以縮短指令的執(zhí)行時間C、隨著流水線級數(shù)的增大,并行加速比可以無限提高D、流水線技術(shù)的實現(xiàn)可以完全依賴軟件的優(yōu)化實現(xiàn)正確答案:【流水線技術(shù)會引入一些額外的硬件開銷】39、問題:計算機系統(tǒng)的“字長”通常是指()。選項:A、CPU芯片上地址信號引腳的數(shù)目B、CPU芯片上引腳的總數(shù)目C、單次運算的最大二進制位數(shù)D、2個字節(jié)或4個字節(jié)E、CPU芯片上數(shù)據(jù)信號引腳的數(shù)目正確答案:【單次運算的最大二進制位數(shù)】40、問題:從一條指令啟動到下一條指令啟動,中間的時間間隔稱為()。選項:A、指令周期B、總線周期C、時鐘周期D、機器周期正確答案:【指令周期】41、問題:CPU內(nèi)部的通用寄存器一般用于存放()。選項:A、中間運算結(jié)果B、中斷類型號C、指令操作碼D、程序狀態(tài)字正確答案:【中間運算結(jié)果】42、問題:已知CPU1的時鐘頻率為800MHz,運行某測試程序需要12s。現(xiàn)在硬件設(shè)計人員希望設(shè)計出CPU2,將該測試程序的運行時間縮短到8s。若CPU2采用某種新技術(shù)后時鐘頻率可大幅提高,但運行該測試程序所需的時鐘周期數(shù)為CPU1的1.5倍,則CPU2的時鐘頻率至少應該為()才能達到預期要求。選項:A、800MHzB、1GHzC、1.2GHzD、1.5GHzE、1.8GHzF、1.6GHz正確答案:【1.8GHz】43、問題:某測試程序在機器M上的執(zhí)行時間為20s,編譯優(yōu)化后該測試程序?qū)闹噶顢?shù)減少到原來的70%,但CPI增加到原來的1.2倍。則優(yōu)化后該測試程序在M上的執(zhí)行時間為()s。選項:A、8.4B、11.7C、10D、14E、16.8正確答案:【16.8】44、問題:在定點機中執(zhí)行算術(shù)運算會產(chǎn)生溢出,其根本的原因是()。選項:A、主存容量不夠B、運算結(jié)果無法表示C、操作數(shù)地址過大D、堆棧溢出E、寄存器數(shù)量不夠正確答案:【運算結(jié)果無法表示】45、問題:下列不會引起指令流水線阻塞的是()。選項:A、數(shù)據(jù)旁路B、數(shù)據(jù)相關(guān)C、條件轉(zhuǎn)移D、資源沖突正確答案:【數(shù)據(jù)旁路】第三章作業(yè)第三章測驗1、問題:以下總線標準中,不屬于片內(nèi)總線的是()。選項:A、PCIB、AMBAC、AvalonD、CoreConnect正確答案:【PCI】2、問題:鍵盤接口連接片內(nèi)AMBA總線時,應連接到()總線上。選項:A、ASBB、AHBC、APBD、SoC正確答案:【APB】3、問題:在計算機系統(tǒng)三總線結(jié)構(gòu)中,用于傳送讀/寫信號的是()。選項:A、地址總線B、數(shù)據(jù)總線C、控制總線D、以上都不對正確答案:【控制總線】4、問題:微處理器地址總線寬度為32位,則其內(nèi)部數(shù)據(jù)總線的寬度()。選項:A、16位B、32位C、64位D、與地址總線沒有必然聯(lián)系正確答案:【與地址總線沒有必然聯(lián)系】5、問題:下述處理器的指標中,()與系統(tǒng)數(shù)據(jù)通路寬度無關(guān)。選項:A、處理器字長B、數(shù)據(jù)總線寬度C、地址總線寬度D、CPU內(nèi)部寄存器寬度正確答案:【地址總線寬度】6、問題:按總線共享原則,為避免信號邏輯的混亂和器件的損壞,()一個以上的輸出引腳共享一條信號線。選項:A、禁止B、允許C、當引腳較少時允許D、當輸出引腳有三態(tài)功能時允許正確答案:【當輸出引腳有三態(tài)功能時允許】7、問題:AMBA總線中,APB橋是()。選項:A、支持突發(fā)傳輸數(shù)據(jù)的B、AHB高性能系統(tǒng)的中樞C、APB中的唯一總線主機D、一種總線仲裁器正確答案:【APB中的唯一總線主機】8、問題:CPU對存儲器完成一次讀操作所需的時間稱為一個()。選項:A、指令周期B、總線周期C、時鐘周期D、中斷周期正確答案:【總線周期】9、問題:RS-232C標準規(guī)定邏輯“0”和“1”之間有6V以上的電壓差,其主要意義在于()。選項:A、能兼容TTL電平B、能簡化電路設(shè)計C、能直接和電話線相連D、能提高抗干擾能力正確答案:【能提高抗干擾能力】10、問題:以下常用總線標準中,()是同步串行總線。選項:A、RS-232CB、SPIC、PCID、ISA正確答案:【SPI】11、問題:IIC總線的數(shù)據(jù)傳輸采用的是()方式。選項:A、單工B、半雙工C、全雙工D、多工正確答案:【半雙工】12、問題:若下列字符碼中有奇偶校驗位,但沒有數(shù)據(jù)錯誤,那么采用偶校驗的字符碼是()。選項:A、11111011B、11010110C、11100001D、11101001正確答案:【11100001】13、問題:異步通信方式工作中,設(shè)置波特率因子為32,字符長度為8位(含1位奇校驗位),起始位1位,停止位為2位,每秒傳輸200個字符,則它的傳輸速率和收/發(fā)時鐘頻率分別為()。選項:A、2200bps,70.4kHzB、2200bps,35.2kHzC、200bps,8.8kHzD、2400bps,38.4kHz正確答案:【2200bps,70.4kHz】14、問題:在同步并行通信系統(tǒng)中,通常一個總線周期中總是()。選項:A、先傳送數(shù)據(jù),再傳輸?shù)刂稡、先傳送地址,再傳輸數(shù)據(jù)C、只傳輸數(shù)據(jù)D、只傳輸?shù)刂氛_答案:【先傳送地址,再傳輸數(shù)據(jù)】15、問題:下面關(guān)于總線的敘述中,錯誤的是()。選項:A、總線位寬指的是總線能同時傳送的最大數(shù)據(jù)位數(shù)B、總線標準是指總線傳送信息時應遵守的一些協(xié)議與規(guī)范C、PCI總線不支持突發(fā)成組傳送D、總線帶寬是指單位時間內(nèi)總線上可傳送的最大數(shù)據(jù)量正確答案:【PCI總線不支持突發(fā)成組傳送】16、問題:系統(tǒng)數(shù)據(jù)通路寬度是指()。選項:A、能一次并行傳送的數(shù)據(jù)位數(shù)B、可依次串行傳送的數(shù)據(jù)位數(shù)C、單位時間內(nèi)可傳送的數(shù)據(jù)位數(shù)D、能一次并行傳送的數(shù)據(jù)最大值正確答案:【能一次并行傳送的數(shù)據(jù)位數(shù)】17、問題:下列選項中()是串行總線。選項:A、PCIB、ISAC、EISAD、SATA正確答案:【SATA】18、問題:RS-232C的數(shù)據(jù)傳輸采用的是()方式。選項:A、單工B、半雙工C、全雙工D、多工正確答案:【全雙工】19、問題:某CPU的前端總線頻率為100MHz,總線周期數(shù)為1/4,位寬為64bits,該總線的帶寬為()MB/s。選項:A、200B、800C、1600D、3200正確答案:【3200】20、問題:下列總線標準中,屬于并行總線的是()。選項:A、PCI-EB、1394C、PCID、SATAE、CANF、USB正確答案:【PCI】21、問題:以下常用總線標準中,屬于異步串行總線的是()。選項:A、UARTB、SPIC、IICD、ATA正確答案:【UART】22、問題:異步串行接口電路中波特率因子為64,則接收方在()個采樣周期內(nèi)連續(xù)接收到低電平后方可確定起始位。選項:A、8B、16C、32D、64正確答案:【32】23、問題:USB總線得到了廣泛的使用,其主要原因是()。選項:A、它是同步總線B、雖然比并行總線數(shù)據(jù)傳輸率低,但可靠C、接口連線少,速率高,可即插即用D、接口協(xié)議比并行接口簡單,方便開發(fā)正確答案:【接口連線少,速率高,可即插即用】24、問題:設(shè)下面二進制編碼的最低位是一個比特的校驗位,則采用奇校驗的編碼是()。選項:A、11010111B、11000111C、11000011D、10101010E、11111111F、11111110正確答案:【11000111#11111110】25、問題:關(guān)于串行通信,說法正確的是()。選項:A、不一定采用調(diào)制和解調(diào)技術(shù)B、只適用于遠距離傳輸C、只能實現(xiàn)點到點的通信方式D、收發(fā)雙方無法同時傳輸多個比特正確答案:【不一定采用調(diào)制和解調(diào)技術(shù)】26、問題:某CPU的64位前端總線頻率為800MHz,總線周期數(shù)為2,則其帶寬為()。選項:A、400MB/sB、3.2GB/sC、4.8GB/sD、12.8GB/sE、6.4GB/sF、1.6GB/sG、800MB/s正確答案:【3.2GB/s】27、問題:總線上多個主設(shè)備同時發(fā)送信息導致的工作異常一般稱為()。選項:A、總線請求B、總線仲裁C、總線沖突D、總線握手正確答案:【總線沖突】28、問題:下列各項中,不是同步總線協(xié)定特點的是()。選項:A、一般不需要應答信號B、總線長度相對較短C、總線周期長度靈活可變D、各部件的存取時間比較接近正確答案:【總線周期長度靈活可變】29、問題:將微處理器芯片、內(nèi)存儲器及I/O接口芯片連接起來的總線是()。選項:A、片內(nèi)總線B、外總線C、系統(tǒng)總線D、以上都不對正確答案:【系統(tǒng)總線】30、問題:串行接口電路中波特率因子為64,則接收端在確定起始位后應每隔()個時鐘周期接收一個數(shù)據(jù)位。選項:A、8B、16C、32D、64正確答案:【64】31、問題:在總線時序中,對于快速存儲器的總線訪問,使用統(tǒng)一的時鐘進行傳輸控制,且不需要插入等待周期,該類總線屬于()。選項:A、同步總線B、異步總線C、半同步總線D、周期分裂式總線E、全雙工總線正確答案:【同步總線】32、問題:一般來說,同步串行通信比異步串行通信的實際傳輸效率高,其原因是同步串行通信()。選項:A、利用了同一時鐘信號B、糾錯能力強C、協(xié)議開銷小,附加數(shù)據(jù)少D、協(xié)議更簡單正確答案:【協(xié)議開銷小,附加數(shù)據(jù)少】33、問題:PCIE*16中的“16”表示()。選項:A、串行數(shù)據(jù)通道的個數(shù)是16B、并行數(shù)據(jù)的位寬是16C、總線時鐘頻率是16MHzD、總線配置寄存器的個數(shù)是16E、總線傳輸速率是16GB/sF、總線傳輸速率是16Gb/s正確答案:【串行數(shù)據(jù)通道的個數(shù)是16】34、問題:在采用菊花鏈式仲裁方案的總線系統(tǒng)中,下列關(guān)于總線優(yōu)先級的描述中,正確的是()選項:A、由軟件程序設(shè)定B、越靠近鏈后端的設(shè)備優(yōu)先級越高C、越靠近鏈前端的設(shè)備優(yōu)先級越高D、運行速度越快的設(shè)備優(yōu)先級越高正確答案:【越靠近鏈前端的設(shè)備優(yōu)先級越高】35、問題:關(guān)于串行通信,說法正確的是()。選項:A、不一定需要采用調(diào)制/解調(diào)技術(shù)B、無法同時傳輸1個以上的比特信息C、只能實現(xiàn)點到點通信D、只支持單向傳輸正確答案:【不一定需要采用調(diào)制/解調(diào)技術(shù)】36、問題:一次總線事務中,主設(shè)備只給出一個首地址就能夠完成若干個連續(xù)地址中數(shù)據(jù)的讀/寫,這種總線事務方式稱為()。選項:A、并行傳輸B、串行傳輸C、同步傳輸D、異步傳輸E、半同步傳輸F、突發(fā)傳輸正確答案:【突發(fā)傳輸】37、問題:下列有關(guān)總線定時的說法中,錯誤的是()。選項:A、異步通信方式中,全互鎖協(xié)議最慢B、異步通信方式中,非互鎖協(xié)議可靠性最差C、同步通信方式中,同步時鐘由各設(shè)備提供D、半同步通信方式中,握手信號的采樣由同步時鐘控制E、同步總線一般按最慢設(shè)備來設(shè)置公共時鐘F、同步總線一般采用應答方式進行通信G、CPU內(nèi)部通常會采用同步總線H、同步總線允許速度差別較大的設(shè)備一起接入工作正確答案:【同步通信方式中,同步時鐘由各設(shè)備提供#同步總線一般采用應答方式進行通信#同步總線允許速度差別較大的設(shè)備一起接入工作】38、問題:下列關(guān)于總線設(shè)計的說法中,正確的是()。選項:A、并行總線總是比串行總線的傳輸速度快B、信號線復用技術(shù)可以減少信號線數(shù)量C、使用總線結(jié)構(gòu)可以提高信息的傳輸速度D、使用總線結(jié)構(gòu)可以減少信息傳輸量E、使用總線可以減少傳輸線的總數(shù)目F、使用總線的優(yōu)點是數(shù)據(jù)信息和地址信息可以同時傳送。G、采用突發(fā)傳輸方式可以提高總線傳輸率正確答案:【信號線復用技術(shù)可以減少信號線數(shù)量#使用總線可以減少傳輸線的總數(shù)目#采用突發(fā)傳輸方式可以提高總線傳輸率】39、問題:為協(xié)調(diào)計算機各部件的工作,需要一種器件來提供統(tǒng)一的時鐘標準,這個器件是()。選項:A、總線緩沖器B、總線控制器C、總線仲裁器D、總線鎖存器E、時鐘發(fā)生器F、以上都對正確答案:【時鐘發(fā)生器】第四章作業(yè)第四章測驗1、問題:下列常見的存儲器件或設(shè)備中,不屬于半導體存儲器的是()。選項:A、內(nèi)存B、固態(tài)硬盤C、U盤D、機械硬盤E、光盤正確答案:【機械硬盤】2、問題:現(xiàn)代計算機的存儲子系統(tǒng)一般包含主存、Cache、CPU內(nèi)部寄存器、硬盤等部分,它們按照存取速度由快到慢依次是()。選項:A、Cache、主存、CPU內(nèi)部寄存器、硬盤B、CPU內(nèi)部寄存器、Cache、主存、硬盤C、CPU內(nèi)部寄存器、主存、Cache、硬盤D、主存、CPU內(nèi)部寄存器、Cache、硬盤正確答案:【CPU內(nèi)部寄存器、Cache、主存、硬盤】3、問題:計算機存儲子系統(tǒng)采用分層體系結(jié)構(gòu)的主要目的是()。選項:A、便于系統(tǒng)升級B、便于讀寫數(shù)據(jù)C、便于減小機箱體積D、便于解決存儲容量、速度和價格之間的矛盾E、便于降低功耗正確答案:【便于解決存儲容量、速度和價格之間的矛盾】4、問題:微機中的Cache存儲器通常采用()基本存儲單元構(gòu)造。選項:A、SRAMB、DRAMC、FlashD、EPROME、E2PROM正確答案:【SRAM】5、問題:在主存儲器的設(shè)計過程中,下列屬于系統(tǒng)結(jié)構(gòu)范疇的問題是()。選項:A、主存的讀寫時鐘頻率B、主存的容量和編址模式C、是否使用多體交叉結(jié)構(gòu)D、采用具體存儲芯片的個數(shù)E、采用全地址譯碼還是部分地址譯碼正確答案:【主存的容量和編址模式】6、問題:計算機系統(tǒng)中,與主存儲器相比,輔存儲器的特點是()。選項:A、容量大、速度快、成本高B、容量大、速度慢、成本低C、容量小、速度快、成本高D、容量小、速度快、成本低正確答案:【容量大、速度慢、成本低】7、問題:Flash存儲器是一種()存儲器。選項:A、只讀半導體B、可擦除只讀半導體C、先入先出D、隨機讀寫正確答案:【隨機讀寫】8、問題:下列關(guān)于靜態(tài)RAM與動態(tài)RAM的說法中,錯誤的是()。選項:A、靜態(tài)RAM基本存儲單元體積大,成本高,但讀寫速度快B、動態(tài)RAM基本存儲單元體積小,成本低,但讀寫速度慢C、動態(tài)RAM需要定期刷新D、靜態(tài)RAM主要用于構(gòu)成主存E、動態(tài)RAM的存儲密度比靜態(tài)RAM大正確答案:【靜態(tài)RAM主要用于構(gòu)成主存】9、問題:將32位的數(shù)據(jù)0x12345678,存入0x80000000開始的內(nèi)存單元,如果采用大端模式,則在0x80000003單元存放的數(shù)據(jù)是()。(注:“0x”表示16進制)選項:A、0x12B、0x34C、0x56D、0x78正確答案:【0x78】10、問題:下列存儲器件中,掉電后信息會丟失的是()。選項:A、EEPROMB、SRAMC、NVRAMD、NandFlashE、DRAMF、Cache正確答案:【SRAM#DRAM#Cache】11、問題:在多級存儲體系結(jié)構(gòu)結(jié)構(gòu)中,Cache-主存結(jié)構(gòu)主要解決的矛盾是()。選項:A、速度與容量B、容量與成本C、速度與成本D、以上都是正確答案:【速度與成本】12、問題:Cache技術(shù)和虛擬存儲技術(shù)的相同點不包括()。選項:A、均僅通過硬件技術(shù)實現(xiàn)B、以訪問局部性原理為基礎(chǔ)C、采用類似的調(diào)度策略D、對應用程序開發(fā)者來說均是透明的E、失效時處理器會切換進程以完成內(nèi)容替換正確答案:【均僅通過硬件技術(shù)實現(xiàn)#失效時處理器會切換進程以完成內(nèi)容替換】13、問題:下列說法中正確的是()。選項:A、虛擬存儲技術(shù)提高了計算機的運算速度B、Cache與主存統(tǒng)一編址,Cache的地址空間是主存地址空間的一部分C、和馮?諾依曼結(jié)構(gòu)相比,哈佛結(jié)構(gòu)最本質(zhì)的特點是程序無需存儲在存儲器中D、主存只能由易失性的隨機讀寫存儲器構(gòu)成的E、主存主要是由易失性的隨機讀寫存儲器構(gòu)成的正確答案:【主存主要是由易失性的隨機讀寫存儲器構(gòu)成的】14、問題:在低位四體交叉存儲器中,若處理器要訪問的地址(十進制)為3、6、9、12、15、18、21、24…、300,則理論上該存儲器比單體存儲器的平均訪問速度提高了()倍。選項:A、1B、2C、3D、4正確答案:【4】15、問題:某SRAM存儲芯片的數(shù)據(jù)線寬度為32bit,地址線寬度為24bit,則該芯片的存儲容量為()。選項:A、16MBB、32MBC、64MBD、128MB正確答案:【64MB】16、問題:若需要擴展64K容量的內(nèi)存,下面幾種方案從總線負載和系統(tǒng)連接復雜性角度考慮,最好的是()。選項:A、采用8片64K×1bit的芯片B、采用8片8K×8bit的芯片C、采用8片16K×4bit的芯片D、上述三種方案都一樣正確答案:【采用8片64K×1bit的芯片】17、問題:地址輸入端為8、數(shù)據(jù)輸出端為4的ROM芯片,其存儲容量應表示為()。選項:A、16×4bitB、32×8bitC、256×4bitD、512×8bit正確答案:【256×4bit】18、問題:若某8位微處理器系統(tǒng)的存儲器地址空間為0x0000~0x3FFF,則系統(tǒng)的存儲容量為()。(注:“0x”表示16進制)選項:A、4KBB、8KBC、16KBD、32KB正確答案:【16KB】19、問題:某微處理器系統(tǒng)具有16根地址線,8根數(shù)據(jù)線?,F(xiàn)采用SRAM6264(8k*8bit)存儲芯片組成存儲系統(tǒng),要得到最大存儲容量,需要的存儲芯片個數(shù)是()。選項:A、8B、16C、32D、64正確答案:【8】20、問題:若某微處理器系統(tǒng)有16條地址線,字長為8位,現(xiàn)用SRAM2114(1K*4)存儲芯片搭建存儲子系統(tǒng),試問采用線選譯碼時最多可以擴展()片2114存儲芯片。選項:A、12B、20C、24D、32正確答案:【12】21、問題:在多級存儲結(jié)構(gòu)中,Cache的主要作用是解決()的問題。選項:A、寄存器數(shù)量太少B、外設(shè)數(shù)據(jù)傳輸速度過慢C、CPU主頻過慢D、主存訪問速度不足E、存儲器成本太高F、存儲容量不夠正確答案:【主存訪問速度不足】22、問題:下列屬于動態(tài)RAM特點的是()。選項:A、存儲內(nèi)容動態(tài)變化B、需要定時刷新C、存儲的數(shù)據(jù)具有非易失性D、可以不按地址進行訪問E、需要動態(tài)改變訪存地址正確答案:【需要定時刷新】23、問題:CPU將要執(zhí)行的程序段(包括代碼和數(shù)據(jù))應存放于計算機的()中。選項:A、主存B、輔存C、指令寄存器D、外設(shè)接口E、頁表正確答案:【主存】24、問題:下列因素中,與Cache命中率無關(guān)的是()。選項:A、主存存取時間B、Cache塊的大小C、Cache容量D、Cache組織方式正確答案:【主存存取時間】25、問題:下列措施中,不是用于改善存儲系統(tǒng)訪問速度的是()。選項:A、使用Cache技術(shù)B、使用虛擬存儲技術(shù)C、選擇讀寫速度更快的存儲芯片D、存儲芯片采用多體交叉的組織形式正確答案:【使用虛擬存儲技術(shù)】26、問題:在分頁管理的存儲系統(tǒng)中,內(nèi)存管理單元MMU的主要作用是()。選項:A、分配內(nèi)存B、轉(zhuǎn)換地址C、提高速度D、完成加密E、管理路由查找表F、管理文件分配表G、管理地址映射表H、管理中斷向量表正確答案:【轉(zhuǎn)換地址#管理地址映射表】27、問題:CPU對存儲器完成一次讀操作所需的時間稱為一個()。選項:A、指令周期B、總線周期C、時鐘周期D、中斷周期正確答案:【總線周期】28、問題:下面對“堆棧”最好的解釋是()。選項:A、固定地址的一塊內(nèi)存區(qū)域B、按“后進先出”原則組織的一塊內(nèi)存區(qū)域C、遵循“向上”增長原則的一塊內(nèi)存區(qū)域D、必須按字操作訪問的一塊內(nèi)存區(qū)域正確答案:【按“后進先出”原則組織的一塊內(nèi)存區(qū)域】29、問題:某顯示器分辨率為2048×2048,24bits真彩色,則其所需的顯示緩存至少為()。選項:A、10MBB、12MBC、14MBD、16MB正確答案:【12MB】30、問題:微型計算機中的主存通常采用()半導體工藝構(gòu)造。選項:A、SRAMB、DRAMC、EPROMD、Flash正確答案:【DRAM】31、問題:設(shè)某微處理器系統(tǒng)地址線寬度為13bit,按字節(jié)編址,若指定采用全譯碼法,則采用1K×4bit的芯片組成存儲系統(tǒng)時,最多可擴展的芯片數(shù)量是()片。選項:A、8B、16C、20D、24正確答案:【16】32、問題:當數(shù)據(jù)壓入堆棧時SP的值減小,且當數(shù)據(jù)全部入棧后SP指向最后一個入棧數(shù)據(jù)的下一個存儲單元,這種堆棧稱為()。選項:A、滿遞增B、滿遞減C、空遞增D、空遞減正確答案:【空遞減】33、問題:在分頁管理的存儲系統(tǒng)中,()通過地址映射表來完成虛擬地址到物理地址的轉(zhuǎn)換。選項:A、算術(shù)邏輯單元ALUB、內(nèi)存管理單元MMUC、寄存器RegisterD、I/O接口E、地址譯碼器F、奇偶校驗器G、中斷向量表正確答案:【內(nèi)存管理單元MMU】34、問題:某存儲芯片容量為64k*1bit,其內(nèi)部采用N*N的雙譯碼結(jié)構(gòu)時,片內(nèi)共應有2N條地址信號線,該處N=()。選項:A、128B、256C、512D、32kE、64kF、16正確答案:【256】35、問題:選項:A、128k×10bitsB、64k×9bitsC、128k×9bitsD、64k×10bitsE、128k×16bitsF、64k×16bits正確答案:【128k×10bits】36、問題:將數(shù)據(jù)0xAABBCCDD存入地址0x80000000開始的內(nèi)存單元。若采用小端模式,則0x80000002單元存放的字節(jié)是()。(注:“0x”表示16進制)選項:A、0xAAB、0xBBC、0xCCD、0xDD正確答案:【0xBB】37、問題:評價半導體存儲芯片性能時,通常不包括的指標是()。選項:A、存取周期B、可靠性C、功耗D、緩存容量E、接口標準F、存儲容量正確答案:【緩存容量】38、問題:以下無法提升數(shù)據(jù)存取并行度和吞吐量的是()。選項:A、多字寬存儲器B、二維地址譯碼存儲器C、多體交叉編址存儲器D、雙端口存儲器正確答案:【二維地址譯碼存儲器】39、問題:某SDRAM存儲芯片的標稱容量為256Mb(16M*4bit*4banks),可推測該芯片具有()。選項:A、1條數(shù)據(jù)線、內(nèi)部16組12×12地址矩陣B、4條數(shù)據(jù)線、內(nèi)部4組12×12地址矩陣C、4條數(shù)據(jù)線、內(nèi)部1組12×12地址矩陣D、1條數(shù)據(jù)線、內(nèi)部8組12×12地址矩陣正確答案:【4條數(shù)據(jù)線、內(nèi)部4組12×12地址矩陣】40、問題:下列不是合法8421BCD編碼的是()。選項:A、01111001B、11010110C、00001100D、10000101E、00000011正確答案:【11010110#00001100】41、問題:某計算機字長為32位,存儲器按字節(jié)編址,采用小端方式(LittleEndian)存放數(shù)據(jù)。假設(shè)有一個16進制數(shù)據(jù)0x1122334455667788,存放在地址0x00008040開始的連續(xù)存儲單元里,則地址為0x00008046的存儲單元存放的是字節(jié)()。選項:A、11B、22C、33D、44E、55F、66G、77H、88正確答案:【22】42、問題:下列說法中正確的是()。選項:A、當機器采用原碼表示時,0有兩種編碼方式B、當機器采用反碼表示時,0有兩種編碼方式C、當機器采用補碼表示時,0有兩種編碼方式D、無論機器采用何種編碼方式表示,0都有兩種編碼方式正確答案:【當機器采用原碼表示時,0有兩種編碼方式】43、問題:某機器字長為8位,采用原碼表示帶符號數(shù)時,機器數(shù)所能表示的范圍是()。選項:A、-127~+127B、-128~+127C、-127~+128D、-128~+128正確答案:【-127~+127】44、問題:設(shè)十進制數(shù)x=103,y=-25,下面表達式在采用8位定點補碼運算時會產(chǎn)生溢出的是()。選項:A、x+yB、-x+yC、x-yD、-x-y正確答案:【x-y】45、問題:下面關(guān)于Cache的論述中,正確的是()。選項:A、Cache是一種介于主存和輔存之間的存儲器B、Cache不命中時,需要從內(nèi)存中取新的字節(jié)代替Cache中最近訪問過的字節(jié)C、Cache的命中率必須很高,一般要達到90%以上D、Cache中的信息必須與主存中的信息時刻保持一致E、Cache與主存之間的數(shù)據(jù)交換由硬件和操作系統(tǒng)共同完成的F、主存-Cache結(jié)構(gòu)主要解決存儲容量問題正確答案:【Cache的命中率必須很高,一般要達到90%以上】46、問題:某計算機主存按字節(jié)編址,容量為64kB,其中ROM區(qū)為4kB,其余為RAM區(qū)。若采用2k*8的ROM芯片和4k*4的RAM芯片來搭建,則需要ROM和RAM芯片的數(shù)目分別為()。選項:A、2,30B、2,15C、4,15D、4,30正確答案:【2,30】47、問題:若使用若干個2k*4的芯片搭建一個8k*8的存儲器,則地址(16進制)為0x0B1F的存儲單元所在的那個芯片,其最小地址為()。選項:A、0x0800B、0x0000C、0xFFFFD、0x1FF0E、0x0700正確答案:【0x0800】48、問題:連續(xù)兩次啟動同一存儲器所需的最小時間間隔稱為()。選項:A、存儲周期B、存取周期C、訪問周期D、指令周期E、機器周期正確答案:【存儲周期】49、問題:采用八體并行低位交叉存儲器時,設(shè)每個體存儲容量為32k*16bit,存儲周期為400ns,則下列說法正確的是()。選項:A、在400ns內(nèi),存儲器可向CPU提供2^7bit數(shù)據(jù)B、在100ns內(nèi),每個體可向CPU提供2^7bit數(shù)據(jù)C、在400ns內(nèi),存儲器可向CPU提供2^8bit數(shù)據(jù)D、在100ns內(nèi),每個體可向CPU提供2^8bit數(shù)據(jù)正確答案:【在400ns內(nèi),存儲器可向CPU提供2^7bit數(shù)據(jù)】50、問題:現(xiàn)代CPU系統(tǒng)內(nèi)將指令Cache和數(shù)據(jù)Cache分離的主要目的是()。選項:A、降低Cache的缺失損失B、提高Cache的命中率C、降低CPU的平均訪存時間D、減少指令流水線的資源沖突正確答案:【減少指令流水線的資源沖突】51、問題:Cache的塊映射規(guī)則中,沖突概率最小的是()。選項:A、全相聯(lián)映射B、組相聯(lián)映射C、直接映射D、不一定正確答案:【全相聯(lián)映射】52、問題:Cache的塊替換規(guī)則中,LRU算法將替換掉那些()塊。選項:A、在Cache中駐留時間最長且未被引用B、在Cache中駐留時間最短且未被引用C、在Cache中駐留時間最長且仍被引用D、在Cache中駐留時間最短且仍被引用正確答案:【在Cache中駐留時間最長且未被引用】53、問題:下列關(guān)于頁式虛擬存儲器的說法,正確的是()。選項:A、頁面大小由程序的模塊劃分確定。B、可以將整個運行的程序全部裝入內(nèi)存。C、可以從邏輯上極大地擴充內(nèi)存容量,并提高了內(nèi)存的利用率和靈活性。D、如果頁面設(shè)置的很小,則主存中能夠存放的頁面數(shù)多,缺頁頻率低,換頁次數(shù)少,有助于提升系統(tǒng)速度。正確答案:【可以從邏輯上極大地擴充內(nèi)存容量,并提高了內(nèi)存的利用率和靈活性。】54、問題:某存儲芯片有6根地址輸入線,其內(nèi)部采用單譯碼方式時譯碼輸出線數(shù)目為(),采用雙譯碼方式時譯碼輸出線數(shù)目為()。選項:A、64,16B、64,32C、16,16D、64,64E、16,64F、32,32正確答案:【64,16】第五章作業(yè)第五章測驗1、問題:I/O接口按時序控制方式可分為同步接口和異步接口,這兩類接口的區(qū)別是()。選項:A、數(shù)據(jù)傳輸是否由統(tǒng)一的時序信號控制B、是否存在握手機制C、數(shù)據(jù)傳輸過程中是否可使用于仲裁機制D、數(shù)據(jù)傳輸過程中是否需要CPU介入正確答案:【數(shù)據(jù)傳輸是否由統(tǒng)一的時序信號控制】2、問題:計算機系統(tǒng)的外設(shè)接口電路中,至少應具備一個()。選項:A、控制端口B、狀態(tài)端口C、地址端口D、數(shù)據(jù)端口正確答案:【數(shù)據(jù)端口】3、問題:某微處理器系統(tǒng)中,存儲器地址范圍為0x0000~0x1FFF,并行接口芯片地址范圍為0x0100~0x0103,則可以推斷該系統(tǒng)中I/O編址方式為()。(注:“0x”表示16進制)選項:A、統(tǒng)一編址B、獨立編址C、全譯碼編址D、部分譯碼編址E、線譯碼正確答案:【獨立編址】4、問題:直接存儲器訪問(DMA)方式訪問接口的優(yōu)點在于()。選項:A、傳輸過程中不需要經(jīng)過系統(tǒng)總線B、由CPU控制數(shù)據(jù)傳輸?shù)娜^程C、需要進行數(shù)據(jù)傳輸時外設(shè)通知CPU開始傳輸D、數(shù)據(jù)傳輸過程中不需要CPU介入正確答案:【數(shù)據(jù)傳輸過程中不需要CPU介入】5、問題:在CPU響應某一中斷的過程中,若希望禁止其他中斷應利用()。選項:A、中斷現(xiàn)場B、中斷向量C、中斷斷點D、中斷屏蔽標志正確答案:【中斷屏蔽標志】6、問題:中斷響應過程中,若CPU需要在處理完成后回到斷點處繼續(xù)執(zhí)行,需要進行()。選項:A、現(xiàn)場保護B、設(shè)置中斷向量C、中斷屏蔽D、中斷優(yōu)先級判斷正確答案:【現(xiàn)場保護】7、問題:CPU根據(jù)()判斷當前中斷產(chǎn)生的原因。選項:A、斷點信息B、中斷類型號C、中斷向量D、鍵盤輸入E、中斷優(yōu)先級正確答案:【中斷類型號】8、問題:若需要設(shè)計一個擁有80個按鈕的鍵盤,最經(jīng)濟的方式是使用()結(jié)構(gòu)。選項:A、80線線性鍵盤B、9*9矩陣鍵盤C、10線動態(tài)線性鍵盤D、8*8矩陣鍵盤正確答案:【9*9矩陣鍵盤】9、問題:CPU實現(xiàn)異步串行發(fā)送功能時,接口中一定會用到的是電路模塊是()。選項:A、同步控制器B、3-8譯碼器C、串并轉(zhuǎn)換器D、并串轉(zhuǎn)換器正確答案:【并串轉(zhuǎn)換器】10、問題:下列器件中,不屬于外設(shè)的是()。選項:A、打印機B、內(nèi)存C、掃描儀D、顯示器正確答案:【內(nèi)存】11、問題:為了提高處理器對外設(shè)的響應速度,處理器與外設(shè)之間最好采用()方式。選項:A、無條件傳輸B、條件查詢C、中斷傳輸D、DMA傳輸正確答案:【中斷傳輸】12、問題:對于需要在外設(shè)與存儲器之間進行大批數(shù)據(jù)高速傳輸?shù)那闆r,下列最合適的方式是()。選項:A、無條件傳輸B、條件查詢C、中斷傳輸D、DMA傳輸正確答案:【DMA傳輸】13、問題:處理器發(fā)送給外設(shè)的命令數(shù)據(jù),一般會存放在接口電路中的哪()端口里。選項:A、控制端口B、數(shù)據(jù)端口C、狀態(tài)端口D、地址端口正確答案:【數(shù)據(jù)端口】14、問題:下列無需CPU執(zhí)行指令的數(shù)據(jù)傳輸方式是()。選項:A、無條件B、查詢C、DMAD、中斷正確答案:【DMA】15、問題:使用程序查詢方式進行數(shù)據(jù)傳輸時,導致微處理器效率低下的主要原因是()。選項:A、處理器需要不停地讀取外設(shè)狀態(tài),并進行判斷才能決定是否進行數(shù)據(jù)傳輸B、需要傳輸?shù)臄?shù)據(jù)量大C、數(shù)據(jù)傳輸中需要保存工作狀態(tài)D、數(shù)據(jù)傳輸后需要恢復工作狀態(tài)正確答案:【處理器需要不停地讀取外設(shè)狀態(tài),并進行判斷才能決定是否進行數(shù)據(jù)傳輸】16、問題:在常用的I/O數(shù)據(jù)傳輸控制方式中,中斷方式的特點是()。選項:A、數(shù)據(jù)傳輸由外設(shè)主動發(fā)起B(yǎng)、數(shù)據(jù)傳輸由處理器主動發(fā)起C、在傳輸?shù)恼麄€過程中不需要CPU介入D、傳輸速率快E、數(shù)據(jù)傳輸經(jīng)由專用的總線正確答案:【數(shù)據(jù)傳輸由外設(shè)主動發(fā)起】17、問題:相對于獨立編址,I/O端口采用統(tǒng)一編址的優(yōu)點是()。選項:A、可使存儲器地址空間最大化B、可使端口地址空間最大化C、需要專門的信號線來區(qū)分地址總線上出現(xiàn)的是存儲單元地址還是端口地址D、存儲器與端口可以采用相同的指令訪問E、I/O讀寫效率提高F、存儲器和I/O的尋址空間都得到了最大化正確答案:【存儲器與端口可以采用相同的指令訪問】18、問題:關(guān)于微處理器的系統(tǒng)地址總線,以下說法正確的是()。選項:A、可用于對接口內(nèi)不同端口進行地址譯碼B、可用于在微處理器與控制端口之間傳送信息C、可用于在微處理器與數(shù)據(jù)端口之間傳送信息D、可用于在微處理器與狀態(tài)端口之間傳送信息正確答案:【可用于對接口內(nèi)不同端口進行地址譯碼】19、問題:關(guān)于I/O接口電路中保存的控制信息,說法正確的是()。選項:A、來自微處理器系統(tǒng)地址總線B、來自微處理器系統(tǒng)數(shù)據(jù)總線C、來自微處理器系統(tǒng)狀態(tài)總線D、來自外設(shè)正確答案:【來自微處理器系統(tǒng)數(shù)據(jù)總線】20、問題:關(guān)于I/O接口電路中保存的外設(shè)狀態(tài)信息,說法正確的是()。選項:A、可以利用系統(tǒng)地址總線送給處理器B、可以利用系統(tǒng)數(shù)據(jù)總線送給處理器C、必須利用系統(tǒng)控制總線送給處理器D、必須利用專用總線送給處理器正確答案:【可以利用系統(tǒng)數(shù)據(jù)總線送給處理器】21、問題:對于某低速外設(shè),微處理器希望只有當外設(shè)準備好數(shù)據(jù)后才與之進行數(shù)據(jù)交互。要完成這種數(shù)據(jù)傳輸需求,最好選用()。選項:A、無條件傳送B、查詢傳送C、中斷傳送D、DMA傳送正確答案:【中斷傳送】22、問題:關(guān)于微處理器系統(tǒng)中的中斷技術(shù),以下說法正確的是()。選項:A、能夠減輕外設(shè)負擔B、能夠減輕微處理器負擔C、能夠使數(shù)據(jù)傳輸速率達到最高D、能夠增加數(shù)據(jù)交換精度正確答案:【能夠減輕微處理器負擔】23、問題:在微處理器系統(tǒng)中,中斷向量通常是指()。選項:A、中斷服務程序的入口地址B、中斷源的優(yōu)先級C、中斷發(fā)生的先后順序D、中斷源的類型編號E、中斷服務程序的首指令F、中斷服務程序的首地址正確答案:【中斷服務程序的入口地址#中斷服務程序的首地址】24、問題:在外設(shè)接口中,通常狀態(tài)寄存器的作用是存放()。選項:A、CPU給外設(shè)的命令B、外設(shè)給CPU的命令C、外設(shè)的工作狀態(tài)D、CPU的工作狀態(tài)正確答案:【外設(shè)的工作狀態(tài)】25、問題:除了I/O設(shè)備本身的性能外,影響嵌入式系統(tǒng)I/O數(shù)據(jù)傳輸速度的主要因素是()。選項:A、CPU的時鐘B、總線的傳輸速率C、主存的容量D、寄存器的數(shù)目正確答案:【總線的傳輸速率】26、問題:關(guān)于I/O接口中控制端口的描述,正確的是()。選項:A、其內(nèi)容來自于系統(tǒng)地址總線B、其內(nèi)容來自于系統(tǒng)控制總線C、其內(nèi)容來自于系統(tǒng)數(shù)據(jù)總線D、以上描述都不對正確答案:【其內(nèi)容來自于系統(tǒng)數(shù)據(jù)總線】27、問題:在主機與外設(shè)進行數(shù)據(jù)交換時,為解決兩者之間的同步與協(xié)調(diào)、數(shù)據(jù)格式轉(zhuǎn)換等問題,必須要引入()。選項:A、數(shù)據(jù)緩沖器B、地址譯碼器C、I/O接口D、串并轉(zhuǎn)換器正確答案:【I/O接口】28、問題:主機與外設(shè)交換數(shù)據(jù)時,與查詢方式相比,采用中斷控制方式的主要優(yōu)點是()。選項:A、系統(tǒng)實時性更強B、外設(shè)功耗更小C、硬件成本更低D、軟件移植性更好正確答案:【系統(tǒng)實時性更強】29、問題:在把模擬量轉(zhuǎn)換為數(shù)字量的過程中,由于數(shù)字量不能連續(xù)變化而造成的誤差稱為()。選項:A、孔徑誤差B、量化誤差C、偏移誤差D、非線性誤差正確答案:【量化誤差】30、問題:下列關(guān)于DMA的說法,錯誤的是()。選項:A、DMA的傳輸過程無需CPU的參與B、在DMA傳輸過程中,源地址和目的地址均由硬件指定C、DMA控制器可以對傳輸?shù)臄?shù)據(jù)進行邏輯運算和其他處理D、利用DMA控制器,CPU和I/O設(shè)備可以在一定程度上實現(xiàn)并行工作E、CPU只啟動DMA,而不干預數(shù)據(jù)傳輸過程F、傳輸?shù)臄?shù)據(jù)需經(jīng)過CPU的控制器G、可直接在外設(shè)和內(nèi)存之間傳輸數(shù)據(jù)H、數(shù)據(jù)的傳輸可由硬件完成而不需軟件介入正確答案:【DMA控制器可以對傳輸?shù)臄?shù)據(jù)進行邏輯運算和其他處理#傳輸?shù)臄?shù)據(jù)需經(jīng)過CPU的控制器】31、問題:微處理器系統(tǒng)中,一般中斷類型號是指()。選項:A、中斷服務程序的起始存放地址B、中斷向量表中的地址指針C、中斷向量表的起始存放地址D、中斷服務程序的編號正確答案:【中斷服務程序的編號】32、問題:下列關(guān)于中斷的說法,正確的是()。選項:A、一個計算機系統(tǒng)只需要一個中斷源B、中斷只能執(zhí)行數(shù)據(jù)傳輸?shù)娜蝿誄、中斷響應過程中允許嵌套D、中斷的發(fā)生時刻都可預知正確答案:【中斷響應過程中允許嵌套】33、問題:通常情況下,CPU可根據(jù)()判斷當前中斷產(chǎn)生的原因。選項:A、中斷優(yōu)先級B、中斷向量C、斷點信息D、中斷類型號E、現(xiàn)場信息正確答案:【中斷類型號】34、問題:微處理器系統(tǒng)中,以下不屬于“異常”的是()。選項:A、子程序調(diào)用B、系統(tǒng)復位C、軟件中斷D、未定義指令陷阱正確答案:【子程序調(diào)用】35、問題:微處理器系統(tǒng)響應中斷后,保護斷點的目的是()。選項:A、查找識別中斷源B、獲取中斷向量C、使CPU能跳轉(zhuǎn)到中斷服務程序開始的地方D、完成中斷服務程序后,能正確返回被中斷的程序正確答案:【完成中斷服務程序后,能正確返回被中斷的程序】36、問題:某外設(shè)接口中含有兩個數(shù)據(jù)端口,意味著()。選項:A、這兩個端口必須分配不同的地址B、系統(tǒng)必須采用存儲器映射編址方式C、系統(tǒng)必須采用統(tǒng)一編址方式D、該接口中至少需要兩個數(shù)據(jù)寄存器正確答案:【該接口中至少需要兩個數(shù)據(jù)寄存器】37、問題:在多任務系統(tǒng)中,為提高CPU的工作效率,低速外設(shè)應該在準備好數(shù)據(jù)后才通知CPU進行數(shù)據(jù)交換。完成這種數(shù)據(jù)傳輸最好選用()I/O方式。選項:A、無條件B、查詢C、中斷D、DMA正確答案:【中斷】38、問題:關(guān)于輸入輸出,有一句描述:“輸入輸出是面向接口的,而不是面向輸入輸出設(shè)備的”。輸入輸出設(shè)備需要借助接口才能掛接到總線上,以下給出的原因中錯誤的是()。選項:A、外設(shè)種類繁多,信號類型、信號形式均不相同,不能直接連到總線上B、外設(shè)數(shù)據(jù)傳輸速率和格式不同C、數(shù)據(jù)傳輸方式不同,需要通過接口進行轉(zhuǎn)換D、方便和存儲單元一起進行統(tǒng)一編址正確答案:【方便和存儲單元一起進行統(tǒng)一編址】39、問題:在支持中斷向量表的計算機中,中斷向量地址一般指().選項:A、子程序入口地址B、中斷服務程序入口地址C、線程入口地址D、中斷服務程序入口地址的存放地址正確答案:【中斷服務程序入口地址的存放地址】40、問題:微處理器系統(tǒng)中,各種外部設(shè)備均需要通過()電路才能連接到系統(tǒng)總線上。選項:A、外設(shè)B、內(nèi)存C、中斷D、接口正確答案:【接口】41、問題:在I/O接口統(tǒng)一編址的系統(tǒng)里,存儲單元和I/O接口靠()來區(qū)分。選項:A、不同的指令操作碼B、不同的指令地址碼C、不同的地址線D、不同的數(shù)據(jù)線正確答案:【不同的指令地址碼】42、問題:在I/O接口獨立編址的系統(tǒng)里,存儲單元和I/O接口靠()來區(qū)分。選項:A、不同的指令操作碼B、不同的指令地址碼C、不同的地址線D、不同的數(shù)據(jù)線正確答案:【不同的指令操作碼】43、問題:中斷服務程序的最后一條指令通常應該是()。選項:A、出棧指令B、入棧指令C、開中斷指令D、關(guān)中斷指令E、中斷返回指令正確答案:【中斷返回指令】44、問題:中斷屏蔽字的作用一般是()。選項:A、暫停外設(shè)對主存的訪問B、暫停CPU對主存的訪問C、暫停對某些中斷源的處理D、暫停CPU對外設(shè)的訪問E、暫停對一切中斷的處理正確答案:【暫停對某些中斷源的處理】45、問題:CPU開始響應中斷時,需要()。選項:A、關(guān)中斷,保護斷點,發(fā)中斷響應信號并形成中斷服務程序入口地址B、開中斷,保護斷點,發(fā)中斷響應信號并形成中斷服務程序入口地址C、關(guān)中斷,執(zhí)行中斷服務程序D、開中斷,執(zhí)行中斷服務程序正確答案:【關(guān)中斷,保護斷點,發(fā)中斷響應信號并形成中斷服務程序入口地址】第六章作業(yè)第六章測驗1、問題:ARM最小系統(tǒng)中復位電路主要用于產(chǎn)生()。選項:A、一定時長的低電平信號。B、一定時長的高電平信號。C、恒定的低電平信號。D、恒定的高電平信號。正確答案:【一定時長的低電平信號。】2、問題:ARM系統(tǒng)使用的片內(nèi)總線是()。選項:A、AMBAB、PCIC、USBD、Wishbone正確答案:【AMBA】3、問題:ARM系統(tǒng)中,處理器所處的位置描述最準確的是()。選項:A、SOC芯片內(nèi)B、I/O接口芯片內(nèi)C、SOC芯片外D、存儲芯片內(nèi)正確答案:【SOC芯片內(nèi)】4、問題:若需要通過串口與ARM芯片通信,下面()步驟是必須的。選項:A、將串口線與芯片對應管腳連接B、外接專用串口芯片與ARM外部總線連接C、外接專用串口芯片與ARMSPI總線連接D、將串口線與芯片電源腳連接正確答案:【將串口線與芯片對應管腳連接】5、問題:下面()描述的是ARM的軟件體系。選項:A、ARMv7B、ARM7TDMIC、ARM9EJ-SD、ARM11正確答案:【ARMv7】6、問題:下列()模塊不是ARM系統(tǒng)運行時必須的。選項:A、外圍應用接口B、電源模塊C、復位模塊D、時鐘模塊正確答案:【外圍應用接口】7、問題:在芯片電源腳連接的線路上加入電容,并使其靠近芯片,這樣做的目的不正確的是()。選項:A、提高芯片的運行速度B、減小電源電壓的波動C、增加電流抵抗瞬時變化的能力D、降低數(shù)字電路信號變化帶來的噪聲正確答案:【提高芯片的運行速度】8、問題:MT48LC16M16這一款DDR芯片地址線有13根,數(shù)據(jù)線有16根,若與總線位寬為16位的系統(tǒng)連接。按字節(jié)編址的情況下該芯片的A0腳應當跟系統(tǒng)總線中()腳連接。選項:A、A1B、A0C、A2D、D0正確答案:【A1】9、問題:程序員編寫的程序,在ARM系統(tǒng)中運行時,存放在()模塊中。選項:A、內(nèi)存模塊B、硬盤模塊C、JTAG模塊D、時鐘模塊正確答案:【內(nèi)存模塊】10、問題:在S3C2410中,下面()時鐘頻率最高。選項:A、FCLKB、HCLKC、PCLKD、UCLK正確答案:【FCLK】11、問題:GPIO控制器所在位置描述最準確的是()。選項:A、ARMSOC芯片中B、ARM內(nèi)核中C、ARM系統(tǒng)的Cache中D、ARM系統(tǒng)的DMA中正確答案:【ARMSOC芯片中】12、問題:ARM訪問特殊功能寄存器的方法與訪問下列()設(shè)備一致。選項:A、內(nèi)存B、寄存器C、CacheD、以上都不對正確答案:【內(nèi)存】13、問題:對ARM中特殊功能寄存器的描述正確的是()。選項:A、采用地址映射編址B、采用獨立編址C、可不通過地址訪問D、若操作數(shù)在這類寄存器內(nèi),訪問時的尋址方式是立即數(shù)尋址正確答案:【采用地址映射編址】14、問題:在S3C2440芯片上,若要使用G組GPIO的7腳進行輸出,則下面正確的是()。選項:A、寫0x6341到GPGCON寄存器B、寫0x8239到GPGCON寄存器C、寫0x0522到GPGCON寄存器D、寫0x3333到GPGCON寄存器正確答案:【寫
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 遼源職業(yè)技術(shù)學院《建筑工業(yè)化與裝配式結(jié)構(gòu)》2023-2024學年第一學期期末試卷
- 廊坊職業(yè)技術(shù)學院《計算機通信網(wǎng)絡(luò)》2023-2024學年第一學期期末試卷
- 江西水利職業(yè)學院《汽車輕量化技術(shù)》2023-2024學年第一學期期末試卷
- 建東職業(yè)技術(shù)學院《法語二外》2023-2024學年第一學期期末試卷
- 湖州學院《項目設(shè)計》2023-2024學年第一學期期末試卷
- 湖南國防工業(yè)職業(yè)技術(shù)學院《混凝土結(jié)構(gòu)基本原理A》2023-2024學年第一學期期末試卷
- 呼倫貝爾職業(yè)技術(shù)學院《數(shù)量分析方法》2023-2024學年第一學期期末試卷
- 自貢職業(yè)技術(shù)學院《仿真實訓》2023-2024學年第一學期期末試卷
- 周口理工職業(yè)學院《生物化工設(shè)備》2023-2024學年第一學期期末試卷
- 重慶科創(chuàng)職業(yè)學院《網(wǎng)絡(luò)課程綜合》2023-2024學年第一學期期末試卷
- 2024年08月云南省農(nóng)村信用社秋季校園招考750名工作人員筆試歷年參考題庫附帶答案詳解
- 防詐騙安全知識培訓課件
- 心肺復蘇課件2024
- 2024年股東股權(quán)繼承轉(zhuǎn)讓協(xié)議3篇
- 2024-2025學年江蘇省南京市高二上冊期末數(shù)學檢測試卷(含解析)
- 四川省名校2025屆高三第二次模擬考試英語試卷含解析
- 考研有機化學重點
- 全國身份證前六位、區(qū)號、郵編-編碼大全
- 《GPU體系結(jié)構(gòu)》課件2
- 三年級語文上冊 期末古詩詞專項訓練(二)(含答案)(部編版)
- 《護士條例》課件
評論
0/150
提交評論