04-VCS仿真電子課件_第1頁
04-VCS仿真電子課件_第2頁
04-VCS仿真電子課件_第3頁
04-VCS仿真電子課件_第4頁
04-VCS仿真電子課件_第5頁
已閱讀5頁,還剩33頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

Synopsys

仿真工具--VCS

西安郵電大學(xué)微電子學(xué)系2024/11/9集成電路設(shè)計與EDA內(nèi)容VCS的簡介1用VCS模擬仿真的流程2仿真的具體流程3操作演示41、編譯型的Verilog模擬器2、支持OVI標(biāo)準(zhǔn)的Verilog

HDL語言、PLI和SDF3、具有目前行業(yè)中最高的模擬性能4、出色的內(nèi)存管理能力5、支持千萬門級的ASIC設(shè)計VCS(VerilogCompileSimulator)VCS(VerilogCompileSimulator)提供VeraLite、CycleC等智能驗證方法a)支持混合語言仿真b)集成了VDE圖形用戶界面c)提供了對模擬結(jié)果的交互和后處理分析VCS結(jié)合了節(jié)拍式算法和事件驅(qū)動算法a)具有高性能、大規(guī)模和高精度的特點b)適用于從行為級、門級、RTL到Sign-Off等各個階段的模擬仿真VCS特點RTL級模擬仿真流程門級模擬仿真流程VCS(VerilogCompileSimulator)*Compilergeneratesoptimizedexecutable

simulationSimulator1)Executesusertestbench2)Reportssimulation

resultsDebugger1)Text-based:

Command

Line

Interface

(CLI)

2)

GUI-based:

VirSimand DVEVCS仿真流程*CompileVerilogsourceintoanexecutable

simulation%

vcs

design.vRunexecutablesimvtoperform

simulation%

./simvDebugVerilog

designVCS仿真流程*sources_files

:Verilog

Code-R:executessimulationbinary

immediatelyafter

compilation-Xman=4:combinesallsourcefilesintoasinglefile

“tokens.v”編譯*編譯所有的Verilog源文件,包括測試文件仿真*VCS生成仿真使用的二進(jìn)制的測試文件啟動仿真文件開始仿真測試調(diào)試*VerilogSystemTask

calls$display、$monitor、$time、$stop、$finishVCSCLI(commandline

interface)VCS

VirSimVCS

DVE圖形化模式命令行模式命令行模式示例命令行模式示例命令行模式示例1)改變觀察模塊命令a)show[variable/scope/ports]功能:顯示當(dāng)前觀察模塊的變量、模塊中實例化的模塊名或者端口信息實例:cli_13>showscopecli_14>showvariablecli_15>showportsb)scopemodule功能:設(shè)置當(dāng)前觀察的模塊。實例:cli_16>scopeshift_right_tb.shift_right.shift_reg1c)upscope功能:將上一層的模塊設(shè)置為當(dāng)前觀察的模塊。實例:cli_17>upscope命令行模式示例2)線網(wǎng)和寄存器讀寫命令a)forcenet_or_reg=value功能:給寄存器或者線網(wǎng)進(jìn)行強制賦值b)releas

net_or_reg功能:釋放寄存器或者線網(wǎng)之前強制賦的值c)setreg_or_memory_address=value功能:給寄存器或者存儲器進(jìn)行賦值d)print%[b/c/t/f/e/g/d/h/x/m/o/s/v]net_or_reg功能:打印出當(dāng)前時刻寄存器或者線網(wǎng)的值命令行模式示例3)設(shè)置斷點命令a)once[#time|@posedge|@negedge]net_or_reg功能:線網(wǎng)或者寄存器信號從當(dāng)前時刻起經(jīng)過time時間,或者其下一個上升沿變化或者下降沿變化處設(shè)置一次斷點。b)always[#time|@posedge|@negedge]net_or_reg功能:線網(wǎng)或者寄存器信號從當(dāng)前時刻起每經(jīng)過time時間,或者在其每個上升沿變化或者下降沿變化處都設(shè)置一次斷點。c)showbreak功能:顯示當(dāng)前設(shè)置的所有斷點信息d)deletebreakpoint_number功能:刪除某個斷點4)仿真控制命令a)sourcescripfile功能:調(diào)用包含CLI命令的腳本文件b)next功能:執(zhí)行下一條代碼c)quit功能:退出CLI調(diào)試模式命令行模式示例DVE圖形化調(diào)試*FromtheCommand

Linesource

files%vcs

–debug_all%./simv-gui

–tbugFromthe

GUI%dveFromtheCommand

LineFrom

GUINew

projectOpen

projectDVE

ComponentsTopLevel

WindowWave

WindowList

WindowSchematic

WindowHierarchy

BrowserTopLevel

WindowData

Pane

Menu

bar

Tool

barSource

windoConsoleConsoletableTclCommand-lineInterfaceDataTarget

WindowControlStatusEdit

Menu文本操作標(biāo)記View

Menuschematic

viewsC1指針Wave

windowSimulator

MenuRunHierarchy

BrowserData

PaneSource

Pane有效斷點無效斷點ConsoleTheWaveform

WindowSignal

PaneWaveform

PaneLower

timescaleOpening

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論