【MOOC】數(shù)字電路01密碼的奧秘-武漢理工大學(xué) 中國(guó)大學(xué)慕課MOOC答案_第1頁(yè)
【MOOC】數(shù)字電路01密碼的奧秘-武漢理工大學(xué) 中國(guó)大學(xué)慕課MOOC答案_第2頁(yè)
【MOOC】數(shù)字電路01密碼的奧秘-武漢理工大學(xué) 中國(guó)大學(xué)慕課MOOC答案_第3頁(yè)
【MOOC】數(shù)字電路01密碼的奧秘-武漢理工大學(xué) 中國(guó)大學(xué)慕課MOOC答案_第4頁(yè)
【MOOC】數(shù)字電路01密碼的奧秘-武漢理工大學(xué) 中國(guó)大學(xué)慕課MOOC答案_第5頁(yè)
已閱讀5頁(yè),還剩104頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

【MOOC】數(shù)字電路01密碼的奧秘-武漢理工大學(xué)中國(guó)大學(xué)慕課MOOC答案1.1緒論1、【單選題】有連續(xù)值的量是本題答案:【模擬量】2、【單選題】數(shù)字電路的數(shù)據(jù)傳送是指一組可以用來(lái)傳遞某種信息的位,這里位的含義是本題答案:【一個(gè)1或者一個(gè)0】3、【單選題】脈沖前沿位于幅度10%到90%之間的時(shí)間間隔是本題答案:【上升時(shí)間】4、【單選題】在一個(gè)給定的波形中,每隔10ms出現(xiàn)一個(gè)脈沖,則頻率為本題答案:【100Hz】5、【單選題】在一個(gè)給定的數(shù)字波形中,其周期為脈沖寬度的兩倍,則占空比為本題答案:【50%】6、【單選題】數(shù)字系統(tǒng)的工作頻率為100kHz,串行傳送8個(gè)位所需要的時(shí)間是本題答案:【】7、【多選題】數(shù)字?jǐn)?shù)據(jù)與模擬數(shù)據(jù)相比的優(yōu)點(diǎn)是本題答案:【在處理和傳輸時(shí)更可靠#數(shù)字量比模擬量更易保存#數(shù)字量抗干擾能力較強(qiáng)】8、【多選題】在下面選項(xiàng)中,屬于模擬量的有本題答案:【自然界中的溫度#自然界中的壓力#汽車行駛產(chǎn)生的位移量】9、【判斷題】1代表低電壓,0代表高電壓,這稱為正邏輯本題答案:【錯(cuò)誤】10、【判斷題】0代表低電壓,1代表高電壓,這稱為正邏輯本題答案:【正確】1.2~1.3數(shù)制與數(shù)碼小測(cè)驗(yàn)1、【單選題】二進(jìn)制數(shù)10011.101對(duì)應(yīng)的十進(jìn)制數(shù)是本題答案:【19.625】2、【單選題】二進(jìn)制數(shù)10011.101對(duì)應(yīng)的八進(jìn)制數(shù)是本題答案:【23.5】3、【單選題】二進(jìn)制數(shù)10011.101對(duì)應(yīng)的十六進(jìn)制數(shù)是本題答案:【13.A】4、【單選題】八進(jìn)制數(shù)62.3對(duì)應(yīng)的二進(jìn)制數(shù)是本題答案:【110010.011】5、【單選題】八進(jìn)制數(shù)62.3對(duì)應(yīng)的十進(jìn)制數(shù)是本題答案:【50.375】6、【單選題】八進(jìn)制數(shù)62.3對(duì)應(yīng)的十六進(jìn)制數(shù)是本題答案:【32.6】7、【單選題】十進(jìn)制數(shù)32.75對(duì)應(yīng)的二進(jìn)制數(shù)是本題答案:【100000.11】8、【單選題】十進(jìn)制數(shù)32.75對(duì)應(yīng)的八進(jìn)制數(shù)是本題答案:【40.6】9、【單選題】十進(jìn)制數(shù)32.75對(duì)應(yīng)的十六進(jìn)制數(shù)是本題答案:【20.C】10、【單選題】十六進(jìn)制數(shù)2B.C對(duì)應(yīng)的二進(jìn)制數(shù)是本題答案:【101011.11】11、【單選題】十六進(jìn)制數(shù)2B.C對(duì)應(yīng)的八進(jìn)制數(shù)是本題答案:【53.6】12、【單選題】十六進(jìn)制數(shù)2B.C對(duì)應(yīng)的十進(jìn)制數(shù)是本題答案:【43.75】13、【多選題】下列四位碼中,可能是8421BCD碼的有本題答案:【1001#0110】14、【多選題】比二進(jìn)制數(shù)11001.11大的有本題答案:【十六進(jìn)制數(shù)20.1#八進(jìn)制數(shù)31.7#十進(jìn)制數(shù)30.1】15、【多選題】下列說(shuō)法中錯(cuò)誤的有本題答案:【二進(jìn)制數(shù)第i位的位權(quán)為#八進(jìn)制數(shù)第i位的位權(quán)為】16、【多選題】六位二進(jìn)制數(shù)可轉(zhuǎn)換為本題答案:【兩位八進(jìn)制數(shù)#兩位十六進(jìn)制數(shù)】17、【多選題】下列命題中正確的有本題答案:【二進(jìn)制數(shù)的四則運(yùn)算都可以轉(zhuǎn)換為加法運(yùn)算#一位八進(jìn)制數(shù)可變換為三位二進(jìn)制數(shù)#四位二進(jìn)制數(shù)可變換為一位十六進(jìn)制數(shù)】18、【多選題】十進(jìn)制數(shù)轉(zhuǎn)換為n進(jìn)制數(shù)時(shí)本題答案:【整數(shù)部分除n取余#小數(shù)部分乘n取整】19、【判斷題】5421BCD碼是有權(quán)碼本題答案:【正確】20、【判斷題】十進(jìn)制數(shù)10的8421BCD碼是1010本題答案:【錯(cuò)誤】21、【判斷題】十進(jìn)制數(shù)83至少需要8位二進(jìn)制數(shù)表示本題答案:【錯(cuò)誤】22、【判斷題】十位碼一定不是8421BCD碼本題答案:【正確】23、【判斷題】八進(jìn)制數(shù)32.24保留一位小數(shù),應(yīng)為32.2本題答案:【錯(cuò)誤】24、【判斷題】十六進(jìn)制數(shù)13.57保留一位小數(shù),應(yīng)為13.6本題答案:【錯(cuò)誤】2.1邏輯代數(shù)的基本運(yùn)算小測(cè)驗(yàn)1、【單選題】具備“有0出0,全1為1”運(yùn)算規(guī)律的是本題答案:【與運(yùn)算】2、【單選題】本題答案:【Y=(A+B)C】3、【多選題】基本邏輯運(yùn)算有本題答案:【與運(yùn)算#或運(yùn)算#非運(yùn)算】2.1邏輯代數(shù)的基本運(yùn)算小測(cè)驗(yàn)1、【單選題】當(dāng)反相器的輸入為高電平1時(shí),輸出是本題答案:【低電平或者0】2、【單選題】反相器執(zhí)行的運(yùn)算稱為本題答案:【求反碼或者反相】3、【單選題】與門(mén)的輸入為A、B、C,輸出何時(shí)為1(高電平)。本題答案:【A=1,B=1,C=1】4、【單選題】或門(mén)的輸入為A、B、C,輸出何時(shí)為1(高電平)。本題答案:【A=1,B=1,C=1】5、【單選題】一個(gè)正向脈沖應(yīng)用與反相器。從輸入前沿到輸出前沿的時(shí)間間隔是7ns。這個(gè)參數(shù)是本題答案:【傳播延遲】6、【多選題】一個(gè)三輸入A、B、C與門(mén),若輸出為0,可能的輸入為本題答案:【A=1,B=1,C=0#A=0,B=0,C=1#A=0,B=0,C=0】7、【多選題】一個(gè)三輸入A、B、C或門(mén),若輸出為1,可能的輸入為本題答案:【A=1,B=1,C=1#A=1,B=1,C=0#A=0,B=0,C=1】8、【多選題】邏輯問(wèn)題的描述方法有本題答案:【真值表#邏輯表達(dá)式#邏輯圖#波形圖】9、【判斷題】邏輯代數(shù)的基本運(yùn)算有:與、或、非、與非、或非、異或、同或、與或非本題答案:【錯(cuò)誤】10、【判斷題】在邏輯代數(shù)中當(dāng)A=1,B=1,C=1,D=1,E=1時(shí),邏輯表示式F=(A+B+C)(D+E)+ABC,其值為7本題答案:【錯(cuò)誤】11、【判斷題】邏輯函數(shù)的表示方法真值表和邏輯表達(dá)式是等價(jià)的可以相互轉(zhuǎn)換本題答案:【正確】12、【判斷題】邏輯函數(shù)的表示方法真值表和邏輯圖是等價(jià)的可以相互轉(zhuǎn)換本題答案:【正確】13、【判斷題】邏輯函數(shù)的表示方法真值表和波形圖是等價(jià)的可以相互轉(zhuǎn)換本題答案:【正確】14、【填空題】在邏輯代數(shù)中當(dāng)A=1,B=1,C=0,D=1,E=1時(shí),邏輯表示式F=(A+B+C)(D+E)其值為本題答案:【1】15、【填空題】在邏輯代數(shù)中當(dāng)A=1,B=1,C=0,D=1,E=1時(shí),邏輯表示式F=(A+B+C)(D+E)+DE,其值為本題答案:【1】16、【填空題】在邏輯代數(shù)中當(dāng)A=1,B=1,C=1,D=1,E=1時(shí),邏輯表示式F=(A+B+C)(D+E)+ABC,其值為本題答案:【1】2.2邏輯復(fù)合運(yùn)算小測(cè)驗(yàn)1、【單選題】下列運(yùn)算中不是基本邏輯運(yùn)算的是本題答案:【異或運(yùn)算】2、【單選題】能夠?qū)崿F(xiàn)“有0出1,全1為0”規(guī)律的運(yùn)算是本題答案:【與非運(yùn)算】3、【單選題】能夠?qū)崿F(xiàn)“兩數(shù)相等時(shí)為1”的運(yùn)算是本題答案:【同或運(yùn)算】4、【單選題】本題答案:【】5、【單選題】本題答案:【X】6、【單選題】本題答案:【X】7、【單選題】本題答案:【X】8、【單選題】本題答案:【】9、【單選題】連續(xù)2017個(gè)邏輯1相異或等于?本題答案:【1】10、【單選題】八位信號(hào)10110010的偶校驗(yàn)碼為本題答案:【0】11、【多選題】常用的復(fù)合邏輯運(yùn)算有本題答案:【與非運(yùn)算#或非運(yùn)算#異或運(yùn)算】12、【多選題】下列命題中,正確的有本題答案:【非運(yùn)算的優(yōu)先級(jí)最高#與運(yùn)算的優(yōu)先級(jí)高于異或運(yùn)算】13、【多選題】下列運(yùn)算中,能夠?qū)崿F(xiàn)的有本題答案:【##】14、【多選題】本題答案:【Y=ABC#Y=A+B+C#Y=AB+C】15、【多選題】邏輯函數(shù)的常用表示方法有本題答案:【真值表#表達(dá)式#邏輯圖】16、【判斷題】是與非運(yùn)算本題答案:【錯(cuò)誤】17、【判斷題】本題答案:【正確】18、【判斷題】本題答案:【正確】2.3邏輯代數(shù)的基本定律和基本規(guī)則1、【單選題】滿足定律的形式。本題答案:【吸收律】2、【單選題】“0換成1,1換成0,與換成或,或換成與,變量不變”是規(guī)則的口訣。本題答案:【對(duì)偶規(guī)則】3、【單選題】“0換成1,1換成0,與換成或,或換成與,原變量換成反變量,反變量換成原變量”是規(guī)則的口訣。本題答案:【反演規(guī)則】4、【單選題】A、B互補(bǔ)的充要條件是本題答案:【A+B=1,且AB=0】5、【多選題】A和B互補(bǔ)的充分必要條件是本題答案:【AB=0#A+B=1】6、【多選題】利用反演規(guī)則求反函數(shù)時(shí),應(yīng)注意本題答案:【不能改變?cè)瘮?shù)的運(yùn)算順序#多個(gè)變量之上的非號(hào)位置不變】7、【多選題】下列說(shuō)法正確的有本題答案:【異或運(yùn)算既滿足交換律,也滿足結(jié)合律#和XY不是互補(bǔ)的?!?、【多選題】本題答案:【##】9、【多選題】下列說(shuō)法中正確的有本題答案:【若對(duì)偶式成立,則原等式成立。#若反演式成立,則原等式成立。】10、【判斷題】若AB=A,則B一定等于1。本題答案:【錯(cuò)誤】11、【判斷題】若A+B=A,則B一定為0本題答案:【錯(cuò)誤】12、【判斷題】異或運(yùn)算滿足結(jié)合律,即本題答案:【正確】13、【判斷題】命題是正確的。本題答案:【正確】2.4邏輯函數(shù)的代數(shù)變換小測(cè)驗(yàn)1、【單選題】實(shí)現(xiàn)至少需使用個(gè)兩輸入與非門(mén)。本題答案:【4】2、【單選題】實(shí)現(xiàn)至少需使用個(gè)兩輸入或非門(mén)。本題答案:【5】3、【多選題】邏輯函數(shù)常用的表達(dá)形式有本題答案:【與或式#或與式#與非-與非式#或非-或非式】4、【多選題】邏輯函數(shù)代數(shù)變換時(shí),常用的公式有本題答案:【交換律#吸收律#還原律#反演律】5、【判斷題】命題正確嗎?本題答案:【錯(cuò)誤】2.5代數(shù)化簡(jiǎn)法小測(cè)驗(yàn)1、【單選題】可以化簡(jiǎn)為本題答案:【】2、【單選題】化簡(jiǎn)時(shí)配比較方便。本題答案:【A】3、【單選題】可以化簡(jiǎn)為本題答案:【】4、【單選題】可以化簡(jiǎn)為本題答案:【1】5、【多選題】邏輯函數(shù)表達(dá)式的表達(dá)形式有本題答案:【與或式#或與式#與非-與非式#與或非式】6、【多選題】最簡(jiǎn)與或式的特點(diǎn)有本題答案:【與項(xiàng)的個(gè)數(shù)最少#每一個(gè)與項(xiàng)的“乘積因子”最少】7、【多選題】利用吸收律公式化簡(jiǎn)的方法有本題答案:【吸收法#消去法】8、【多選題】同一邏輯函數(shù)的描述方式中不唯一的有本題答案:【表達(dá)式#邏輯圖】9、【判斷題】表達(dá)式是與或式。本題答案:【錯(cuò)誤】10、【判斷題】表達(dá)式是最簡(jiǎn)與或式。本題答案:【錯(cuò)誤】11、【判斷題】同一邏輯函數(shù)的最簡(jiǎn)與或式可能不止一個(gè)。本題答案:【正確】12、【判斷題】最簡(jiǎn)與或式對(duì)應(yīng)的邏輯圖不一定結(jié)構(gòu)最簡(jiǎn)單。本題答案:【正確】2.6最小項(xiàng)小測(cè)驗(yàn)1、【單選題】6變量邏輯函數(shù)的最小項(xiàng)有個(gè)本題答案:【64】2、【單選題】L(A,C,B,D)的最小項(xiàng),應(yīng)簡(jiǎn)記為本題答案:【m3】3、【單選題】L(C,A,B)的最小項(xiàng)m6是本題答案:【】4、【單選題】下列數(shù)量的最小項(xiàng),有可能合并成一項(xiàng)的是本題答案:【4】5、【多選題】不是L(A,B,C,D)的最小項(xiàng)本題答案:【#】6、【多選題】下列說(shuō)法中正確的有本題答案:【同一邏輯函數(shù)的任意3個(gè)最小項(xiàng)相與一定為0#任意兩個(gè)最小項(xiàng)相或時(shí),不一定可以化簡(jiǎn)】7、【多選題】與四變量邏輯函數(shù)的m8邏輯相鄰的有本題答案:【m0#m9】8、【判斷題】命題“邏輯函數(shù)的最小項(xiàng)表達(dá)式是唯一的?!笔清e(cuò)誤的。本題答案:【錯(cuò)誤】9、【判斷題】四變量邏輯函數(shù)的m15和m11是邏輯相鄰的。本題答案:【正確】10、【判斷題】三變量邏輯函數(shù)的m3和m4是邏輯相鄰的。本題答案:【錯(cuò)誤】11、【判斷題】三變量邏輯函數(shù)的m3和m7是邏輯相鄰的。本題答案:【正確】12、【判斷題】四變量邏輯函數(shù)的m8和m10是邏輯相鄰的。本題答案:【正確】13、【判斷題】四變量邏輯函數(shù)的m10和m2是邏輯不相鄰的。本題答案:【錯(cuò)誤】2.7卡諾圖的結(jié)構(gòu)及其填圖方法小測(cè)驗(yàn)1、【單選題】三變量邏輯函數(shù)的卡諾圖有格本題答案:【8】2、【單選題】邏輯函數(shù)L(D,B,A,C)的變量A在其卡諾圖的什么位置本題答案:【右邊兩列】3、【單選題】邏輯函數(shù)L(D,B,A,C)的變量在其卡諾圖的什么位置本題答案:【兩邊兩列】4、【單選題】某邏輯函數(shù)的最小項(xiàng)表達(dá)式有7項(xiàng),則其卡諾圖中有個(gè)1本題答案:【7】5、【單選題】四變量邏輯函數(shù)的最小項(xiàng)表達(dá)式有7項(xiàng),則其反函數(shù)的卡諾圖中有個(gè)1。本題答案:【9】6、【單選題】四變量邏輯函數(shù)的m13對(duì)應(yīng)卡諾圖中的哪一格本題答案:【第三行第二列】7、【多選題】卡諾圖可以根據(jù)直接填圖。本題答案:【真值表#與或表達(dá)式#最小項(xiàng)表達(dá)式】8、【多選題】四變量卡諾圖中與m7邏輯相鄰的格子有H、第四行第一列本題答案:【第一行第三列#第二行第二列#第二行第四列#第三行第三列】9、【多選題】在四變量邏輯函數(shù)的卡諾圖中,與m13和m15都邏輯相鄰的格子有本題答案:【第二行的第二列和第三列#第三行的第一列和第四列#第四行的第二列和第三列】10、【多選題】四變量邏輯函數(shù)的卡諾圖中,與m0和m2都邏輯相鄰的格子有本題答案:【第一行的中間兩列#第四行的兩邊兩列#第二行的兩邊兩列】11、【判斷題】n變量邏輯函數(shù)的卡諾圖有n格本題答案:【錯(cuò)誤】12、【判斷題】卡諾圖的兩邊兩列是邏輯相鄰的。本題答案:【正確】13、【判斷題】邏輯函數(shù)的真值表輸出欄中有6個(gè)1,則其卡諾圖中填1的方格有個(gè)本題答案:【錯(cuò)誤】14、【判斷題】邏輯函數(shù)的最簡(jiǎn)與或式有3項(xiàng),則其卡諾圖中有3個(gè)1。本題答案:【錯(cuò)誤】15、【判斷題】邏輯函數(shù)的最簡(jiǎn)與或式有3項(xiàng),則其卡諾圖中有個(gè)1。本題答案:【錯(cuò)誤】2.8卡諾圖化簡(jiǎn)法小測(cè)驗(yàn)1、【單選題】有可能合并化簡(jiǎn)的情況是本題答案:【4個(gè)小方格】2、【單選題】L(A,B,C,D)的對(duì)應(yīng)其卡諾圖中的本題答案:【第二行】3、【單選題】L(A,B,C,D)的對(duì)應(yīng)其卡諾圖中的本題答案:【第四列】4、【單選題】卡諾圖中的每一個(gè)圈用一個(gè)表達(dá)本題答案:【與項(xiàng)】5、【單選題】卡諾圖中的圈之間應(yīng)本題答案:【相或】6、【多選題】下列說(shuō)法中錯(cuò)誤的是本題答案:【卡諾圖中的1不能重復(fù)被圈#9個(gè)1構(gòu)成的正方形可以作圈化簡(jiǎn)#四個(gè)1構(gòu)成的L字形可以作圈化簡(jiǎn)#6個(gè)1構(gòu)成的長(zhǎng)方形可以作圈化簡(jiǎn)】7、【多選題】某4變量的邏輯函數(shù)的最簡(jiǎn)與或式有3個(gè)與項(xiàng),則說(shuō)明本題答案:【其卡諾圖中只有3個(gè)圈#卡諾圖中至少有兩個(gè)0】8、【多選題】某卡諾圖中有4個(gè)圈,其中某個(gè)圈被化簡(jiǎn)為3個(gè)變量相與,則說(shuō)明本題答案:【這個(gè)卡諾圖最少有16格#這個(gè)圈最少由2個(gè)1構(gòu)成】9、【多選題】卡諾圖化簡(jiǎn)時(shí),應(yīng)使得本題答案:【圈盡可能大#圈的總數(shù)盡可能少】10、【判斷題】卡諾圖化簡(jiǎn)時(shí),圈作得越小,化簡(jiǎn)的結(jié)果越簡(jiǎn)單本題答案:【錯(cuò)誤】11、【判斷題】卡諾圖化簡(jiǎn)時(shí),圈作得越少,化簡(jiǎn)的結(jié)果越簡(jiǎn)單本題答案:【正確】12、【判斷題】在邏輯函數(shù)的卡諾圖中圈0,可得其對(duì)偶式。本題答案:【錯(cuò)誤】13、【判斷題】在邏輯函數(shù)的卡諾圖中圈0,可得其反函數(shù)。本題答案:【正確】14、【判斷題】四個(gè)為1的方格一定可以合并化簡(jiǎn)。本題答案:【錯(cuò)誤】15、【判斷題】卡諾圖中所作的圈之間是相與關(guān)系。本題答案:【錯(cuò)誤】2.9無(wú)關(guān)項(xiàng)小測(cè)驗(yàn)1、【單選題】化簡(jiǎn)時(shí),能夠作出更大的圈時(shí),無(wú)關(guān)項(xiàng)應(yīng)看作本題答案:【1】2、【單選題】化簡(jiǎn)時(shí),能夠少作圈時(shí),無(wú)關(guān)項(xiàng)應(yīng)看作本題答案:【兩者皆可】3、【單選題】約束方程在卡諾圖中應(yīng)填本題答案:【×】4、【單選題】的卡諾圖中有個(gè)無(wú)關(guān)項(xiàng)本題答案:【4】5、【單選題】的卡諾圖中,應(yīng)作個(gè)圈化簡(jiǎn)本題答案:【2】6、【單選題】化簡(jiǎn)時(shí),有個(gè)無(wú)關(guān)項(xiàng)看作1本題答案:【3】7、【多選題】下列表達(dá)式中錯(cuò)誤的有本題答案:【#】8、【多選題】下列說(shuō)法中,正確的有本題答案:【某一個(gè)圈只有自己獨(dú)有的×?xí)r,這個(gè)圈可以刪除。#由四個(gè)×構(gòu)成的正方形不能作圈#既有0,也有1,還有×構(gòu)成的矩形不能作圈化簡(jiǎn)。】9、【多選題】下列說(shuō)法中正確的有本題答案:【卡諾圖中×的個(gè)數(shù)與真值表中×的行數(shù)一致。#卡諾圖中的×看作1且能夠作圈時(shí),得到的與項(xiàng)更短】10、【多選題】化簡(jiǎn)時(shí),下列說(shuō)法中正確的有本題答案:【只有3個(gè)無(wú)關(guān)項(xiàng)看作1#最大的圈包含4格#最小的圈包含2格】11、【判斷題】所有邏輯命題一定具有無(wú)關(guān)項(xiàng)。本題答案:【錯(cuò)誤】12、【判斷題】無(wú)關(guān)項(xiàng)在真值表中可以用×表達(dá)本題答案:【正確】13、【判斷題】無(wú)關(guān)項(xiàng)在卡諾圖中可以省略不填本題答案:【錯(cuò)誤】14、【判斷題】無(wú)關(guān)項(xiàng)在卡諾圖中既可以看作1也可以看作0本題答案:【正確】3.1分立元件門(mén)電路小測(cè)驗(yàn)1、【單選題】圖中所示電路的功能是()。本題答案:【其他答案都不正確】2、【單選題】圖中所示電路的功能是()。本題答案:【】3、【單選題】假設(shè)圖中各元件參數(shù)滿足三極管非線性工作的條件,則電路輸出的表達(dá)式為()。本題答案:【】4、【單選題】假設(shè)圖中各元件參數(shù)滿足三極管非線性工作的條件,則電路輸出的表達(dá)式為()。本題答案:【】5、【單選題】圖中電路的輸出Y的表達(dá)式為()。本題答案:【】6、【單選題】圖中電路的輸出Y的表達(dá)式為()。本題答案:【】7、【單選題】圖中電路的輸出Y的表達(dá)式為()。本題答案:【】8、【單選題】下列說(shuō)法不正確的是()。本題答案:【分立元件構(gòu)成的門(mén)電路可以直接驅(qū)動(dòng)各類負(fù)載】9、【單選題】假設(shè)圖中各元件參數(shù)滿足三極管非線性工作的條件。關(guān)于圖中的電路,不正確的說(shuō)法是()。本題答案:【當(dāng)A=0V,不論接什么樣的負(fù)載,輸出總是高電平?!?0、【多選題】在數(shù)字電路中,三極管主要工作在()。本題答案:【截止區(qū)#飽和區(qū)#非線性區(qū)】11、【多選題】下列說(shuō)法不正確的是()。本題答案:【分立元件構(gòu)成的門(mén)電路比集成門(mén)電路更可靠。#對(duì)于分立元件構(gòu)成的門(mén)電路,其輸出的高電平與負(fù)載無(wú)關(guān)。】12、【多選題】假設(shè)圖中各元件參數(shù)滿足三極管非線性工作的條件,PN結(jié)的導(dǎo)通壓降為0.7V。關(guān)于該電路的正確表述有()。本題答案:【當(dāng)A輸入為5V時(shí),輸出為低電平。#當(dāng)A輸入為1V時(shí),輸出為高電平。#當(dāng)A輸入為0V時(shí),輸出為高電平。】13、【多選題】對(duì)于圖中所示的電路,下列說(shuō)法正確的是()。本題答案:【如果輸入A=3V,三極管不一定飽和導(dǎo)通#如果輸入A=3V,三極管可能工作在放大狀態(tài)】14、【判斷題】二極管具有正向?qū)?、反向截止的性質(zhì)。本題答案:【正確】15、【判斷題】分立元件構(gòu)成的門(mén)電路,其輸出的高電平與電源電壓無(wú)關(guān)。本題答案:【錯(cuò)誤】16、【判斷題】分立元件構(gòu)成的門(mén)電路,其輸出的低電平始終是0V。本題答案:【錯(cuò)誤】17、【判斷題】二極管構(gòu)成的二輸入端與門(mén),可以增加一個(gè)同樣結(jié)構(gòu)的二極管變成三輸入端的與門(mén)。本題答案:【正確】18、【判斷題】將一個(gè)二極管構(gòu)成的或門(mén)和一個(gè)三極管非門(mén)進(jìn)行串接,可以得到或非門(mén)。本題答案:【正確】3.2CMOS門(mén)電路小測(cè)驗(yàn)1、【單選題】下圖中輸出Y的表達(dá)式為()。本題答案:【與非】2、【單選題】下圖中輸出Y的表達(dá)式為()。本題答案:【或非】3、【單選題】CMOS電路功耗低主要是因?yàn)椋ǎ1绢}答案:【靜態(tài)電流小】4、【單選題】正邏輯的異或,轉(zhuǎn)換為負(fù)邏輯后變成了()。本題答案:【同或】5、【單選題】已知某邏輯門(mén)的參數(shù)為IOH=1mA,IOL=20mA,IIH=20uA,IIL=1.5mA,它能驅(qū)動(dòng)的同類門(mén)個(gè)數(shù)最大為()本題答案:【13】6、【單選題】圖中電路的輸出為()本題答案:【與非】7、【單選題】圖中電路的輸出為()本題答案:【或非】8、【單選題】圖中電路的輸出為()本題答案:【】9、【單選題】圖中電路的輸出為()本題答案:【同或】10、【多選題】CMOS邏輯門(mén)的優(yōu)點(diǎn)有()。本題答案:【功耗低#抗干擾性強(qiáng)#集成方便#噪聲容限電壓大】11、【多選題】在數(shù)字電路中,MOS管主要工作在()。本題答案:【截止區(qū)#可變電阻區(qū)】12、【多選題】對(duì)于圖中的電路,說(shuō)法正確的是()。本題答案:【T是增強(qiáng)型NMOS管#當(dāng)Vi=0V時(shí),T截止】13、【多選題】對(duì)圖中所示電路,假設(shè)VDD=5V,VTN=2V,VTP=?2V。下列描述正確的有()。本題答案:【當(dāng)A=0V時(shí),Y≈5V#當(dāng)A=5V時(shí),Y≈0V#當(dāng)A=0V時(shí),T1截止,T2導(dǎo)通#當(dāng)A=5V時(shí),T2截止,T1導(dǎo)通】14、【多選題】下列有關(guān)正負(fù)邏輯的描述中,正確的有:本題答案:【高電平用邏輯1、低電平用邏輯0表示是正邏輯#高電平用邏輯0、低電平用邏輯1表示是負(fù)邏輯#正、負(fù)邏輯可以相互轉(zhuǎn)換】15、【多選題】關(guān)于門(mén)電路的扇出系數(shù),下列說(shuō)法正確是()。本題答案:【驅(qū)動(dòng)門(mén)輸出高電平時(shí),工作在拉電流負(fù)載狀態(tài)#驅(qū)動(dòng)門(mén)輸出低電平時(shí),工作在灌電流負(fù)載狀態(tài)#驅(qū)動(dòng)門(mén)的輸出電平不一樣,扇出系數(shù)的計(jì)算也不一樣】16、【判斷題】在CMOS電路中,P溝道MOS管和N溝道MOS管總是成對(duì)出現(xiàn)。本題答案:【正確】17、【判斷題】在CMOS電路中,同一個(gè)信號(hào)控制的P溝道MOS管和N溝道MOS管,其工作狀態(tài)一般都是相反的。本題答案:【正確】18、【判斷題】MOS管的柵極是絕緣的,所以其輸入電阻非常高。本題答案:【正確】19、【判斷題】門(mén)電路的扇入系數(shù)等于它的輸入端的個(gè)數(shù)。本題答案:【正確】20、【判斷題】扇出系數(shù)指的是一個(gè)門(mén)電路驅(qū)動(dòng)各類門(mén)電路的最大數(shù)目。本題答案:【錯(cuò)誤】21、【判斷題】正、負(fù)邏輯不涉及到邏輯電路本身的結(jié)構(gòu)問(wèn)題。本題答案:【正確】3.3其他形式的CMOS門(mén)電路小測(cè)驗(yàn)1、【單選題】下面的電路輸出Y的表達(dá)式是()。本題答案:【其他答案都不對(duì)】2、【單選題】2、下面的邏輯符號(hào)表示的是()。本題答案:【漏極開(kāi)路異或門(mén)】3、【單選題】下面的邏輯符號(hào)表示的是()。本題答案:【三態(tài)輸出緩沖電路】4、【單選題】在OD門(mén)的使用中,如果上拉電阻選得過(guò)小,會(huì)造成()。本題答案:【器件燒壞】5、【單選題】下圖的輸出L的邏輯表達(dá)式為()本題答案:【】6、【單選題】當(dāng)CS=0時(shí),下圖的輸出表達(dá)式為()本題答案:【】7、【單選題】下列門(mén)電路中,可用于計(jì)算機(jī)總線連接的有()。本題答案:【三態(tài)門(mén)】8、【單選題】三態(tài)門(mén)的使能端如果有非號(hào),其含義是()。本題答案:【低電平有效】9、【單選題】普通的CMOS電路輸出端并聯(lián),其結(jié)果是()本題答案:【其他答案都不對(duì)】10、【多選題】可以將輸出端并聯(lián)使用的門(mén)電路有()。本題答案:【CMOS的OD門(mén)#CMOS的三態(tài)門(mén)#CMOS傳輸門(mén)】11、【多選題】三態(tài)門(mén)的輸出可以是()。本題答案:【高電平#低電平#高阻態(tài)】12、【多選題】OD門(mén)的作用有()。本題答案:【實(shí)現(xiàn)線與#完成輸出的電平轉(zhuǎn)換】13、【多選題】下面關(guān)于CMOS傳輸門(mén)的說(shuō)法中,正確的是()。本題答案:【CMOS傳輸門(mén)可以傳輸數(shù)字信號(hào)#CMOS傳輸門(mén)可以傳輸模擬信號(hào)#CMOS傳輸門(mén)可以呈現(xiàn)高阻態(tài)】14、【多選題】關(guān)于下面的電路,正確的說(shuō)法有()。本題答案:【EN=0時(shí),電路輸出Y呈現(xiàn)高阻態(tài)#EN=1時(shí),電路輸出Y等于A的非】15、【多選題】關(guān)于下圖的電路,說(shuō)法正確的是()。本題答案:【當(dāng)6端=0時(shí),2端與12端相連#當(dāng)6端=1時(shí),4端與12端相連】16、【判斷題】將普通的CMOS門(mén)輸出端并聯(lián)可以實(shí)現(xiàn)“與”運(yùn)算。本題答案:【錯(cuò)誤】17、【判斷題】將OD門(mén)的輸出直接并聯(lián)即可實(shí)現(xiàn)“線與”。本題答案:【錯(cuò)誤】18、【判斷題】在漏極開(kāi)路門(mén)的使用中,上拉電阻的阻值越大越好,可以防止燒壞器件。本題答案:【錯(cuò)誤】19、【判斷題】OD門(mén)輸出的高電平等于門(mén)電路的電源電壓值。本題答案:【錯(cuò)誤】20、【判斷題】CMOS傳輸門(mén)的控制端是高電平有效的。本題答案:【錯(cuò)誤】21、【判斷題】當(dāng)三態(tài)門(mén)的使能端有效時(shí),三態(tài)門(mén)的輸出呈現(xiàn)高阻態(tài)。本題答案:【錯(cuò)誤】3.4TTL門(mén)電路小測(cè)驗(yàn)1、【單選題】TTL門(mén)的輸出級(jí)一般采用推拉式輸出結(jié)構(gòu),這樣做的好處是()。本題答案:【提高電路帶負(fù)載的能力】2、【單選題】TTL門(mén)的電源電壓一般在()。本題答案:【4.75V~5.25V】3、【單選題】對(duì)于下圖的電路,其邏輯表達(dá)式為()。本題答案:【】4、【單選題】對(duì)于TTL門(mén)的輸入級(jí),其作用是本題答案:【提高電路工作速度】5、【單選題】門(mén)電路輸出、輸入的高電平()。本題答案:【有最大值和最小值】6、【單選題】門(mén)電路輸入、輸出的低電平()本題答案:【有最大值和最小值】7、【單選題】TTL三態(tài)門(mén)不能輸出()。本題答案:【低阻態(tài)】8、【單選題】輸出端不能并聯(lián)使用的電路有()。本題答案:【TTL反相器】9、【單選題】下列編號(hào)中不屬于TTL電路的是本題答案:【74HC系列】10、【多選題】下面關(guān)于OC門(mén)電路的說(shuō)法,正確的是()。本題答案:【和OD一樣可以實(shí)現(xiàn)線與#輸出必須接上拉電阻到電源方可正常工作#多個(gè)OC的輸出可以并聯(lián)】11、【多選題】TTL與非門(mén)在()時(shí)輸出為邏輯1。本題答案:【任意輸入端接低于0.8V的電源#任意輸入端通過(guò)200歐的電阻接地#任意輸入端接地】12、【多選題】TTL或非門(mén)的輸入端在()時(shí)屬于邏輯1。本題答案:【接2V的電源#通過(guò)100千歐的電阻接地#懸空】13、【多選題】如圖所示的電路中,假設(shè)PN結(jié)的導(dǎo)通壓降為0.7V。下面說(shuō)法正確的有()。本題答案:【當(dāng)A懸空時(shí),L約等于0V#當(dāng)A1.4V時(shí),L約等于0V#這是一個(gè)非門(mén)電路】14、【多選題】下列說(shuō)法正確的有()。本題答案:【驅(qū)動(dòng)門(mén)的輸出高電平最小值必須大于負(fù)載門(mén)的輸入高電平最小值#驅(qū)動(dòng)門(mén)的輸出低電平最大值必須小于負(fù)載門(mén)的輸入低電平最大值】15、【多選題】下列說(shuō)法正確的有()。本題答案:【TTL門(mén)電路的輸入/出的高/低電平是一個(gè)范圍,而不是一個(gè)固定的值#TTL門(mén)電路的功耗主要以靜態(tài)功耗為主#TTL門(mén)的輸出在高、低電平間轉(zhuǎn)換時(shí)需要時(shí)間】16、【判斷題】在TTL門(mén)電路中,輸入級(jí)的BJT管采用多發(fā)射極可以實(shí)現(xiàn)與的功能。本題答案:【正確】17、【判斷題】CMOS電路中有傳輸門(mén),TTL電路也有類似的傳輸門(mén)。本題答案:【錯(cuò)誤】18、【判斷題】TTL非門(mén)的結(jié)構(gòu)可以分為輸入級(jí)、中間級(jí)和輸出級(jí)三個(gè)部分。本題答案:【正確】19、【判斷題】TTL門(mén)電路中的三極管一般工作在截止區(qū)或飽和區(qū)。本題答案:【正確】20、【判斷題】TTL門(mén)電路較CMOS門(mén)電路而言,最大的優(yōu)點(diǎn)就是噪聲容限大。本題答案:【錯(cuò)誤】21、【判斷題】門(mén)電路的噪聲容限越大,電路的抗干擾能力越強(qiáng)。本題答案:【正確】3.5門(mén)電路的電平轉(zhuǎn)換和驅(qū)動(dòng)小測(cè)驗(yàn)1、【單選題】當(dāng)TTL門(mén)驅(qū)動(dòng)CMOS門(mén)時(shí),如不滿足VOH(min)≥VIH(min),一般采取的措施是()。本題答案:【輸出端與電源之間接一個(gè)上拉電阻】2、【單選題】下圖中,與繼電器線圈兩端并聯(lián)的二極管D的作用是()。本題答案:【中和電感產(chǎn)生的反電動(dòng)勢(shì)】3、【單選題】下列關(guān)于光電耦合器的說(shuō)法中,正確的是()。本題答案:【可以實(shí)現(xiàn)輸入、輸出的電氣隔離】4、【單選題】圖中門(mén)1輸出的高電平()。本題答案:【具體由Rp的阻值決定】5、【單選題】CMOS門(mén)電路和TTL門(mén)電路混合使用時(shí),電源電壓必須()。本題答案:【可以不相同】6、【單選題】TTL門(mén)電路的輸入端懸空等于()。本題答案:【高電平】7、【多選題】與非門(mén)的多余輸入端可以()。本題答案:【接高電平#與其他輸入端并接】8、【多選題】或非門(mén)的多余輸入端可以()。本題答案:【接低電平#與其他輸入端并接】9、【多選題】不同類型的門(mén)電路混合使用時(shí)需要滿足的兼容性條件有()。本題答案:【VOH(min)≥VIH(min)#VOL(max)≤VIL(max)#IOH(max)≥IIH(total)#IOL(max)≥IIL(total)】10、【多選題】當(dāng)CMOS門(mén)驅(qū)動(dòng)TTL門(mén)時(shí),如果不滿足IOL(max)≥IIL(total),常用的解決辦法有()。本題答案:【多個(gè)相同功能的CMOS門(mén)并聯(lián)輸出#中間增加一個(gè)TTL緩沖電路】11、【多選題】可以提升TTL驅(qū)動(dòng)門(mén)輸出電壓的方法有()。本題答案:【輸出端與電源之間加上拉電阻#驅(qū)動(dòng)門(mén)采用OC門(mén)輸出結(jié)構(gòu)】12、【多選題】用CMOS門(mén)做輸出級(jí),若接入的負(fù)載門(mén)過(guò)多,則會(huì)出現(xiàn)()。本題答案:【輸出的低電平超過(guò)規(guī)定的上限#輸出的高電平超過(guò)規(guī)定的下限】13、【判斷題】CMOS集成電路的電源電壓只能是5V左右。本題答案:【錯(cuò)誤】14、【判斷題】CMOS門(mén)電路的多余輸入端可以懸空。本題答案:【錯(cuò)誤】15、【判斷題】下圖的連接是正確的。本題答案:【錯(cuò)誤】16、【判斷題】下圖的連接是正確的。本題答案:【正確】17、【判斷題】門(mén)電路可以直接驅(qū)動(dòng)各類繼電器。本題答案:【錯(cuò)誤】18、【判斷題】門(mén)電路驅(qū)動(dòng)發(fā)光二極管時(shí)必須接限流電阻,否則電路不能工作。本題答案:【錯(cuò)誤】4.1組合邏輯電路的分析小測(cè)驗(yàn)1、【單選題】寫(xiě)出下圖邏輯電路的輸出表達(dá)式本題答案:【】2、【單選題】在下圖電路中,寫(xiě)出P的邏輯表達(dá)式。本題答案:【】3、【單選題】分析下圖電路的邏輯功能本題答案:【全加器】4、【單選題】確定下圖中哪些電路的等價(jià)的?本題答案:【F2和F4】5、【單選題】分析下圖電路的邏輯功能本題答案:【數(shù)值比較器】6、【多選題】寫(xiě)出下圖邏輯電路的輸出表達(dá)式本題答案:【##】7、【多選題】寫(xiě)出下圖邏輯電路的輸出表達(dá)式本題答案:【##】8、【判斷題】在下圖邏輯電路中,輸出F由輸入A、B、C三者共同決定。本題答案:【錯(cuò)誤】9、【判斷題】在下圖邏輯電路中,輸出F僅僅由輸入A、C決定,與B無(wú)關(guān)。本題答案:【正確】10、【判斷題】在下圖邏輯電路中,當(dāng)B=0時(shí),輸出表達(dá)式F=C本題答案:【錯(cuò)誤】11、【判斷題】在下圖邏輯電路中,當(dāng)B=1時(shí),輸出表達(dá)式F=C本題答案:【正確】12、【填空題】電路如圖所示,分析電路功能,右側(cè)真值表中按最小項(xiàng)m0~m7的順序,輸出函數(shù)F的值序列為(說(shuō)明:答題時(shí),數(shù)值之間不加空格和標(biāo)點(diǎn)符號(hào))。本題答案:【10101100】13、【填空題】電路如圖所示,分析電路功能,右側(cè)真值表中按最小項(xiàng)m0~m3的順序,輸出函數(shù)S的值序列為;(說(shuō)明:答題時(shí),數(shù)值之間不加空格和標(biāo)點(diǎn)符號(hào))。本題答案:【0110】14、【填空題】電路如圖所示,分析電路功能,右側(cè)真值表中按最小項(xiàng)m0~m3的順序,輸出函數(shù)C的值序列為;(說(shuō)明:答題時(shí),數(shù)值之間不加空格和標(biāo)點(diǎn)符號(hào))。本題答案:【1110】4.2組合邏輯電路的設(shè)計(jì)小測(cè)驗(yàn)1、【單選題】試設(shè)計(jì)一個(gè)具有控制端C的3輸入、3輸出的邏輯電路。當(dāng)控制信號(hào)C=0時(shí),輸出狀態(tài)與輸入狀態(tài)相反;當(dāng)C=1時(shí),輸出狀態(tài)與輸入狀態(tài)相同。指出下圖中正確的電路。本題答案:【圖2】2、【單選題】某廠有A2、A1、A0三個(gè)車間和兩臺(tái)發(fā)電機(jī)20KW和10KW的F20、F10。如果一個(gè)車間開(kāi)工,啟動(dòng)10KW的發(fā)電機(jī)F10即可滿足使用要求;如果兩個(gè)車間同時(shí)開(kāi)工,啟動(dòng)F20發(fā)電機(jī)即可滿足使用要求;如果三個(gè)車間同時(shí)開(kāi)工,則需要同時(shí)啟動(dòng)F20、F10兩臺(tái)發(fā)電機(jī)才能滿足使用要求。為使電力負(fù)荷達(dá)到最佳匹配,其正確的供電控制電路在下面電路中。本題答案:【圖1】3、【多選題】組合邏輯電路設(shè)計(jì)的最簡(jiǎn)是指本題答案:【電路所用的器件數(shù)量最少#電路所用的連線最少#電路所用的器件種類最少】4、【多選題】設(shè)計(jì)一個(gè)3輸入的組合邏輯電路。當(dāng)輸入的二進(jìn)制碼小于5時(shí),輸出為0;輸入大于等于5時(shí),輸出為1。下圖為同學(xué)們提交的各種答案,正確的設(shè)計(jì)電路是本題答案:【F1#F3#F4】5、【多選題】試設(shè)計(jì)一個(gè)4位奇偶校驗(yàn)器,即當(dāng)4位數(shù)中有奇數(shù)個(gè)1時(shí),輸出為0,否則輸出為1。在下圖電路圖中,正確的電路是本題答案:【F2#F3#F4】6、【判斷題】組合邏輯電路中任何時(shí)刻的輸出僅取決于該時(shí)刻的輸入。本題答案:【正確】7、【判斷題】組合邏輯電路中任何時(shí)刻的輸出不僅取決于該時(shí)刻的輸入,還與電路原來(lái)的狀態(tài)有關(guān)。本題答案:【錯(cuò)誤】8、【判斷題】組合電路設(shè)計(jì)中可以使用小規(guī)模集成電路(各種門(mén)電路)以及各種中規(guī)模集成電路(組合邏輯部件)實(shí)現(xiàn)。本題答案:【正確】9、【判斷題】?jī)H由與非門(mén)構(gòu)成的邏輯電路一定是組合邏輯電路本題答案:【錯(cuò)誤】10、【填空題】組合邏輯電路設(shè)計(jì)是根據(jù)邏輯功能推導(dǎo)出最終的。本題答案:【邏輯電路圖##%_YZPRLFH_%##邏輯圖##%_YZPRLFH_%##電路圖】11、【填空題】組合邏輯電路的設(shè)計(jì)是根據(jù)所需邏輯功能,進(jìn)行邏輯抽象列出、推導(dǎo)邏輯表達(dá)式、推導(dǎo)其邏輯電路圖。本題答案:【真值表##%_YZPRLFH_%##功能表】4.4組合邏輯電路的競(jìng)爭(zhēng)冒險(xiǎn)小測(cè)驗(yàn)1、【判斷題】在組合邏輯電路中有競(jìng)爭(zhēng),必定會(huì)產(chǎn)生冒險(xiǎn)。本題答案:【錯(cuò)誤】2、【判斷題】下面的邏輯函數(shù)有可能產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)本題答案:【正確】3、【判斷題】下面的邏輯函數(shù)有可能產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)本題答案:【正確】4、【判斷題】在輸出端并聯(lián)濾波電容在任何情況下都能消除組合電路競(jìng)爭(zhēng)冒險(xiǎn)。本題答案:【錯(cuò)誤】5、【判斷題】下面的邏輯函數(shù)有可能產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)本題答案:【錯(cuò)誤】6、【判斷題】消除競(jìng)爭(zhēng)冒險(xiǎn)的方法可在消除互補(bǔ)項(xiàng)和增加乘積項(xiàng)中選擇。本題答案:【錯(cuò)誤】5.1編碼器小測(cè)驗(yàn)1、【單選題】編碼器的功能是本題答案:【將數(shù)值信息轉(zhuǎn)換為代碼輸出。】2、【單選題】二進(jìn)制編碼器是指本題答案:【輸入位,輸出n位】3、【單選題】當(dāng)編碼器使能輸入端為無(wú)效電平時(shí),本題答案:【編碼器不工作】4、【多選題】編碼器的種類有本題答案:【二進(jìn)制編碼器#優(yōu)先編碼器#二——十進(jìn)制編碼器#鍵控8421BCD編碼器】5、【判斷題】?jī)?yōu)先編碼器可以同時(shí)輸入兩個(gè)以上的有效信號(hào),輸出不會(huì)發(fā)生錯(cuò)誤。本題答案:【正確】6、【判斷題】普通編碼器可以同時(shí)輸入兩個(gè)以上的有效信號(hào),輸出不會(huì)發(fā)生錯(cuò)誤。本題答案:【錯(cuò)誤】5.3二進(jìn)制譯碼器小測(cè)驗(yàn)1、【單選題】譯碼器的功能是本題答案:【將代碼轉(zhuǎn)換為表示代碼原意的數(shù)值信息?!?、【單選題】二進(jìn)制譯碼器本題答案:【有n個(gè)輸入端,有個(gè)輸出端?!?、【單選題】一個(gè)組合邏輯電路的輸入為、和;輸出為、和;其工作波形如圖所示;試用38譯碼器實(shí)現(xiàn)該組合邏輯電路,其邏輯電路圖的正確答案為給出可選擇的邏輯電路圖如下本題答案:【圖1】4、【單選題】74LS138譯碼器的輸入三個(gè)使能端為、和,使用該芯片設(shè)計(jì)的邏輯電路如下圖所示,分析該電路的功能。本題答案:【全減器】5、【多選題】二進(jìn)制譯碼器的應(yīng)用有本題答案:【存儲(chǔ)器的地址譯碼器#作為邏輯函數(shù)產(chǎn)生器#作為數(shù)據(jù)分配器】6、【判斷題】二進(jìn)制譯碼器有2個(gè)輸入端,2個(gè)輸出端。本題答案:【錯(cuò)誤】5.5非二進(jìn)制譯碼器小測(cè)驗(yàn)1、【單選題】以下集成電路,二——十進(jìn)制譯碼器的型號(hào)是本題答案:【74HC42】2、【單選題】對(duì)于七段譯碼器74HC4511,其燈測(cè)試輸入的功能是本題答案:【當(dāng)時(shí),無(wú)論其他輸入端為什么狀態(tài),所有輸出a~g均為1,該輸入端用于檢查譯碼器及其顯示器各段的好壞。】3、【單選題】針對(duì)多位共陰數(shù)碼管顯示時(shí),對(duì)數(shù)碼管控制輸入端常分為段碼和位碼,請(qǐng)指出下面正確的說(shuō)法本題答案:【段碼指的是a~g段,高電平有效,位碼指的是數(shù)碼管的位置,低電平有效。】4、【判斷題】共陽(yáng)七段譯碼器是用于驅(qū)動(dòng)共陽(yáng)數(shù)碼管,其功能是共陽(yáng)七段譯碼器輸出高電平點(diǎn)亮相應(yīng)段碼。本題答案:【錯(cuò)誤】5.6數(shù)據(jù)選擇器小測(cè)驗(yàn)1、【單選題】在以下集成電路中,實(shí)現(xiàn)雙四選一的數(shù)據(jù)選擇器芯片是本題答案:【74LS153】2、【單選題】圖示組合邏輯電路由74LS138和74LS151組成,該電路的邏輯功能是本題答案:【3位二進(jìn)制數(shù)同比較器】3、【單選題】在圖示電路中,奇偶校驗(yàn)器功能的電路是。本題答案:【圖2】4、【判斷題】八選一數(shù)據(jù)選擇器74LS151,無(wú)論輸入端數(shù)據(jù)如何變化,輸出端一直保存低電平,原因是地線斷了。本題答案:【錯(cuò)誤】5.7數(shù)值比較器小測(cè)驗(yàn)1、【單選題】在下列集成電路中,實(shí)現(xiàn)數(shù)值比較器的信號(hào)為本題答案:【74HC85】2、【單選題】圖示電路的邏輯功能是本題答案:【2位二進(jìn)制同比較器】5.8加法器小測(cè)驗(yàn)1、【單選題】用雙四選一數(shù)據(jù)選擇器和非門(mén)實(shí)現(xiàn)全減器,在下圖4個(gè)電路中正確的是本題答案:【圖2】2、【多選題】在下面的集成電路中,實(shí)現(xiàn)加法器功能的芯片有本題答案:【74HC283#74HC83】3、【判斷題】由3個(gè)全加器構(gòu)成的電路,A、B、C、D、E為輸入端,F(xiàn)為輸出端,圖示電路的邏輯功能是:奇偶校驗(yàn),即檢驗(yàn)5個(gè)輸入端是否輸入了奇數(shù)個(gè)“1”。本題答案:【錯(cuò)誤】4、【判斷題】由3個(gè)全加器構(gòu)成的電路,A、B、C、D、E為輸入端,F(xiàn)為輸出端,圖示電路的邏輯功能是:五個(gè)一位二進(jìn)制數(shù)相加。本題答案:【錯(cuò)誤】5、【判斷題】由3個(gè)全加器構(gòu)成的電路,A、B、C、D、E為輸入端,F(xiàn)為輸出端,圖示電路的邏輯功能是:多數(shù)表決器,即判斷輸入中是否多數(shù)為“1”。本題答案:【正確】6、【判斷題】由3個(gè)全加器構(gòu)成的電路,A、B、C、D、E為輸入端,F(xiàn)為輸出端,圖示電路的邏輯功能是:判斷輸入A、B、C、D、E是否相同。本題答案:【錯(cuò)誤】基本RS鎖存器小測(cè)驗(yàn)1、【單選題】基本RS鎖存器在使用時(shí)要盡量避免R、S輸入同時(shí)為1的組合,否則輸出()。本題答案:【全0】2、【單選題】雙穩(wěn)態(tài)電路有()個(gè)穩(wěn)態(tài),可用于存儲(chǔ)一位二進(jìn)制數(shù)碼。本題答案:【2】3、【單選題】使用基本RS鎖存器時(shí)必須遵循約束條件(),否則會(huì)輸出非法狀態(tài)。其中RS代表輸入信號(hào)高有效。本題答案:【】4、【單選題】初態(tài)為1態(tài)的基本鎖存器,若鎖存器要輸出0態(tài),輸入、可以是()。本題答案:【】5、【多選題】使用基本鎖存器時(shí)必須遵循約束條件(),否則會(huì)輸出非法狀態(tài)。其中代表輸入信號(hào)低有效。本題答案:【輸入不可以同時(shí)有效#輸入不能同時(shí)為0#】6、【多選題】初態(tài)為0態(tài)的基本RS鎖存器,若鎖存器要繼續(xù)保持0態(tài)輸出,輸入R、S可以是()。本題答案:【R=0,S=0#R=1,S=0】7、【判斷題】基本RS鎖存器由一對(duì)輸入、輸出交叉耦合的與非門(mén)構(gòu)成,輸入有效信號(hào)為高電平,具有置數(shù)、復(fù)位和維持的功能。本題答案:【錯(cuò)誤】同步RS與D鎖存器測(cè)驗(yàn)1、【單選題】基本RS鎖存器加一個(gè)同步信號(hào)CP和兩個(gè)()門(mén)可以實(shí)現(xiàn)同步信號(hào)高有效的同步RS鎖存器。本題答案:【與】2、【多選題】同步D鎖存器()。本題答案:【使用時(shí)沒(méi)有約束條件#對(duì)電平敏感#有數(shù)據(jù)鎖存功能】3、【多選題】4個(gè)()門(mén)加一個(gè)反相器可以構(gòu)成同步信號(hào)()電平有效的同步D鎖存器。本題答案:【與非門(mén)高有效#或非門(mén)低有效】4、【判斷題】同步RS鎖存器與同步D鎖存器都有空翻現(xiàn)象,例如若鎖存器是同步信號(hào)高有效的,在同步信號(hào)低電平期間鎖存器會(huì)受輸入信號(hào)影響。本題答案:【錯(cuò)誤】5、【判斷題】同步RS鎖存器要正常使用,仍然有約束條件。本題答案:【正確】主從和邊沿D觸發(fā)器測(cè)驗(yàn)1、【單選題】本題答案:【2】2、【判斷題】主從D觸發(fā)器因?yàn)橹麈i存器和從鎖存器均對(duì)同步信號(hào)電平敏感,仍然有空翻現(xiàn)象。本題答案:【錯(cuò)誤】3、【判斷題】觸發(fā)器對(duì)同步時(shí)鐘信號(hào)的邊沿敏感。只在時(shí)鐘信號(hào)由0變1,或由1變0的邊沿到來(lái)前后接受信號(hào)。本題答案:【錯(cuò)誤】6.4隨堂測(cè)驗(yàn)1、【單選題】D觸發(fā)器具有數(shù)據(jù)鎖存功能,如果與端相連,也可以實(shí)現(xiàn)()觸發(fā)器的功能.本題答案:【T'】2、【多選題】以下哪些說(shuō)法是錯(cuò)誤的?本題答案:【想讓現(xiàn)態(tài)為0的JK觸發(fā)器次態(tài)為1,必須使輸入J與K全為高電平,才能讓觸發(fā)器由現(xiàn)態(tài)0翻轉(zhuǎn)為次態(tài)1。#想讓現(xiàn)態(tài)為0的JK觸發(fā)器次態(tài)仍為0,必須使輸入J與K全為低電平,才能讓觸發(fā)器維持0態(tài)不變。#J等于K時(shí),JK觸發(fā)器相當(dāng)于一個(gè)D觸發(fā)器。】3、【多選題】T'觸發(fā)器每來(lái)一個(gè)時(shí)鐘信號(hào)的有效邊沿就翻轉(zhuǎn)一次,()。本題答案:【可以用來(lái)對(duì)時(shí)鐘信號(hào)的有效邊沿做加(遞增)計(jì)數(shù)。#可以用來(lái)對(duì)時(shí)鐘信號(hào)的有效邊沿做減(遞減)計(jì)數(shù)。#輸出矩形波的頻率是時(shí)鐘信號(hào)的一半?!?、【判斷題】T觸發(fā)器的工作特性是:在T=1時(shí),即使時(shí)鐘信號(hào)的有效邊沿到來(lái),也仍然保持原態(tài)不變;T=0時(shí),則在有效邊沿到來(lái)時(shí),翻轉(zhuǎn)為與現(xiàn)態(tài)相反的次態(tài)。本題答案:【錯(cuò)誤】6.1基本RS鎖存器1、【單選題】輸入高有效的基本RS鎖存器在使用時(shí)要盡量避免R、S輸入同時(shí)為高電平(邏輯1)的組合,否則輸出()。本題答案:【全0】2、【單選題】雙穩(wěn)態(tài)電路有()個(gè)穩(wěn)態(tài),可用于存儲(chǔ)一位二進(jìn)制數(shù)碼。本題答案:【2】3、【單選題】使用基本RS鎖存器(或非門(mén)構(gòu)成的)時(shí)必須遵循的約束條件是(),否則會(huì)輸出非法狀態(tài)。本題答案:【】4、【單選題】初態(tài)為1態(tài)的基本鎖存器(復(fù)位、置數(shù)信號(hào)低有效),若鎖存器要輸出0態(tài),輸入的、可以是()。本題答案:【】5、【多選題】使用基本鎖存器時(shí)(與非門(mén)構(gòu)成的),必須遵循的約束條件是(),否則會(huì)輸出非法狀態(tài)。本題答案:【輸入不可以同時(shí)有效#輸入不能同時(shí)為0#】6、【多選題】初態(tài)為0態(tài)的基本RS鎖存器(或非門(mén)構(gòu)成的),若鎖存器要繼續(xù)保持0態(tài)輸出,輸入R、S可以是()。本題答案:【#】7、【判斷題】基本RS鎖存器由一對(duì)輸入、輸出交叉耦合的與非門(mén)構(gòu)成,輸入有效信號(hào)為高電平,具有置數(shù)、復(fù)位和維持的功能。本題答案:【錯(cuò)誤】8、【填空題】基本鎖存器由一對(duì)輸入、輸出交叉耦合的()門(mén)構(gòu)成,輸入有效信號(hào)為低電平,具有置數(shù)、復(fù)位和維持的功能。本題答案:【與非】6.2同步RS和D鎖存器1、【單選題】基本RS鎖存器加一個(gè)同步信號(hào)CP和兩個(gè)()門(mén)可以實(shí)現(xiàn)同步信號(hào)高有效的同步RS鎖存器。本題答案:【與】2、【多選題】同步D鎖存器()。本題答案:【使用時(shí)沒(méi)有約束條件#對(duì)電平敏感#有數(shù)據(jù)鎖存功能】3、【多選題】4個(gè)()加一個(gè)反相器可以構(gòu)成同步信號(hào)()電平有效的同步D鎖存器。本題答案:【與非門(mén),高有效#或非門(mén),低有效】4、【判斷題】同步RS鎖存器與同步D鎖存器都有空翻現(xiàn)象,例如若鎖存器是同步信號(hào)高有效的,在同步信號(hào)低電平期間鎖存器會(huì)受輸入信號(hào)影響。本題答案:【錯(cuò)誤】5、【判斷題】同步RS鎖存器要正常使用,仍然有約束條件。本題答案:【正確】6.3主從和邊沿D觸發(fā)器1、【單選題】如圖所示電路符號(hào)中,觸發(fā)器的數(shù)量有()個(gè)。本題答案:【2】2、【判斷題】主從D觸發(fā)器因?yàn)橹麈i存器和從鎖存器均對(duì)同步信號(hào)電平敏感,仍然有空翻現(xiàn)象。本題答案:【錯(cuò)誤】3、【判斷題】觸發(fā)器對(duì)時(shí)鐘信號(hào)的邊沿敏感。只在時(shí)鐘信號(hào)由0變1,或由1變0的邊沿到來(lái)前后接受信號(hào)。本題答案:【錯(cuò)誤】6.4其它功能觸發(fā)器及應(yīng)用1、【單選題】D觸發(fā)器具有數(shù)據(jù)鎖存功能,如果將輸入D與端相連,也可以實(shí)現(xiàn)()觸發(fā)器的功能。本題答案:【T'】2、【多選題】以下哪些說(shuō)法是錯(cuò)誤的?本題答案:【想讓現(xiàn)態(tài)為0的JK觸發(fā)器次態(tài)為1,必須使輸入J與K全為高電平,才能讓觸發(fā)器由現(xiàn)態(tài)0翻轉(zhuǎn)為次態(tài)1。#想讓現(xiàn)態(tài)為0的JK觸發(fā)器次態(tài)仍為0,必須使輸入J與K全為低電平,才能讓觸發(fā)器維持0態(tài)不變。#J等于K時(shí),JK觸發(fā)器相當(dāng)于一個(gè)D觸發(fā)器?!?、【多選題】T觸發(fā)器每來(lái)一個(gè)時(shí)鐘信號(hào)的有效邊沿就翻轉(zhuǎn)一次,()。本題答案:【可以用來(lái)對(duì)時(shí)鐘信號(hào)的有效邊沿做加(遞增)計(jì)數(shù)。#可以用來(lái)對(duì)時(shí)鐘信號(hào)的有效邊沿做減(遞減)計(jì)數(shù)。#輸出矩形波的頻率是時(shí)鐘信號(hào)的一半】4、【判斷題】T觸發(fā)器的工作特性是:在T=1時(shí),即使時(shí)鐘信號(hào)的有效邊沿到來(lái),也仍然保持原態(tài)不變;T=0時(shí),則在有效邊沿到來(lái)時(shí),翻轉(zhuǎn)為與現(xiàn)態(tài)相反的次態(tài)。本題答案:【錯(cuò)誤】7.1~7.2時(shí)序邏輯電路的分析1、【單選題】某時(shí)序電路的狀態(tài)圖存在兩個(gè)循環(huán),則其一定本題答案:【不能自啟動(dòng)】2、【單選題】某時(shí)序電路由4個(gè)D觸發(fā)器構(gòu)成,其狀態(tài)圖中最多有個(gè)狀態(tài)構(gòu)成循環(huán)。本題答案:【16】3、【單選題】3個(gè)觸發(fā)器構(gòu)成的時(shí)序電路,各觸發(fā)器的時(shí)鐘各不相同,則該電路一定本題答案:【是異步電路】4、【多選題】下列說(shuō)法中正確的是:本題答案:【由7個(gè)狀態(tài)構(gòu)成的有效循環(huán)是7進(jìn)制電路#8進(jìn)制加計(jì)數(shù)器的Q0端能夠?qū)崿F(xiàn)對(duì)時(shí)鐘信號(hào)二分頻】5、【多選題】關(guān)于十進(jìn)制加計(jì)數(shù)器的說(shuō)法中,錯(cuò)誤的有本題答案:【不存在無(wú)效狀態(tài)#一定是同步的#不能由JK觸發(fā)器構(gòu)成】6、【多選題】描述時(shí)序電路的功能時(shí),應(yīng)包括本題答案:【同步或異步#能否自啟動(dòng)#進(jìn)位制#計(jì)數(shù)規(guī)律】7、【判斷題】異步電路不具備自啟動(dòng)能力本題答案:【錯(cuò)誤】8、【判斷題】n個(gè)觸發(fā)器構(gòu)成的電路最多有n個(gè)狀態(tài)本題答案:【錯(cuò)誤】7.3~7.4時(shí)序邏輯電路的設(shè)計(jì)1、【單選題】設(shè)計(jì)56進(jìn)制減計(jì)數(shù)器,至少需要個(gè)D觸發(fā)器本題答案:【6】2、【單選題】為了保證電路具備自啟動(dòng)能力,設(shè)計(jì)時(shí)序電路時(shí),必須對(duì)電路進(jìn)行本題答案:【校驗(yàn)】3、【單選題】n個(gè)原始狀態(tài)的隱含表是×的下三角表格。本題答案:【(n-1)×(n-1)】4、【多選題】設(shè)計(jì)時(shí)序邏輯電路的一般步驟有本題答案:【求原始狀態(tài)圖和原始狀態(tài)表#狀態(tài)簡(jiǎn)化#狀態(tài)編碼#求觸發(fā)器的驅(qū)動(dòng)方程和輸出方程】5、【多選題】若使用JK觸發(fā)器實(shí)現(xiàn)次態(tài)置1,則其JK可以是本題答案:【1,0##】6、【多選題】若使用D觸發(fā)器實(shí)現(xiàn)次態(tài)清零,則其D可以是本題答案:【0#】7、【判斷題】并非所有的設(shè)計(jì)命題都需要進(jìn)行狀態(tài)簡(jiǎn)化。本題答案:【正確】8、【判斷題】用D觸發(fā)器設(shè)計(jì)時(shí)序電路的過(guò)程較JK觸發(fā)器復(fù)雜。本題答案:【錯(cuò)誤】9、【判斷題】狀態(tài)編碼時(shí),對(duì)四條原則都必須一一滿足。本題答案:【錯(cuò)誤】8.1寄存器與移位寄存器1、【單選題】寄存器一般由觸發(fā)器構(gòu)成。本題答案:【D】2、【單選題】n位移位寄存器每個(gè)CP周期,數(shù)據(jù)移動(dòng)位。本題答案:【1】3、【單選題】一個(gè)字節(jié)的數(shù)據(jù)需經(jīng)個(gè)CP周期才能全部串行輸入至8位移位寄存器中。本題答案:【8】4、【單選題】16位數(shù)據(jù)全部并行從移位寄存器中輸出需個(gè)CP周期本題答案:【1】5、【判斷題】可以用寄存器芯片實(shí)現(xiàn)移位寄存器功能本題答案:【正確】6、【判斷題】n位數(shù)據(jù)從移位寄存器中并行輸入串行輸出,其輸入的時(shí)間和輸出的時(shí)間是一樣的。本題答案:【錯(cuò)誤】8.2計(jì)數(shù)器1、【單選題】某計(jì)數(shù)器的功能表(部分)如下:本題答案:【異步(低有效)】2、【單選題】某計(jì)數(shù)器的功能表(部分)如下:則其置數(shù)方式為:本題答案:【同步(低有效)】3、【單選題】某計(jì)數(shù)器的輸入端接低電平,表明該計(jì)數(shù)器可能作使用本題答案:【加計(jì)數(shù)器】4、【單選題】使用時(shí)雙時(shí)鐘可逆計(jì)數(shù)器時(shí),不用的時(shí)鐘端應(yīng)如何處理?本題答案:【接高電平】5、【多選題】下列芯片中屬于十進(jìn)制計(jì)數(shù)器的有:本題答案:【74162#74290】6、【多選題】可以用來(lái)設(shè)計(jì)減計(jì)數(shù)器的芯片有:本題答案:【74190#74193】7、【多選題】下列說(shuō)法中正確的有本題答案:【n個(gè)觸發(fā)器構(gòu)成的計(jì)數(shù)器最多實(shí)現(xiàn)進(jìn)制#7490在構(gòu)成十進(jìn)制計(jì)數(shù)器用時(shí),其CPB必須接QA】8、【判斷題】所有計(jì)數(shù)器的清零方式都是一樣的本題答案:【錯(cuò)誤】9、【判斷題】74161的RCO端僅在輸出狀態(tài)由1111變成0000時(shí)產(chǎn)生進(jìn)位輸出本題答案:【正確】10、【判斷題】計(jì)數(shù)器清零端的有效電平都是低電平本題答案:【錯(cuò)誤】8.3~8.4集成計(jì)數(shù)器應(yīng)用1、【單選題】設(shè)計(jì)一個(gè)初始值為3的5進(jìn)制加計(jì)數(shù)器,若選用異步置數(shù)的芯片,則采樣值應(yīng)該取本題答案:【8】2、【單選題】設(shè)計(jì)一個(gè)初始值為5的8進(jìn)制加計(jì)數(shù)器,若選用同步置數(shù)的十進(jìn)制芯片,則采樣值應(yīng)該取本題答案:【2】3、【單選題】采用反饋清零法設(shè)計(jì)m進(jìn)制計(jì)數(shù)器時(shí),芯片的ABCD四個(gè)引腳本題答案:【可以接任意值或懸空】4、【單選題】采用反饋置零法設(shè)計(jì)m進(jìn)制計(jì)數(shù)器時(shí),芯片的ABCD四個(gè)引腳本題答案:【必須同時(shí)接低電平】5、【多選題】設(shè)計(jì)初始值為3的5進(jìn)制加計(jì)數(shù)器,可以使用本題答案:【74160#74161#74192#74290】6、【多選題】設(shè)計(jì)初始值為8的7進(jìn)制加計(jì)數(shù)器,可以采用(方法),選用(芯片)本題答案:【反饋置n法,74160#反饋置n法,74161】7、【多選題】設(shè)計(jì)一個(gè)253進(jìn)制加計(jì)數(shù)器,可以采取方案本題答案:【至少兩個(gè)74161芯片#至少三個(gè)74160芯片】8、【多選題】下列說(shuō)法中錯(cuò)誤的有:本題答案:【設(shè)計(jì)7進(jìn)制加計(jì)數(shù)器時(shí),其進(jìn)位信號(hào)可直接從芯片的CO端取#置數(shù)端高電平有效時(shí),采樣值在狀態(tài)圖中一定會(huì)存在#異步清零時(shí),應(yīng)采用與門(mén)采樣】9、【判斷題】異步清零時(shí),采樣值在狀態(tài)圖中會(huì)存在本題答案:【錯(cuò)誤】10、【判斷題】同步置數(shù)時(shí),采樣值在狀態(tài)圖中會(huì)存在本題答案:【正確】11、【判斷題】低電平清零時(shí),應(yīng)使用與門(mén)采樣。本題答案:【錯(cuò)誤】9.1555電路的內(nèi)部結(jié)構(gòu)與工作原理小測(cè)驗(yàn)1、【單選題】1、555定時(shí)器的名稱來(lái)源于()。本題答案:【內(nèi)部有三個(gè)5k歐的電阻】2、【單選題】在默認(rèn)情況下,與555定時(shí)器的2腳相比較的基準(zhǔn)電壓是()。本題答案:【Vcc/3】3、【單選題】在默認(rèn)情況下,與555定時(shí)器的6腳相比較的基準(zhǔn)電壓是()。本題答案:【2Vcc/3】4、【單選題】想改變555定時(shí)器內(nèi)部?jī)蓚€(gè)比較器的基準(zhǔn)電壓,可以在()外接其他電壓源。本題答案:【5腳】5、【單選題】在默認(rèn)情況下,當(dāng)555定時(shí)器的2腳、6腳的輸入電壓分別是2Vcc/3、Vcc/3時(shí),電路的輸出為()。本題答案:【保持原來(lái)的狀態(tài)不變】6、【單選題】6、在默認(rèn)情況下,當(dāng)555定時(shí)器的2腳、6腳的輸入電壓分別是0V、Vcc時(shí),電路的輸出為()。本題答案:【高電平】7、【單選題】關(guān)于555定時(shí)器的內(nèi)部放電管的狀態(tài),下列說(shuō)法不正確的是()。本題答案:【輸出為高電平時(shí),放電管導(dǎo)通】8、【單選題】在555定時(shí)器的5腳外接一個(gè)Vcc/2的電壓源,此時(shí)與2腳、6腳輸入相比較的基準(zhǔn)電壓分別是()。本題答案:【Vcc/4、Vcc/2】9.2施密特觸發(fā)器小測(cè)驗(yàn)1、【單選題】下列關(guān)于施密特觸發(fā)器說(shuō)法中,不正確的是()。本題答案:【回差電壓的計(jì)算式為】2、【單選題】把555定時(shí)器的2腳與6腳相連作為輸入端,構(gòu)成施密特觸發(fā)器時(shí),下列說(shuō)法不正確的是()本題答案:【輸入一個(gè)三角波,輸出一定是矩形波】3、【單選題】如圖所示的電路中,5腳所連的電容的作用是()本題答案:【消除干擾,穩(wěn)定比較電壓】4、【單選題】如圖所示的電路中,若VIC=0.9Vcc,下列說(shuō)法不正確的是()本題答案:【負(fù)向閾值電壓是0.3Vcc】5、【單選題】把一個(gè)正弦波輸入下圖所示的電路中,下列說(shuō)法中不正確的是()本題答案:【對(duì)于電路輸出的矩形波,其占空比是不能改變的】9.3單穩(wěn)態(tài)電路小測(cè)驗(yàn)1、【單選題】下列關(guān)于單穩(wěn)態(tài)觸發(fā)器的說(shuō)法中,不正確的是()。本題答案:【暫穩(wěn)態(tài)的維持時(shí)間取決于觸發(fā)信號(hào)的維持時(shí)間】2、【單選題】下列關(guān)于單穩(wěn)態(tài)觸發(fā)器的說(shuō)法中,正確的是()。本題答案:【對(duì)于不可重復(fù)觸發(fā)的單穩(wěn)態(tài)觸發(fā)器,其暫穩(wěn)態(tài)期間不能響應(yīng)新的觸發(fā)信號(hào)】3、【單選題】對(duì)于下圖的電路,下列說(shuō)法中不正確的是()。本題答案:【暫穩(wěn)態(tài)的維持時(shí)間約為0.7RC秒】4、【單選題】對(duì)于下圖的電路,下列說(shuō)法中不正確的是()。本題答案:【當(dāng)輸入出現(xiàn)下降沿時(shí),電容C開(kāi)始充電,電路進(jìn)入暫穩(wěn)態(tài)】5、【單選題】對(duì)于下圖的電路,已知R=10K,C=91F,其暫穩(wěn)態(tài)的維持時(shí)間約為()秒。本題答案:【1】6、【單選題】對(duì)于下圖的電路,已知R=14.3K,C=100F,為使其暫穩(wěn)態(tài)維持時(shí)間約為1秒,可在5腳外接一個(gè)電壓值為()電壓源。本題答案:【Vcc/2】9.4多諧振蕩器小測(cè)驗(yàn)1、【單選題】下列關(guān)于多諧振蕩器的說(shuō)法中,不正確的是()。本題答案:【多諧振蕩器可以把正弦波變換成矩形波】2、【單選題】對(duì)于下圖的電路,不正確的說(shuō)法是()。本題答案:【電路的電源一接通,電路的輸出就進(jìn)入到了振蕩周期】3、【單選題】對(duì)于下圖的電路,正確的說(shuō)法是()。本題答案:【輸出矩形波的占空比可以通過(guò)R2調(diào)節(jié)】4、【單選題】對(duì)于下圖的電路,最準(zhǔn)確的說(shuō)法是()。本題答案:【這是一個(gè)多諧振蕩器】5、【單選題】對(duì)于下圖的電路,已知R1=R2=10千歐,C=0.1微法,其輸出信號(hào)的頻率約為()赫茲。本題答案:【500】9.5555電路的其他應(yīng)用小測(cè)驗(yàn)1、【多選題】對(duì)于下圖的電路,說(shuō)法正確的有()。本題答案:【右邊的555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器,左邊的555定時(shí)器構(gòu)成多諧振蕩器#調(diào)節(jié)R2可以改變最終輸出的頻率】2、【多選題】對(duì)于下圖的電路,說(shuō)法正確的有()。本題答案:【當(dāng)常閉開(kāi)關(guān)S斷開(kāi)時(shí),右邊的喇叭不會(huì)立刻發(fā)出聲音。#當(dāng)常閉開(kāi)關(guān)S斷開(kāi)時(shí),G1門(mén)的輸出要等大約11秒后才變?yōu)楦唠娖?右邊的555定時(shí)器構(gòu)成了一個(gè)多諧振蕩器】3、【多選題】關(guān)于下圖的說(shuō)法,正確的有()。本題答案:【這是一個(gè)多諧振蕩器#當(dāng)Vi增加時(shí),輸出信號(hào)的頻率下降】4、【多選題】對(duì)于下圖的電路,說(shuō)法正確的有()。本題答案:【常閉開(kāi)關(guān)S斷開(kāi)后,輸出要等1.1RC秒左右才會(huì)變成高電平#常閉開(kāi)關(guān)S閉合時(shí),2腳和6腳的電壓約等于Vcc】10.1存儲(chǔ)器概述1、【單選題】存儲(chǔ)器讀寫(xiě)速度由快到慢是下面哪一選項(xiàng)()?本題答案:【RAM、ROM、CD-ROM、FloopyDisk】2、【單選題】計(jì)算機(jī)的內(nèi)存儲(chǔ)器比外存儲(chǔ)器()。本題答案:【速度快】3、【單選題】在微機(jī)系統(tǒng)中,存儲(chǔ)容量為1MB指的是()。本題答案:【1024x1024個(gè)字節(jié)】4、【多選題】下列有關(guān)存儲(chǔ)器的集中說(shuō)法中,正確的是()。本題答案:【外存的容量一般比內(nèi)存大#外存的存取速度一般比內(nèi)存慢#外存與內(nèi)存都可以用于存放程序與數(shù)據(jù)】5、【判斷題】計(jì)算機(jī)存儲(chǔ)器是一種記憶部件。本題答案:【正確】6、【填空題】斷電后,RAM中所存的數(shù)據(jù)將全部丟失,即具有()性;而ROM中的數(shù)據(jù)可以長(zhǎng)久保存。本題答案:【易失##%_YZPRLFH_%##掉電易失】10.2ROM和RAM的存儲(chǔ)器單元1、【單選題】在下列四個(gè)選項(xiàng)中選出不屬于時(shí)序電路的數(shù)字器件。本題答案:【只讀存儲(chǔ)器】2、【單選題】下面關(guān)于隨機(jī)存取存儲(chǔ)器中靜態(tài)RAM和動(dòng)態(tài)RAM的敘述中,正確的是()。本題答案:【靜態(tài)RAM(SRAM)集成度低,但存取速度快且無(wú)須刷新?!?、【單選題】下面關(guān)于隨機(jī)存取存儲(chǔ)器(RAM)的敘述中,正確的是()。本題答案:【RAM分靜態(tài)RAM(SRAM)和動(dòng)態(tài)RAM(DRAM)兩大類。】4、【單選題】當(dāng)存放在外存中的程序和數(shù)據(jù)需要處理時(shí),必須將它們讀入______。本題答案:【內(nèi)存儲(chǔ)器】5、【多選題】存儲(chǔ)器中最小的存儲(chǔ)單元可能是()。本題答案:【雙穩(wěn)態(tài)電路#二極管#三極管】6、【多選題】下面關(guān)于ROM與RAM存儲(chǔ)單元的說(shuō)法正確的有()。本題答案:【ROM的存儲(chǔ)單元是組合電路,RAM的存儲(chǔ)單元是時(shí)序電路。#動(dòng)態(tài)RAM存儲(chǔ)單元的結(jié)構(gòu)比靜態(tài)RAM簡(jiǎn)單,所以集成度高?!?、【判斷題】只讀存儲(chǔ)器ROM能存儲(chǔ)二進(jìn)制數(shù)據(jù),所以具有記憶功能,屬于時(shí)序電路。本題答案:【錯(cuò)誤】8、【填空題】一個(gè)存儲(chǔ)容量為128x8bit的存儲(chǔ)器,存儲(chǔ)矩陣有()個(gè)最小存儲(chǔ)單元。本題答案:【1024】10.3存儲(chǔ)器的容量擴(kuò)展與應(yīng)用1、【單選題】需要多少片容量為16Kx1位的存儲(chǔ)器芯片,才能構(gòu)成一個(gè)64Kx8位的存儲(chǔ)系統(tǒng)?本題答案:【32】2、【單選題】用ROM實(shí)現(xiàn)邏輯函數(shù),其本質(zhì)和數(shù)據(jù)選擇器實(shí)現(xiàn)函數(shù)類似,都是利用LUT,即()。本題答案:【查找表】3、【單選題】基本的隨機(jī)存取存儲(chǔ)器RAM由()、地址譯碼器與輸入輸出電路控制三部分組成。本題答案:【存儲(chǔ)矩陣】4、【多選題】存儲(chǔ)系統(tǒng)存儲(chǔ)容量的擴(kuò)展有:本題答案:【字?jǐn)?shù)的擴(kuò)展#字長(zhǎng)的擴(kuò)展#字?jǐn)?shù)與字長(zhǎng)的擴(kuò)展】5、【判斷題】存儲(chǔ)系統(tǒng)的尋址包括兩部分工作,一部分是片外尋址,一部分是片內(nèi)尋址。其中片外尋址往往通過(guò)用唯一地址譯碼器的輸出端控制存儲(chǔ)芯片的片選端來(lái)實(shí)現(xiàn)。本題答案:【正確】6、【填空題】隨機(jī)存取存儲(chǔ)器的輸入、輸出控制線信號(hào)主要包括讀寫(xiě)控制信號(hào)、()和輸出使能三種。本題答案:【片選信號(hào)##%_YZPRLFH_%##片選端】11.3ADC與DAC的原理及其應(yīng)用小測(cè)驗(yàn)1、【單選題】在下面幾種常用轉(zhuǎn)換機(jī)制的模數(shù)轉(zhuǎn)換器中,()的速度最快。本題答案:【并行比較機(jī)制】2、【單選題】在下面幾種常用轉(zhuǎn)換機(jī)制的模數(shù)轉(zhuǎn)換器中,()的精度最高。本題答案:【雙積分】3、【多選題】最常用的將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)的方法有()。本題答案:【逐次逼近法#雙積分法#并行比較法】4、【判斷題】ADC和DAC的分辨率在數(shù)值上是兩個(gè)相鄰數(shù)字量所對(duì)應(yīng)的模擬電壓之差。本題答案:【正確】5、【填空題】某電壓信號(hào)在0~5V范圍內(nèi)波動(dòng)。若要求A/D轉(zhuǎn)換后的信號(hào)分辨率不低于0.0025V,則該ADC至少為()位。本題答案:【11】6、【填空題】對(duì)于一個(gè)8位的DAC,若最小輸出電壓增量為0.02V,當(dāng)輸入代碼為01001101時(shí),輸出電壓V=()伏。本題答案:【1.54】7、【填空題】一個(gè)8位的DAC在輸入的數(shù)字量是(A8)H時(shí),輸出電壓為1.68V,則它的最小電壓增量為()V。本題答案:【0.01】基于VerilogHDL的邏輯電路設(shè)計(jì)測(cè)驗(yàn)1、【單選題】已知“a=1b'1;b=3b'001;那么{a,b}=()本題答案:【4b'1001】2、【單選題】下列標(biāo)示符哪些是合法的()本題答案:【_darling】3、【單選題】在VerilogHDL語(yǔ)言中,下列語(yǔ)句哪個(gè)不是分支語(yǔ)句?本題答案:【repeat】4、【單選題】在VerilogHDL語(yǔ)言中,a=4b'1011,那么a=()本題答案:【1'b0】5、【單選題】已知a=4’b11001,b=4’bx110;下面選項(xiàng)中,正確的運(yùn)算結(jié)果是()本題答案:【ab=1】6、【單選題】在VerilogHDL中整型數(shù)據(jù)與()位寄存器數(shù)據(jù)在實(shí)際意義上是相同的。本題答案:【32】7、【單選題】下列語(yǔ)句中,不屬于并行語(yǔ)句的是()本題答案:【case語(yǔ)句】8、【單選題】下列標(biāo)識(shí)符中,()是不合法的標(biāo)識(shí)符本題答案:【9moon】9、【單選題】如果wire線網(wǎng)類型變量說(shuō)明后未賦值,其默認(rèn)值是()本題答案:【z】10、【單選題】P,Q,R都是4bit的輸入矢量,下面表達(dá)形式正確的是()本題答案:【input[3:0]P,Q,R;】11、【單選題】時(shí)間尺度定義為timescale10ns/100ps,選擇正確答案()本題答案:【時(shí)間精度100ps】12、【多選題】大規(guī)??删幊唐骷饕蠪PGA、CPLD兩類,下列對(duì)FPGA結(jié)構(gòu)與工作原理的描述中,正確的是()本題答案:【基于SRAM的FPGA器件,在每次上電后必須進(jìn)行一次配置;#FPGA全稱為現(xiàn)場(chǎng)可編程門(mén)陣列;】13、【多選題】VerilogHDL程序如下,下列7個(gè)選項(xiàng)中描述正確的是()本題答案:【異步清零#異步置位#D觸發(fā)器】14、【多選題】在case語(yǔ)句中至少要有一條()語(yǔ)句本題答案:【default#endcase】15、【多選題】在VerilogHDL中,下列標(biāo)識(shí)符正確的有()本題答案:【system1#FourBit_Adder#exec$#_2to1mux】16、【判斷題】進(jìn)程語(yǔ)句的啟動(dòng)條件是時(shí)鐘clk發(fā)生變化。本題答案:【錯(cuò)誤】17、【判斷題】進(jìn)程語(yǔ)句的啟動(dòng)條件是時(shí)鐘clk或者清零信號(hào)clr發(fā)生變化。本題答案:【錯(cuò)誤】18、【判斷題】reg型信號(hào)用于進(jìn)程語(yǔ)句中,并且其語(yǔ)句是順序語(yǔ)句。本題答案:【正確】19、【判斷題】在進(jìn)程語(yǔ)句中,其條件和循環(huán)語(yǔ)句中,只能執(zhí)行一條語(yǔ)句,當(dāng)多于一條語(yǔ)句時(shí),則要采用塊語(yǔ)句,塊語(yǔ)句以begin開(kāi)頭,以end作為結(jié)束。本題答案:【正確】20、【填空題】阻塞性賦值符號(hào)為(切換到英文輸入法填寫(xiě))本題答案:【=##%_YZPRLFH_%##=】21、【填空題】非阻塞性賦值符號(hào)為(切換到英文輸入法填寫(xiě))。本題答案:【<=##%_YZPRLFH_%##<=】22、【填空題】VerilogHDL的基本設(shè)計(jì)單元是(用兩個(gè)中文字填寫(xiě))。它是由兩部分組成,一部分描述端口聲明;另一部分描述電路的邏輯功能,即定義輸入是如何影響輸出的。本題答案:【模塊】23、【填空題】assign描述的語(yǔ)句屬于語(yǔ)句,(選擇填寫(xiě):有關(guān)、無(wú)關(guān)、串行、并行)本題答案:【并行】24、【填空題】assign語(yǔ)句與書(shū)寫(xiě)次序。(選擇填寫(xiě):有關(guān)、無(wú)關(guān)、串行、并行)本題答案:【無(wú)關(guān)】期中考試20221、【單選題】十六進(jìn)制數(shù)26.8對(duì)應(yīng)的十進(jìn)制數(shù)是本題答案:【38.5】2、【單選題】十進(jìn)制數(shù)78.5對(duì)應(yīng)的八進(jìn)制數(shù)是本題答案:【116.4】3、【單選題】二進(jìn)制數(shù)10111.101對(duì)應(yīng)的十進(jìn)制數(shù)是本題答案:【23.625】4、【單選題】二進(jìn)制數(shù)10111.101對(duì)應(yīng)的十六進(jìn)制數(shù)是本題答案:【17.A】5、【單選題】八進(jìn)制數(shù)35.7對(duì)應(yīng)的十六進(jìn)制數(shù)是本題答案:【1D.E】6、【單選題】二進(jìn)制數(shù)10111.011對(duì)應(yīng)的8421BCD碼是本題答案:【0010_0011.0011_0111_0101】7、【單選題】邏輯函數(shù)真值表輸出欄中有幾個(gè)1本題答案:【5】8、【單選題】將邏輯函數(shù)化簡(jiǎn)為最簡(jiǎn)與或表達(dá)式時(shí),卡諾圖中需作幾個(gè)圈本題答案:【2】9、【單選題】4選1數(shù)選有幾個(gè)數(shù)據(jù)輸入端和幾個(gè)地址輸入端本題答案:【4,2】10、【單選題】3-8線譯碼器有幾個(gè)地址輸入端和幾個(gè)使能輸入端本題答案:【3,3】11、【單選題】將若干個(gè)二極管用共陽(yáng)極接法連接后,可實(shí)現(xiàn)什么邏輯關(guān)系本題答案:【與】12、【單選題】將若干個(gè)二極管用共陰極接法連接后,可實(shí)現(xiàn)什么邏輯關(guān)系本題答案:【或】13、【單選題】同一邏輯函數(shù)的任意兩個(gè)最小項(xiàng)相與的結(jié)果必然是本題答案:【0】14、【單選題】四變量邏輯函數(shù)的卡諾圖有多少個(gè)小方格本題答案:【16】15、【單選題】用8選1數(shù)選實(shí)現(xiàn)3變量邏輯函數(shù)時(shí),需要與什么門(mén)配合完成。本題答案:【不需要任何門(mén)】16、【單選題】共陽(yáng)極譯碼驅(qū)動(dòng)芯片(7447)驅(qū)動(dòng)共陰極數(shù)碼管(sm4205)時(shí)本題答案:【輸入0001,顯示E#輸入0011,顯示1(位置偏移)】17、【單選題】本題答案:【】18、【單選題】本題答案:【】19、【單選題】本題答案:【】20、【單選題】本題答案:【】21、【單選題】本題答案:【】22、【單選題】本題答案:【】23、【單選題】本題答案:【】24、【單選題】已知a=1'b1;b=3'b001;那么{a,b}=()本題答案:【4'b1001】25、【單選題】下列標(biāo)示符哪些是合法的()本題答案:【_gateoutput】26、【單選題】在VerilogHDL語(yǔ)言中,下列語(yǔ)句哪個(gè)不是分支語(yǔ)句?本題答案:【repeat】27、【單選題】已知a=4’b11001,b=4’bx110;下面選項(xiàng)中,正確的運(yùn)算結(jié)果是本題答案:【ab=1】28、【單選題】在VerilogHDL中整型數(shù)據(jù)與()位寄存器數(shù)據(jù)在實(shí)際意義上是相同的。本題答案:【32】29、【單選題】下列標(biāo)識(shí)符中,()是不合法的標(biāo)識(shí)符。本題答案:【9moon】30、【單選題】下列語(yǔ)句中,不屬于并行語(yǔ)句的是()本題答案:【case語(yǔ)句】31、【單選題】P,Q,R都是4bit的輸入矢量,下面哪一種表達(dá)形式是正確的()本題答案:【input[3:0]P,Q,R;】32、【單選題】一模塊IO端口說(shuō)明:input[7:0]a;則關(guān)于該端口說(shuō)法正確的是()本題答案:【翰入端位寬為8】33、【多選題】比8421BCD碼:1000_0101.0110表示的數(shù)大的有:本題答案:【十六進(jìn)制數(shù)55.A#二進(jìn)制數(shù)1010110.1】34、【多選題】與4變量邏輯函數(shù)的最小項(xiàng)m7邏輯相鄰的有本題答案:【m5#m6#m3#m15】35、【多選題】本題答案:【#】36、【多選題】求邏輯函數(shù)的反函數(shù)時(shí),需要本題答案:【原變量換成反變量#反變量換成原變量#與換成或#或換成與#0換成1#1換成0】37、【多選題】求邏輯函數(shù)的對(duì)偶式時(shí),需要將:本題答案:【與換成或#或換成與#0換成1#1換成0】38、【多選題】實(shí)現(xiàn)邏輯函數(shù),可以使用(不考慮實(shí)際芯片和成本問(wèn)題):本題答案:【一個(gè)3-8線譯碼器配合一個(gè)五輸入與非門(mén)#一個(gè)3-8線譯碼器配合一個(gè)六輸入與非門(mén)#一個(gè)3-8線譯碼器配合一個(gè)三輸入與門(mén)#一個(gè)3-8線譯碼器配合一個(gè)五輸入與門(mén)#僅用一個(gè)8選1數(shù)選即可】39、【多選題】邏輯電路功能如圖(a)所示,試用8選1數(shù)據(jù)選擇器實(shí)現(xiàn)之。本題答案:【D4、D5和D7接邏輯1,其余接邏輯0,從W輸出#D4、D5和D7接邏輯0,其余接邏輯1,從Y輸出】40、【多選題】TSG三態(tài)門(mén)有多種輸出狀態(tài),它們可能是:本題答案:【高電平#低電平#高阻態(tài)】41、【多選題】實(shí)現(xiàn)任意的4變量邏輯函數(shù),可以選擇:本題答案:【4-16線譯碼器配合邏輯門(mén)#16選1數(shù)據(jù)選擇器#8選1數(shù)據(jù)選擇器配合邏輯門(mén)】42、【多選題】邏輯函數(shù)的表達(dá)方式中,具有唯一性的有:本題答案:【真值表#最小項(xiàng)表達(dá)式#卡諾圖#輸入確定的輸出波形圖】43、【多選題】下列關(guān)于傳輸門(mén)的說(shuō)法中,錯(cuò)誤的有:本題答案:【傳輸門(mén)只能傳輸數(shù)字信號(hào)#傳輸門(mén)只能單向傳輸#傳輸門(mén)是由三極管構(gòu)成的#傳輸門(mén)的兩個(gè)柵極接在一起】44、【多選題】下列關(guān)于OD門(mén)的說(shuō)法中正確的有:本題答案:【OD門(mén)可以實(shí)現(xiàn)“線與”#OD門(mén)輸出必須上拉電阻#OD門(mén)沒(méi)有高阻態(tài)】45、【多選題】下列關(guān)于MOS管的說(shuō)法中,正確的有:本題答案:【NMOS管:高電平輸入導(dǎo)通,低電平輸入截止#PMOS管:高電平輸入截止,低電平輸入導(dǎo)通】46、【多選題】求兩個(gè)多位二進(jìn)制數(shù)的最大值,需要:本題答案:【數(shù)值比較器#數(shù)據(jù)選擇器】47、【多選題】基本邏輯運(yùn)算有:本題答案:【與#或#非】48、【多選題】與表達(dá)式邏輯功能完全

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論