已閱讀5頁,還剩47頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
高速電路PCB設(shè)計(jì)實(shí)踐,學(xué)習(xí)高速電路PCB設(shè)計(jì)的必要性 高速電路設(shè)計(jì)理論基礎(chǔ) PCB簡介 PCB EDA 軟件簡介 PCB設(shè)計(jì)流程,課程時間:(周一至周五) 8:00 11:00;14:00 17:00,高速數(shù)字電路設(shè)計(jì)理論基礎(chǔ),高速與低速的區(qū)別? 什么是高速電路? 高速電路與高頻電路的區(qū)別? 傳輸線理論,高速數(shù)字電路簡介,高速數(shù)字信號由信號的邊沿速度決定,一般認(rèn)為上升時間小于4倍信號傳輸延遲時,可視為高速信號。平常講的高頻信號是針對信號時鐘頻率而言的。設(shè)計(jì)開發(fā)高速電路應(yīng)具備信號分析、傳輸線、模擬電路的知識,頻率 vs. 信號沿 即信號的時鐘頻率Fclock vs. 信號的有效頻率Fknee,Tr信號的上升時間,電信號傳播,電信號在真空中的傳播速度大約是30萬公里每秒,即31010 cm/s(表示冪運(yùn)算),亦即約11800 mil/ns. 在其他介質(zhì)中,假設(shè)相對介電常數(shù)為Er,則傳播速度約為: 11800Er0.5 mil/ns 一般PCB板FR4材料的介電常數(shù)是4左右,所以,電信號在其中的傳播速度大約是11800/(40.5) = 5900 mil/ns,信號在沿著傳輸線傳輸時,是以電磁波的形式傳輸?shù)?。電磁波包含時變的電場和磁場。,假設(shè)一種脈沖信號的上升沿大約是1.0ns(有效頻率0.5GHz),它在FR-4的印刷電路板中沿內(nèi)層走線傳輸有5.6in.長,這由以下公式可算得:,上升 時間,單位時延,上升沿 長度,取Td=180ps/inch 得L= 5.6 inch,高速數(shù)字電路簡介,四種常見傳輸線,PCB中的傳輸線,電視天線,電話線、網(wǎng)線,PCB板中的傳輸線分析,相對介電常數(shù),我們常用的PCB介質(zhì)是FR4材料的,相對空氣的介電常數(shù)是4.2-4.7。這個介電常數(shù)是會隨溫度變化的,在0-70度的溫度范圍內(nèi),其最大變化范圍可以達(dá)到20%。介電常數(shù)的變化會導(dǎo)致線路延時10%的變化,溫度越高,延時越大。介電常數(shù)還會隨信號頻率變化,頻率越高介電常數(shù)越小。100M以下可以用4.5計(jì)算板間電容以及延時,一般的FR4材料的PCB板中內(nèi)層信號的傳輸速度為180ps/inch 。表層一般要視情況而定,一般介于140與170之間 。,微帶線 Microstrip,1 foot = 12 inch 1 inch = 2.54 cm 1 inch = 1000 mils 1英寸 = 1000密耳 1oz = 1.44 mils 1盎司=1.44密耳 原: 1oz = 31.1g 克 在PCB板上,一平方英寸的銅箔,厚度為1.44mils時,質(zhì)量為1oz。,微帶線 Microstrip,微帶線 Microstrip,帶狀線 Stripline,1 foot = 12 inch 1 inch = 2.54 cm 1 inch = 1000 mils 1英寸 = 1000密耳 1oz = 1.44 mils 1盎司=1.44密耳,帶狀線 Stripline,帶狀線 Stripline,反射,傳輸線上只要出現(xiàn)阻抗不連續(xù)點(diǎn)就會出現(xiàn)信號的反射現(xiàn)象,如:信號線的源端和負(fù)載端、過孔、走線分支點(diǎn)、走線的拐點(diǎn)等位置都存在阻抗變化,會發(fā)生信號的反射。 通常所說的反射包括負(fù)載端反射和源端反射。負(fù)載端與傳輸線阻抗不匹配時會引起負(fù)載端反射,負(fù)載將一部分電壓反射回源端。源端與傳輸線阻抗不匹配時會引起源端反射,由負(fù)載端反射回來的信號傳到源端時,源端也將部分電壓再反射回負(fù)載端。反射造成了信號振鈴現(xiàn)象,如果振鈴的幅度過大,一方面可能造成信號電平的誤判斷,另一方可能會對器件造成損壞。,反射,源端阻抗,傳輸線阻抗,負(fù)載阻抗,有正負(fù),反射,造成過沖、振鈴,反射,1消除一次反射:,消除二次反射:,改善方法:,短線:,反射串行端接,串行端接匹配的信號源的阻抗,所插入的串行電阻阻值加上驅(qū)動源的輸出阻抗應(yīng)該大于等于傳輸線阻抗(輕微過阻尼), 即RS=Z0-R0,反射并行端接,簡單,但要保證足夠大的高電平驅(qū)動電流,所以電流消耗大,簡單,但選擇VBIAS要保證驅(qū)動源在輸出高低電平時的汲取能力,比較困難。,分壓器型端接,利用上下拉電阻構(gòu)成端接來吸收反射。雖然降低了對器件驅(qū)動能力的要求,但R1和R2一致從系統(tǒng)電源中吸收電流,會增加系統(tǒng)的直流功耗。,反射多負(fù)載端接,反射造成反的其它原因,過孔 走線分支 走線拐角,反射過孔,反射減小過孔影響,從成本和信號質(zhì)量兩方面考慮,選擇合理尺寸的過孔大小。比如對6-10層的內(nèi)存模塊PCB設(shè)計(jì)來說,選用10/20Mil(鉆孔/焊盤)的過孔較好,對于一些高密度的小尺寸的板子,也可以嘗試使用8/18Mil的過孔。目前技術(shù)條件下,很難使用更小尺寸的過孔了。對于電源或地線的過孔則可以考慮使用較大尺寸,以減小阻抗。 上面討論的兩個公式可以得出,使用較薄的PCB板有利于減小過孔的兩種寄生參數(shù)。 PCB板上的信號走線盡量不換層,也就是說盡量不要使用不必要的過孔。 電源和地的管腳要就近打過孔,過孔和管腳之間的引線越短越好,因?yàn)樗鼈儠?dǎo)致電感的增加。同時電源和地的引線要盡可能粗,以減少阻抗。 在信號換層的過孔附近放置一些接地的過孔,以便為信號提供最近的回路。甚至可以在PCB板上大量放置一些多余的接地過孔。,反射走線分支,分支造成反射現(xiàn)象,反射走線拐角,PCB簡介,PCB的作用 PCB的分類 PCB的發(fā)展趨勢,PCB的作用,為元器件提供固定、裝配的機(jī)械支撐 為元器件提供電氣連接與絕緣 為元器件焊接提供阻焊圖形,為元器件插裝、檢查、維修提供識別字符,PCB(Printed Circuit Board)印刷電路板 也稱PWB(Printed Wiring Board)印刷線路板,簡稱印制板,PCB分類,按層疊結(jié)構(gòu)(Constructor)分 按成品硬度(Hardness)性能分 按孔的導(dǎo)通狀態(tài)分 按材質(zhì)分 按表面制作分 按用途分,PCB可分別根據(jù)層疊結(jié)構(gòu)(constructor)、成品硬度性能(hardness)、孔的導(dǎo)通狀態(tài)、材質(zhì)、表面制作、用途等進(jìn)行分類,按層疊結(jié)構(gòu)分,單面板、雙面板、多層板(層數(shù)是以銅箔(導(dǎo)電層)的層數(shù)為依據(jù)),單面板: 所用的絕緣基板上只有一面是敷銅面,用于制作銅箔導(dǎo)線,而另一面只印上沒有電氣特性的元件型號和參數(shù)等。,按層疊結(jié)構(gòu)分,單面板、雙面板、多層板(層數(shù)是以銅箔(導(dǎo)電層)的層數(shù)為依據(jù)),雙面板: 在絕緣基板的上、下二面均敷銅層,都可制作銅箔導(dǎo)線,底面和單面板作用相同,而在頂面除了印制元件的型號和參數(shù)外,和底層一樣可以制作成銅箔導(dǎo)線,元件一般仍安裝在頂層,為了解決頂層和底層相同導(dǎo)線之間的連接關(guān)系,采用金屬化過孔來實(shí)現(xiàn)。,按層疊結(jié)構(gòu)分,單面板、雙面板、多層板(層數(shù)是以銅箔(導(dǎo)電層)的層數(shù)為依據(jù)),多層板: 由電氣導(dǎo)電層和絕緣材料層交替粘合而成,成本較高,導(dǎo)電層數(shù)目一般為4、6、8等,且中間層(即內(nèi)電層)一般是連接元件管腳數(shù)目最多的電源和接地網(wǎng)絡(luò),層間的電氣連接同樣利用層間的金屬化過孔實(shí)現(xiàn)。,按成品硬度(Hardness)性能分,硬板(Rigid PCB也稱剛性)、軟板(Flexible PCB也撓性印制板)、軟硬板(Rigid-Flex PCB也稱剛撓結(jié)合板) 剛性印制板PCB具有一定的機(jī)械強(qiáng)度,用它裝成的部件具有一定的抗彎能力,在使用時處于平展?fàn)顟B(tài)。一般電子設(shè)備中使用的都是剛性印制板PCB。 撓性印制板PCB是以軟層狀塑料或其他軟質(zhì)絕緣材料為基材而制成。它所制成的部件可以彎曲和伸縮,在使用時可根據(jù)安裝要求將其彎曲。,按孔的導(dǎo)通狀態(tài)分,6,16,L1 L2,L5 L6,3,L3 L4,8,L7 L8 L9,L10 L11,L12,6,通孔,盲孔,埋孔,按材質(zhì)分,a. 有機(jī)材質(zhì) 如酚醛樹脂、玻璃纖維/環(huán)氧樹脂、Polyimide、BT/Epoxy等。 b. 無機(jī)材質(zhì) 如鋁、Copper-invar-copper (CIC)、ceramic等,鋁基板PCB,按用途分: 通信/耗用性電子/軍用/計(jì)算機(jī)/半導(dǎo)體/電測板,BGA等,按表面制作分:(solderSurface) Hot Air Level Soldering 噴錫(HASL) Entek/OSP(防氧化)板 Carbon Oil 碳油板 Peelable Mask 藍(lán)膠板 Gold Finger 金手指板 Immersion Gold 沉金板 Gold Plating 鍍金 Immersion Tin 沉錫板 Immersion Silver 沉銀板(D2廠),PCB技術(shù)的發(fā)展趨勢,高密度互連技術(shù)(HDI,High Density Inverter ) 組件埋嵌 新型材料 光電PCB 制造工藝、設(shè)備更新,高密度互連技術(shù)(HDI,High Density Inverter ),小型化HDI產(chǎn)品:小型化HDI最初是指成品尺寸和重量的縮減,這是通過自身的布線密度設(shè)計(jì)以及使用新的諸如 uBGAs這樣的高密度器件來實(shí)現(xiàn) ,內(nèi)部互連采用埋孔工藝結(jié)構(gòu)的主要是6層或者8層板。,封裝用的高密度IC基板:高密度基板的HDI板主要集中在4層或6層板,層間以埋孔實(shí)現(xiàn)互連,其中至少兩層有微孔。其目的是滿足倒裝芯片高密度I/O數(shù)增加的需求 。該技術(shù)適用于倒裝芯片或者邦定用基板,高性能產(chǎn)品的高層數(shù)板:高層數(shù)HDI板通常是第1層到第2層或第1層到第3層有激光鉆孔的傳統(tǒng)多層板。該技術(shù)適用于擁有高I/O數(shù)或細(xì)間距元件的高層數(shù)HDI板,組件埋嵌,在PCB的內(nèi)層形成半導(dǎo)體器件(稱有源組件)、電子組件(稱無源組件)或無源組件 。,新型材料,無論是剛性PCB或是撓性PCB材料,隨著全球電子產(chǎn)品無鉛化,要求必須使這些材料耐熱性更高,因此新型高Tg、熱膨脹系數(shù)小、介質(zhì)常數(shù)小,介質(zhì)損耗角正切優(yōu)良材料不斷涌現(xiàn),光電PCB,光電PCB,PCB的發(fā)展趨勢,PCB EDA 軟件簡介,Cadence Allegro Altium Designer PADS(PowerPCB)、Mentor WG Cadence Allegro組件介紹,Front-end PCB design(PCB前端設(shè)計(jì)) Front-end PCB design requires functional conflict resolution and the unambiguous capture of goals and constraints. Cadence technology supports multiple design approaches for accurate simulations and tradeoffs. PCB前端設(shè)計(jì)(電路原理圖)需要明確設(shè)計(jì)目的、解決功能沖突、設(shè)計(jì)規(guī)則參數(shù)。 Cadence提供多種設(shè)計(jì)仿真分析方法。,Cadence Allegro SPB (Silicon Package Board ),FPGA-PCB co-design(FPGA-PCB協(xié)同設(shè)計(jì)) Integrating large-pin-count FPGAs with many different types of user-configurable pins and assignment rules extends the time to do pin assignment. Manual pin assignment approaches can extend design cycles and increase the risk of unnecessary PCB re-spins. Cadence replaces manual and error-prone processes with two placement-aware technologies that automate pin assignment. FPGA集成了很多不同類型的引腳,電路板設(shè)計(jì)時,手工分配這些引腳要花很多時間,且PCB返工的風(fēng)險極大。Cadence的自動分配引腳技術(shù)代替人工繪制,避免人工失誤。,AMS simulation(AMS仿真) Finding problems early with accurate simulations before fabrication saves time and budget. Cadence analog/mixed-signal (AMS) simulators enable accurate modeling, verification, and optimization of designs to reduce risk. 在PCB生產(chǎn)前,精確的仿真能節(jié)約時間與金錢。 Cadence 的混合信號仿真軟件能夠通過精確建模、驗(yàn)證、優(yōu)化設(shè)計(jì)以降低風(fēng)險。,Layout and routing(布局和布線) Shrinking design cycles and a growing number of nets with constraints require customers to adopt PCB design methodologies that increase predictability and accelerate design turnaround. Cadence layout and routing technology offers a scalable, easy-to-use, constraint-driven PCB design solution for simple to complex PCBs, including those with RF etch components. 為了減少設(shè)計(jì)周期、連線的限制越來越多,要求設(shè)計(jì)者用的PCB設(shè)計(jì)軟件擁有可預(yù)測性并能加快設(shè)計(jì)周期。 Cadence 布局和布線工具提供可擴(kuò)展、易用、從單層到多層電路板、射頻元件制作等印刷電路板約束規(guī)則的設(shè)計(jì)解決方案。,Cadence Allegro SPB (Silicon Package Board ),Signal and power integrity(信號與電源完整性) Stresses on signal and power integrity grow with every increase in speed, complexity, and miniaturization. Cadence technology helps you address everything from simple electrical analysis to multi-board signal simulations in the multi-gigabit range. 電路板的速度越快、功能越多、面積越小,對信號與電路的完整必要求越高。 Cadence可從簡單電氣分析到多層電路板信號完整性分析,進(jìn)行高達(dá)GHz以上的仿真。,Library and design data management(數(shù)據(jù)管理) Desktop access to current component information and design data is vital to cost-effective, on-time project delivery. The Cadence library and design data management environment provides advanced features for intra-company and design chain collaboration and control. 高效、及時交付項(xiàng)目,需要提供設(shè)計(jì)軟件版本、設(shè)計(jì)數(shù)據(jù)。Cadence 的數(shù)據(jù)管理功能便宜公司內(nèi)部設(shè)計(jì)團(tuán)隊(duì)管理與協(xié)同合作。,Cadence Allegro SPB (Silicon Package Board ),PCB軟件Altium Designer,早期為Protel99、Protel DXP2004。澳大利亞Altium公司出品,界面好看,操作相對簡單, 畫封裝,拼版,生產(chǎn)gerber等都挺方便,國內(nèi)還有很多企業(yè)都還在用Protel 99或DXP 。但覆銅功能差,相對其它軟件對電腦配置要求較高,適合中低端(單層、雙層電路板)電路設(shè)計(jì)。,PADS(PowerPCB),Mentor WG 即 Mentor Expedition,是Mentor Graphics推出基于Windows界面的PCB 設(shè)計(jì)工具。 Mentor WG軟件自帶的有原理圖輸入工具Design Capture,但現(xiàn)在 Mentor 公司推薦的是 Mentor DxDesigner Mentor WG 的組合。 Mentor也是高端軟件,國內(nèi)用的相對Cadence少,即PowerPCB,用的人也是相當(dāng)?shù)亩?,好用,易上手。界面簡單,適合于中低端(單層、雙層電路板)設(shè)計(jì),國內(nèi)公司使用的EDA工具,Intel: Concept+Allegro+ SpecctraQuest Dell: DXD+ Allegro + SQ原理圖也有一部分是 Capture Huawei:viewdraw+ Allegro + SpecctraQuest+ExpEDAtion ZTE: Concept+Allegro+ SpecctraQuest+ExpEDAtion UT: Concept+Allegro、PowerPCB+ SpecctraQuest Csico:Concept+Allegro+ SpecctraQuest Hp: Concept+Allegro+ SpecctraQuest 從 Boardstation轉(zhuǎn)成 Alllegro 流程 Moto: Concept+Allegro+ SpecctraQuest 從 Boardstation轉(zhuǎn)成 Alllegro 流程 Nokia: Mentor BA+ ZUKEN BD CHIPCON(TI):CADSTAR,Cadence Allegro 16.3組件
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024年學(xué)生寢室衛(wèi)生的管理制度細(xì)則
- 速寫的課程設(shè)計(jì)
- 二零二五版電商平臺電商平臺數(shù)據(jù)分析與產(chǎn)品優(yōu)化合同3篇
- 年度特種變壓器戰(zhàn)略市場規(guī)劃報告
- 2025年度社區(qū)停車位產(chǎn)權(quán)轉(zhuǎn)讓協(xié)議范本4篇
- 2025年度鋅錠國際貿(mào)易結(jié)算服務(wù)合同3篇
- 2025年度智能大樓能源管理系統(tǒng)施工合同4篇
- 老虎畫畫賀卡課程設(shè)計(jì)
- 二零二五版共享單車運(yùn)營管理服務(wù)合同4篇
- 2025年度個人別墅買賣合同范本8篇
- 安徽省合肥市包河區(qū)2023-2024學(xué)年九年級上學(xué)期期末化學(xué)試題
- 《酸堿罐區(qū)設(shè)計(jì)規(guī)范》編制說明
- PMC主管年終總結(jié)報告
- 售樓部保安管理培訓(xùn)
- 倉儲培訓(xùn)課件模板
- 2025屆高考地理一輪復(fù)習(xí)第七講水循環(huán)與洋流自主練含解析
- GB/T 44914-2024和田玉分級
- 2024年度企業(yè)入駐跨境電商孵化基地合作協(xié)議3篇
- 《形勢與政策》課程標(biāo)準(zhǔn)
- 2023年海南省公務(wù)員錄用考試《行測》真題卷及答案解析
- 橋梁監(jiān)測監(jiān)控實(shí)施方案
評論
0/150
提交評論