格力電器筆試題.doc_第1頁
格力電器筆試題.doc_第2頁
格力電器筆試題.doc_第3頁
格力電器筆試題.doc_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

格力電器招聘流程 簡歷篩選筆試第一面第二面第三面錄取綜合測試卷+電子類專業(yè)題綜合測試卷,先是88道性格測試,然后是幾個題1.談?wù)勛罱P(guān)注的熱點(diǎn),和自己的看法,至少5個2.3個優(yōu)點(diǎn),3個缺點(diǎn),舉例3.手上筆的作用,越多越好4.理科是撰寫人力資源部的通知5.畫一幅畫描述自己求職中的心情,簡單文字說明6.是否愿意接受一個半月的基層鍛煉安排,說出自己的看法,200字以上情況調(diào)查,求職意向,是否接受調(diào)劑,班級排名,目前有無掛科,是否獨(dú)子,父母職業(yè)等電子類專業(yè)題主要是電力電子+硬件電路知識題型分布是:選擇15題+填空5題+綜合題10題,綜合題70分填空題1.220V交流到-36V直流穩(wěn)定輸出需要哪四個步驟(變壓 整流 濾波 穩(wěn)壓)2.單片機(jī)最小系統(tǒng)三個組成部分(復(fù)位電路,時鐘電路,電源電路)3.三極管三個區(qū) (發(fā)射區(qū),集電區(qū),基區(qū))4.鎖相環(huán)三部分 (鑒幅器、環(huán)路濾波器、壓控振蕩器)5.晶閘管導(dǎo)通的兩個條件當(dāng)晶閘管的陽極為正電壓,陰極為負(fù)電壓,同時控制極有高于陰極一定的電壓,(對中小型管子約1-4伏)時晶閘管會導(dǎo)通。(晶閘管導(dǎo)通后,控制極就不起作用,要讓晶閘管截止,可以把陽極電壓降低到等于陰極電壓或比陰極電壓更負(fù);也可以把流過晶閘管的電流減到小于該管的維持電流In 。)綜合題1.dsp編程,定義一個16位無符號變量flag,用C語言編程,給bit3置位和清零2.標(biāo)準(zhǔn)MAX宏 #define MAX(A,B) ((A)(B)?(A):(B)3.隊列和棧的區(qū)別棧必須按后進(jìn)先出的規(guī)則進(jìn)行操作,而隊列一般是按先進(jìn)先出的規(guī)則進(jìn)行操作4.static的作用,至少2個申請靜態(tài)變量用的,用該標(biāo)識符申請的變量初始值只被賦值一次,而且在程序結(jié)束前,變量都不被釋放。如:for(int i=0;i10;i+)static int a=0;a+; 做完循環(huán)a的值為10;5.TI2000系列常用外設(shè),至少4個6.計算,T1PR的初始設(shè)定7.什么是冒險競爭現(xiàn)象,如何消除門電路的兩個輸入同時向相反的邏輯狀態(tài)轉(zhuǎn)換(即一個從0變?yōu)?,另一個從一變?yōu)?),稱為競爭;由于競爭而在輸出端可能產(chǎn)生尖峰脈沖的現(xiàn)象稱為冒險。信號在FPGA器件內(nèi)部通過連線和邏輯單元時,都有一定的延時。延時的大小與連線的長短和邏輯單元的數(shù)目有關(guān),同時還受器件的制造工藝、工作電壓、溫度等條件的影響。信號的高低電平轉(zhuǎn)換也需要一定的過渡時間。由于存在這兩方面因素,多路信號的電平值發(fā)生變化時,在信號變化的瞬間,組合邏輯的輸出有先后順序,并不是同時變化,往往會出現(xiàn)一些不正確的尖峰信號,這些尖峰信號稱為毛刺。如果一個組合邏輯電路中有毛刺出現(xiàn),就說明該電路存在冒險。用D觸發(fā)器,格雷碼計數(shù)器,同步電路等優(yōu)秀的設(shè)計方案可以消除。8.什么是“線與”,硬件實(shí)現(xiàn)的話,需要滿足什么要求將幾個OC門結(jié)構(gòu)與非門輸出并聯(lián),當(dāng)每個OC門輸出為高電平時,總輸出才為高,這種連接方式稱為線與。9.常見電平標(biāo)準(zhǔn),TTL電平和CMOS電平的接口能否直接連接,為什么TTL,cmos,不能直連 LVDS:LVDS(Low Voltage Differential Signal)即低電壓差分信號,LVDS接口又稱RS644總線接口,是20世紀(jì)90年代才出現(xiàn)的一種數(shù)據(jù)傳輸和接口技術(shù)。 ECL:(EmitterCoupled Logic)即射極耦合邏輯,是帶有射隨輸出結(jié)構(gòu)的典型輸入輸出接口電路 CML: CML電平是所有高速數(shù)據(jù)接口中最簡單的一種。其輸入和輸出是匹配好的,減少了外圍器件,適合于更高頻段工作。10.畫buck,boost,buck-boost拓?fù)浜屯茖?dǎo)輸出輸入電壓關(guān)系,15分競爭與冒險:門電路的兩個輸入同時向相反的邏輯狀態(tài)轉(zhuǎn)換(即一個從0變?yōu)?,另一個從一變?yōu)?),稱為競爭;由于競爭而在輸出端可能產(chǎn)生尖峰脈沖的現(xiàn)象稱為冒險。信號在FPGA器件內(nèi)部通過連線和邏輯單元時,都有一定的延時。延時的大小與連線的長短和邏輯單元的數(shù)目有關(guān),同時還受器件的制造工藝、工作電壓、溫度等條件的影響。信號的高低電平轉(zhuǎn)換也需要一定的過渡時間。由于存在這兩方面因素,多路信號的電平值發(fā)生變化時,在信號變化的瞬間,組合邏輯的輸出有先后順序,并不是同時變化,往往會出現(xiàn)一些不正確的尖峰信號,這些尖峰信號稱為毛刺。如果一個組合邏輯電路中有毛刺出現(xiàn),就說明該電路存在冒險。用D觸發(fā)器,格雷碼計數(shù)器,同步電路等優(yōu)秀的設(shè)計方案可以消除。什么是線與邏輯在一個結(jié)點(diǎn)(線)上, 連接一個上拉電阻到電源 VCC 或 VDD 和 n 個 NPN 或 NMOS 晶體管的集電極 C 或漏極 D, 這些晶體管的發(fā)射極 E 或源極 S 都接到地線上, 只要有一個晶體管飽和, 這個結(jié)點(diǎn)(線)就被拉到地線電平上. 因?yàn)檫@些晶體管的基極注入電流(NPN)或柵極加上高電平(NMOS), 晶體管就會飽和, 所以這些基極或柵極對這個結(jié)點(diǎn)(線)的關(guān)系是或非 NOR 邏輯. 如果這個結(jié)點(diǎn)后面加一個反相器, 就是或 OR 邏輯. 如果用下拉電阻和 PNP 或 PMOS 管就可以構(gòu)成與非 NAND 邏輯, 或用負(fù)邏輯關(guān)系轉(zhuǎn)換與/或邏輯. 這些晶體管常常是一些邏輯電路的集電極開路 OC 或源極開路 OD 輸出端. 這種邏輯通常稱為線與/線或邏輯, 當(dāng)你看到一些芯片的 OC 或 OD 輸出端連在一起, 而有一個上拉電阻

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論