




已閱讀5頁,還剩93頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
半導體制造工藝流程 半導體相關知識 本征材料 純硅9 10個9250000 cmN型硅 摻入V族元素 磷P 砷As 銻SbP型硅 摻入III族元素 鎵Ga 硼B(yǎng)PN結 N P 半導體元件制造過程可分為 前段 FrontEnd 制程晶圓處理制程 WaferFabrication 簡稱WaferFab 晶圓針測制程 WaferProbe 後段 BackEnd 構裝 Packaging 測試制程 InitialTestandFinalTest 一 晶圓處理制程 晶圓處理制程之主要工作為在矽晶圓上制作電路與電子元件 如電晶體 電容體 邏輯閘等 為上述各制程中所需技術最復雜且資金投入最多的過程 以微處理器 Microprocessor 為例 其所需處理步驟可達數(shù)百道 而其所需加工機臺先進且昂貴 動輒數(shù)千萬一臺 其所需制造環(huán)境為為一溫度 濕度與含塵 Particle 均需控制的無塵室 Clean Room 雖然詳細的處理程序是隨著產(chǎn)品種類與所使用的技術有關 不過其基本處理步驟通常是晶圓先經(jīng)過適當?shù)那逑?Cleaning 之後 接著進行氧化 Oxidation 及沈積 最後進行微影 蝕刻及離子植入等反覆步驟 以完成晶圓上電路的加工與制作 二 晶圓針測制程 經(jīng)過WaferFab之制程後 晶圓上即形成一格格的小格 我們稱之為晶方或是晶粒 Die 在一般情形下 同一片晶圓上皆制作相同的晶片 但是也有可能在同一片晶圓上制作不同規(guī)格的產(chǎn)品 這些晶圓必須通過晶片允收測試 晶粒將會一一經(jīng)過針測 Probe 儀器以測試其電氣特性 而不合格的的晶粒將會被標上記號 InkDot 此程序即稱之為晶圓針測制程 WaferProbe 然後晶圓將依晶粒為單位分割成一粒粒獨立的晶粒 三 IC構裝制程 IC構裝製程 Packaging 利用塑膠或陶瓷包裝晶粒與配線以成積體電路目的 是為了製造出所生產(chǎn)的電路的保護層 避免電路受到機械性刮傷或是高溫破壞 半導體制造工藝分類 PMOS型 雙極型 MOS型 CMOS型 NMOS型 BiMOS 飽和型 非飽和型 TTL I2L ECL CML 半導體制造工藝分類 一雙極型IC的基本制造工藝 A在元器件間要做電隔離區(qū) PN結隔離 全介質隔離及PN結介質混合隔離 ECL 不摻金 非飽和型 TTL DTL 飽和型 STTL 飽和型 B在元器件間自然隔離I2L 飽和型 半導體制造工藝分類 二MOSIC的基本制造工藝 根據(jù)柵工藝分類A鋁柵工藝B硅柵工藝其他分類1 根據(jù)溝道 PMOS NMOS CMOS2 根據(jù)負載元件 E R E E E D 半導體制造工藝分類 三Bi CMOS工藝 A以CMOS工藝為基礎P阱N阱B以雙極型工藝為基礎 雙極型集成電路和MOS集成電路優(yōu)缺點 雙極型集成電路中等速度 驅動能力強 模擬精度高 功耗比較大CMOS集成電路低的靜態(tài)功耗 寬的電源電壓范圍 寬的輸出電壓幅度 無閾值損失 具有高速度 高密度潛力 可與TTL電路兼容 電流驅動能力低 半導體制造環(huán)境要求 主要污染源 微塵顆粒 中金屬離子 有機物殘留物和鈉離子等輕金屬例子 超凈間 潔凈等級主要由微塵顆粒數(shù) m3 0 1um0 2um0 3um0 5um5 0umI級357 531NA10級350753010NA100級NA750300100NA1000級NANANA10007 半導體元件制造過程 前段 FrontEnd 制程 前工序晶圓處理制程 WaferFabrication 簡稱WaferFab 典型的PN結隔離的摻金TTL電路工藝流程 一次氧化 襯底制備 隱埋層擴散 外延淀積 熱氧化 隔離光刻 隔離擴散 再氧化 基區(qū)擴散 再分布及氧化 發(fā)射區(qū)光刻 背面摻金 發(fā)射區(qū)擴散 反刻鋁 接觸孔光刻 鋁淀積 隱埋層光刻 基區(qū)光刻 再分布及氧化 鋁合金 淀積鈍化層 中測 壓焊塊光刻 橫向晶體管刨面圖 縱向晶體管刨面圖 NPN晶體管刨面圖 1 襯底選擇 P型Si 10 cm111晶向 偏離2O 5O晶圓 晶片 晶圓 晶片 的生產(chǎn)由砂即 二氧化硅 開始 經(jīng)由電弧爐的提煉還原成冶煉級的硅 再經(jīng)由鹽酸氯化 產(chǎn)生三氯化硅 經(jīng)蒸餾純化后 透過慢速分解過程 制成棒狀或粒狀的 多晶硅 一般晶圓制造廠 將多晶硅融解后 再利用硅晶種慢慢拉出單晶硅晶棒 一支85公分長 重76 6公斤的8寸硅晶棒 約需2天半時間長成 經(jīng)研磨 拋光 切片后 即成半導體之原料晶圓片 第一次光刻 N 埋層擴散孔 1 減小集電極串聯(lián)電阻2 減小寄生PNP管的影響 SiO2 要求 1 雜質固濃度大2 高溫時在Si中的擴散系數(shù)小 以減小上推3 與襯底晶格匹配好 以減小應力 涂膠 烘烤 掩膜 曝光 顯影 堅膜 蝕刻 清洗 去膜 清洗 N 擴散 P 外延層淀積 1 VPE Vaporousphaseepitaxy 氣相外延生長硅SiCl4 H2 Si HCl2 氧化Tepi Xjc Xmc TBL up tepi ox 第二次光刻 P 隔離擴散孔 在襯底上形成孤立的外延層島 實現(xiàn)元件的隔離 SiO2 涂膠 烘烤 掩膜 曝光 顯影 堅膜 蝕刻 清洗 去膜 清洗 P 擴散 B 第三次光刻 P型基區(qū)擴散孔 決定NPN管的基區(qū)擴散位置范圍 去SiO2 氧化 涂膠 烘烤 掩膜 曝光 顯影 堅膜 蝕刻 清洗 去膜 清洗 基區(qū)擴散 B 第四次光刻 N 發(fā)射區(qū)擴散孔 集電極和N型電阻的接觸孔 以及外延層的反偏孔 Al N Si歐姆接觸 ND 1019cm 3 去SiO2 氧化 涂膠 烘烤 掩膜 曝光 顯影 堅膜 蝕刻 清洗 去膜 清洗 擴散 第五次光刻 引線接觸孔 去SiO2 氧化 涂膠 烘烤 掩膜 曝光 顯影 堅膜 蝕刻 清洗 去膜 清洗 第六次光刻 金屬化內(nèi)連線 反刻鋁 SiO2 去SiO2 氧化 涂膠 烘烤 掩膜 曝光 顯影 堅膜 蝕刻 清洗 去膜 清洗 蒸鋁 CMOS工藝集成電路 CMOS集成電路工藝 以P阱硅柵CMOS為例 1 光刻I 阱區(qū)光刻 刻出阱區(qū)注入孔 N Si N Si SiO2 CMOS集成電路工藝 以P阱硅柵CMOS為例 2 阱區(qū)注入及推進 形成阱區(qū) N Si P CMOS集成電路工藝 以P阱硅柵CMOS為例 3 去除SiO2 長薄氧 長Si3N4 N Si P Si3N4 CMOS集成電路工藝 以P阱硅柵CMOS為例 4 光II 有源區(qū)光刻 N Si P Si3N4 CMOS集成電路工藝 以P阱硅柵CMOS為例 5 光III N管場區(qū)光刻 N管場區(qū)注入 以提高場開啟 減少閂鎖效應及改善阱的接觸 光刻膠 CMOS集成電路工藝 以P阱硅柵CMOS為例 6 光III N管場區(qū)光刻 刻出N管場區(qū)注入孔 N管場區(qū)注入 CMOS集成電路工藝 以P阱硅柵CMOS為例 7 光 p管場區(qū)光刻 p管場區(qū)注入 調(diào)節(jié)PMOS管的開啟電壓 生長多晶硅 CMOS集成電路工藝 以P阱硅柵CMOS為例 8 光 多晶硅光刻 形成多晶硅柵及多晶硅電阻 多晶硅 CMOS集成電路工藝 以P阱硅柵CMOS為例 9 光 I P 區(qū)光刻 P 區(qū)注入 形成PMOS管的源 漏區(qū)及P 保護環(huán) CMOS集成電路工藝 以P阱硅柵CMOS為例 10 光 N管場區(qū)光刻 N管場區(qū)注入 形成NMOS的源 漏區(qū)及N 保護環(huán) CMOS集成電路工藝 以P阱硅柵CMOS為例 11 長PSG 磷硅玻璃 CMOS集成電路工藝 以P阱硅柵CMOS為例 12 光刻 引線孔光刻 CMOS集成電路工藝 以P阱硅柵CMOS為例 13 光刻 引線孔光刻 反刻AL 集成電路中電阻1 基區(qū)擴散電阻 集成電路中電阻2 發(fā)射區(qū)擴散電阻 集成電路中電阻3 基區(qū)溝道電阻 集成電路中電阻4 外延層電阻 集成電路中電阻5 MOS中多晶硅電阻 其它 MOS管電阻 集成電路中電容1 發(fā)射區(qū)擴散層 隔離層 隱埋層擴散層PN電容 集成電路中電容2 MOS電容 主要制程介紹 矽晶圓材料 Wafer 圓晶是制作矽半導體IC所用之矽晶片 狀似圓形 故稱晶圓 材料是 矽 IC IntegratedCircuit 廠用的矽晶片即為矽晶體 因為整片的矽晶片是單一完整的晶體 故又稱為單晶體 但在整體固態(tài)晶體內(nèi) 眾多小晶體的方向不相 則為復晶體 或多晶體 生成單晶體或多晶體與晶體生長時的溫度 速率與雜質都有關系 2020 1 29 49 可編輯 一般清洗技術 光學顯影 光學顯影是在感光膠上經(jīng)過曝光和顯影的程序 把光罩上的圖形轉換到感光膠下面的薄膜層或硅晶上 光學顯影主要包含了感光膠涂布 烘烤 光罩對準 曝光和顯影等程序 關鍵技術參數(shù) 最小可分辨圖形尺寸Lmin nm 聚焦深度DOF曝光方式 紫外線 X射線 電子束 極紫外 蝕刻技術 EtchingTechnology 蝕刻技術 EtchingTechnology 是將材料使用化學反應物理撞擊作用而移除的技術 可以分為 濕蝕刻 wetetching 濕蝕刻所使用的是化學溶液 在經(jīng)過化學反應之後達到蝕刻的目的 乾蝕刻 dryetching 乾蝕刻則是利用一種電漿蝕刻 plasmaetching 電漿蝕刻中蝕刻的作用 可能是電漿中離子撞擊晶片表面所產(chǎn)生的物理作用 或者是電漿中活性自由基 Radical 與晶片表面原子間的化學反應 甚至也可能是以上兩者的復合作用 現(xiàn)在主要應用技術 等離子體刻蝕 常見濕法蝕刻技術 CVD化學氣相沉積 是利用熱能 電漿放電或紫外光照射等化學反應的方式 在反應器內(nèi)將反應物 通常為氣體 生成固態(tài)的生成物 并在晶片表面沉積形成穩(wěn)定固態(tài)薄膜 film 的一種沉積技術 CVD技術是半導體IC制程中運用極為廣泛的薄膜形成方法 如介電材料 dielectrics 導體或半導體等薄膜材料幾乎都能用CVD技術完成 化學氣相沉積CVD 化學氣相沉積技術 常用的CVD技術有 1 常壓化學氣相沈積 APCVD 2 低壓化學氣相沈積 LPCVD 3 電漿輔助化學氣相沈積 PECVD 較為常見的CVD薄膜包括有 二氣化硅 通常直接稱為氧化層 氮化硅 多晶硅 耐火金屬與這類金屬之其硅化物 物理氣相沈積 PVD 主要是一種物理制程而非化學制程 此技術一般使用氬等鈍氣 藉由在高真空中將氬離子加速以撞擊濺鍍靶材后 可將靶材原子一個個濺擊出來 并使被濺擊出來的材質 通常為鋁 鈦或其合金 如雪片般沉積在晶圓表面 PVD以真空 測射 離子化或離子束等方法使純金屬揮發(fā) 與碳化氫 氮氣等氣體作用 加熱至400 600 約1 3小時 後 蒸鍍碳化物 氮化物 氧化物及硼化物等1 10 m厚之微細粒狀薄膜 PVD可分為三種技術 1 蒸鍍 Evaporation 2 分子束磊晶成長 MolecularBeamEpitaxy MBE 3 濺鍍 Sputter 解離金屬電漿 淘氣鬼 物理氣相沉積技術 解離金屬電漿是最近發(fā)展出來的物理氣相沉積技術 它是在目標區(qū)與晶圓之間 利用電漿 針對從目標區(qū)濺擊出來的金屬原子 在其到達晶圓之前 加以離子化 離子化這些金屬原子的目的是 讓這些原子帶有電價 進而使其行進方向受到控制 讓這些原子得以垂直的方向往晶圓行進 就像電漿蝕刻及化學氣相沉積制程 這樣做可以讓這些金屬原子針對極窄 極深的結構進行溝填 以形成極均勻的表層 尤其是在最底層的部份 離子植入 IonImplant 離子植入技術可將摻質以離子型態(tài)植入半導體組件的特定區(qū)域上 以獲得精確的電子特性 這些離子必須先被加速至具有足夠能量與速度 以穿透 植入 薄膜 到達預定的植入深度 離子植入制程可對植入?yún)^(qū)內(nèi)的摻質濃度加以精密控制 基本上 此摻質濃度 劑量 系由離子束電流 離子束內(nèi)之總離子數(shù) 與掃瞄率 晶圓通過離子束之次數(shù) 來控制 而離子植入之深度則由離子束能量之大小來決定 化學機械研磨技術 化學機械研磨技術 化學機器磨光 CMP 兼具有研磨性物質的機械式研磨與酸堿溶液的化學式研磨兩種作用 可以使晶圓表面達到全面性的平坦化 以利后續(xù)薄膜沉積之進行 在CMP制程的硬設備中 研磨頭被用來將晶圓壓在研磨墊上并帶動晶圓旋轉 至于研磨墊則以相反的方向旋轉 在進行研磨時 由研磨顆粒所構成的研漿會被置于晶圓與研磨墊間 影響CMP制程的變量包括有 研磨頭所施的壓力與晶圓的平坦度 晶圓與研磨墊的旋轉速度 研漿與研磨顆粒的化學成份 溫度 以及研磨墊的材質與磨損性等等 制程監(jiān)控 量測芯片內(nèi)次微米電路之微距 以確保制程之正確性 一般而言 只有在微影圖案 照相平版印刷的patterning 與后續(xù)之蝕刻制程執(zhí)行后 才會進行微距的量測 光罩檢測 Retical檢查 光罩是高精密度的石英平板 是用來制作晶圓上電子電路圖像 以利集成電路的制作 光罩必須是完美無缺 才能呈現(xiàn)完整的電路圖像 否則不完整的圖像會被復制到晶圓上 光罩檢測機臺則是結合影像掃描技術與先進的影像處理技術 捕捉圖像上的缺失 當晶圓從一個制程往下個制程進行時 圖案晶圓檢測系統(tǒng)可用來檢測出晶圓上是否有瑕疵包括有微塵粒子 斷線 短路 以及其它各式各樣的問題 此外 對已印有電路圖案的圖案晶圓成品而言 則需要進行深次微米范圍之瑕疵檢測 一般來說 圖案晶圓檢測系統(tǒng)系以白光或雷射光來照射晶圓表面 再由一或多組偵測器接收自晶圓表面繞射出來的光線 并將該影像交由高功能軟件進行底層圖案消除 以辨識并發(fā)現(xiàn)瑕疵 銅制程技術 在傳統(tǒng)鋁金屬導線無法突破瓶頸之情況下 經(jīng)過多年的研究發(fā)展 銅導線已經(jīng)開始成為半導體材料的主流 由于銅的電阻值比鋁還小 因此可在較小的面積上承載較大的電流 讓廠商得以生產(chǎn)速度更快 電路更密集 且效能可提升約30 40 的芯片 亦由于銅的抗電子遷移 電版移民 能力比鋁好 因此可減輕其電移作用 提高芯片的可靠度 在半導體制程設備供貨商中 只有應用材料公司能提供完整的銅制程全方位解決方案與技術 包括薄膜沉積 蝕刻 電化學電鍍及化學機械研磨等 半導體制造過程 後段 BackEnd 后工序構裝 Packaging IC構裝依使用材料可分為陶瓷 ceramic 及塑膠 plastic 兩種 而目前商業(yè)應用上則以塑膠構裝為主 以塑膠構裝中打線接合為例 其步驟依序為晶片切割 diesaw 黏晶 diemount diebond 銲線 wirebond 封膠 mold 剪切 成形 trim form 印字 mark 電鍍 plating 及檢驗 inspection 等 測試制程 InitialTestandFinalTest 1晶片切割 DieSaw 晶片切割之目的為將前製程加工完成之晶圓上一顆顆之晶粒 die 切割分離 舉例來說 以0 2微米制程技術生產(chǎn) 每片八寸晶圓上可制作近六百顆以上的64M微量 欲進行晶片切割 首先必須進行晶圓黏片 而後再送至晶片切割機上進行切割 切割完後之晶粒井然有序排列於膠帶上 而框架的支撐避免了膠帶的皺摺與晶粒之相互碰撞 2黏晶 DieBond 黏晶之目的乃將一顆顆之晶粒置於導線架上並以銀膠 epoxy 黏著固定 黏晶完成後之導線架則經(jīng)由傳輸設備送至彈匣 magazine 內(nèi) 以送至下一製程進行銲線 3銲線 WireBond IC構裝製程 Packaging 則是利用塑膠或陶瓷包裝晶粒與配線以成積體電路 IntegratedCircuit 簡稱IC 此製程的目的是為了製造出所生產(chǎn)的電路的保護層 避免電路受到機械性刮傷或是高溫破壞 最後整個積體電路的周圍會向外拉出腳架 Pin 稱之為打線 作為與外界電路板連接之用 4封膠 Mold 封膠之主要目的為防止?jié)駳庥赏獠壳秩?以機械方式支持導線 內(nèi)部產(chǎn)生熱量之去除及提供能夠手持之形體 其過程為將導線架置於框架上並預熱 再將框架置於壓模機上的構裝模上 再以樹脂充填並待硬化 5剪切 成形 Trim Form 剪切之目的為將導線架上構裝完成之晶粒獨立分開 並把不需要的連接用材料及部份凸出之樹脂切除 dejunk 成形之目的則是將外引腳壓成各種預先設計好之形狀 以便於裝置於電路版上使用 剪切與成形主要由一部衝壓機配上多套不同製程之模具 加上進料及出料機構所組成 6印字 Mark 印字乃將字體印於構裝完的膠體之上 其目的在於註明商品之規(guī)格及製造者等資訊 7檢驗 Inspection 晶片切割之目的為將前製程加工完成之晶圓上一顆顆之檢驗之目的為確定構裝完成之產(chǎn)品是否合於使用 其中項目包括諸如 外引腳之平整性 共面度 腳距 印字是否清晰及膠體是否有損傷等的外觀檢驗 8封裝 制程處理的最后一道手續(xù) 通常還包含了打線的過程 以金線連接芯片與導線架的線路 再封裝絕緣的塑料或陶瓷外殼 并測試集成電路功能是否正常 硅器件失效機理 1氧化層失效 針孔 熱電子效應2層間分離 AL Si Cu Si合金與襯底熱膨脹系數(shù)不匹配 3金屬互連及應力空洞4機械應力5電過應力 靜電積累6LATCH UP7離子污染 典型的測試和檢驗過程 1 芯片測試 wafersort 2 芯片目檢 dievisual 3 芯片粘貼測試 dieattach 4 壓焊強度測試 leadbondstrength 5 穩(wěn)定性烘焙 stabilizationbake 6 溫度循環(huán)測試 temperaturecycle 8 離心測試 constantacceleration 9 滲漏測試 leaktest 10 高低溫電測試11 高溫老化 burn in 12 老化后測試 post burn inelectricaltest 芯片封裝介紹 一 DIP雙列直插式封裝 DIP DualIn linePackage 絕大多數(shù)中小規(guī)模集成電路 IC 其引腳數(shù)一般不超過100個 DIP封裝具有以下特點 1 適合在PCB 印刷電路板 上穿孔焊接 操作方便 2 芯片面積與封裝面積之間的比值較大 故體積也較大 Intel系列CPU中8088就采用這種封裝形式 緩存 Cache 和早期的內(nèi)存芯片也是這種封裝形式 Through HoleAxial Radial DIP 雙列式插件 Use 用途 Dual Inline PackageClassletter 代號 DependValueCode 單位符號 MakingoncomponentTolerance 誤差 NoneOrientation 方向性 DotornotchPolarity 極性 None Through HoleAxial Radial SIP 單列式插件 Use 用途 Single Inline PackageforresistornetworkordiodearraysClassletter 代號 RP RNforresistornetwork DorCRfordiodearray ValueCode 單位符號 Valuemaybemarkedoncomponentinthefollowingway E g 8x2kmarkingforeight2Kresistorsinoneresistornetwork Tolerance 誤差 NoneOrientation 方向性 Dot bandornumberindicatepin1Polarity 極性 None SurfaceMountComponent 表面帖裝元件 SurfaceMountComponent 表面帖裝元件 PLCCDescription SmallOutlineIntegratedCircuit SOIC Classletter U IC AR C Q RLeadType J lead ofPins 20 84 Upto100 BodyType PlasticLeadPitch 50mils 1 27mm Orientation Dot notch stripeindicatepin1andleadcountscounterclockwise SurfaceMountComponent 表面帖裝元件 MELF 金屬電極表面連接元件 Description 描述 MetalElectrodeFace MELF havemetallizedterminalscylindricalbody MELFcomponentincludeZenerdiodes Resistors Capacitors andInductors Classletter DependsoncomponenttypeValueRange DependsoncomponenttypeTolerance DependsoncomponenttypeOrientation BypolarityPolarity Capacitorshaveabeveledanodeend Diodeshaveabandatthecathodeend 二 QFP塑料方型扁平式封裝和PFP塑料扁平組件式封裝 QFP PlasticQuadFlatPackage 封裝的芯片引腳之間距離很小 管腳很細 一般大規(guī)模或超大型集成電路都采用這種封裝形式 其引腳數(shù)一般在100個以上 用這種形式封裝的芯片必須采用SMD 表面安裝設備技術 將芯片與主板焊接起來 采用SMD安裝的芯片不必在主板上打孔 一般在主板表面上有設計好的相應管腳的焊點 將芯片各腳對準相應的焊點 即可實現(xiàn)與主板的焊接 用這種方法焊上去的芯片 如果不用專用工具是很難拆卸下來的 PFP PlasticFlatPackage 方式封裝的芯片與QFP方式基本相同 唯一的區(qū)別是QFP一般為正方形 而PFP既可以是正方形 也可以是長方形 QFP PFP封裝具有以下特點 SurfaceMountComponent PQFPDescription PlasticQuadFlatPackClassletter U IC AR C Q RLeadType Gull wing ofPins 44andupBodyType PlasticLeadPitch 12mils 0 3mm to25 6mils 0 65mm Orientation Dot notch stripeindicatepin1andleadcountscounterclockwise SurfaceMountComponent QFP MQFP Description QuadFlatPack QFP MetricQFP MQFP Classletter U IC AR C Q RLeadType Gull wing ofPins 44andupBodyType Plastic Alsometalandceramic LeadPitch 12mils 0 3mm to25 6mils 0 65mm Orientation Dot notch stripeindicatepin1andleadcountscounterclockwise BGA球柵陣列封裝 當IC的頻率超過100MHz時 傳統(tǒng)封裝方式可能會產(chǎn)生所謂的 CrossTalk 現(xiàn)象 而且當IC的管腳數(shù)大于208Pin時 傳統(tǒng)的封裝方式有其困難度 三 PGA插針網(wǎng)格陣列封裝 PGA PinGridArrayPackage 芯片封裝形式在芯片的內(nèi)外有多個方陣形的插針 每個方陣形插針沿芯片的四周間隔一定距離排列 根據(jù)引腳數(shù)目的多少 可以圍成2 5圈 安裝時 將芯片插入專門的PGA插座 為使CPU能夠更方便地安裝和拆卸 從486芯片開始 出現(xiàn)一種名為ZIF的CPU插座 專門用來滿足PGA封裝的CPU在安裝和拆卸上的要求 ZIF ZeroInsertionForceSocket 是指零插拔力的插座 把這種插座上的扳手輕輕抬起 CPU就可很容易 輕松地插入插座中 然后將扳手壓回原處 利用插座本身的特殊結構生成的擠壓力 將CPU的引腳與插座牢
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 商業(yè)勞務合同6篇
- 跨國企業(yè)合作框架合同:共拓國際市場
- 勞動合同糾紛趨勢分析
- 酒店管理特許經(jīng)營合同范本
- 商業(yè)合同范本:房屋買賣合同
- 權威版經(jīng)紀服務合同樣本集
- 2025年魚塘管理與保養(yǎng)合同模板
- 2025年加盟物流車輛協(xié)議標準文本
- 2025年土地估價委托協(xié)議官方
- 2025年住宅管理授權協(xié)議樣本
- 結婚函調(diào)報告表
- GB/T 21671-2018基于以太網(wǎng)技術的局域網(wǎng)(LAN)系統(tǒng)驗收測試方法
- 公司休假銷假單模板
- 經(jīng)鼻腸梗阻導管護理課件
- 統(tǒng)計學調(diào)查報告(共5篇)
- 外墻蜘蛛人施工方案
- 海洋工程裝備技術專業(yè)人才培養(yǎng)方案(高職)
- 教科版三年級科學下冊 《各種各樣的運動》 教學課件
- 浙江杭州余杭區(qū)余杭街道招考聘用編外人員16人(必考題)模擬卷及答案
- 腹腔穿刺術(僅供參考)課件
- 免費推廣軟件大全匯總
評論
0/150
提交評論