電子類公司筆試題精選_第1頁
電子類公司筆試題精選_第2頁
電子類公司筆試題精選_第3頁
電子類公司筆試題精選_第4頁
電子類公司筆試題精選_第5頁
已閱讀5頁,還剩48頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、電子類公司筆試題精選(包括 模擬電路、數(shù)字電路、ic基礎、數(shù)字電路、微機、信號與系統(tǒng)、嵌入式)2008-02-04 12:38數(shù)字電路1、同步電路和異步電路的區(qū)別是什么?(仕蘭微電子)2、什么是同步邏輯和異步邏輯?(漢王筆試)同步邏輯是時鐘之間有固定的因果關系。異步邏輯是各時鐘之間沒有固定的因果關系。3、什么是"線與"邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求?(漢王筆試)線與邏輯是兩個輸出信號相連可以實現(xiàn)與的功能。在硬件上,要用oc門來實現(xiàn),由于不用oc門可能使灌電流過大,而燒壞邏輯門。同時在輸出端口應加一個上拉電阻。4、什么是setup 和holdup時間?(漢王筆試)

2、5、setup和holdup時間,區(qū)別.(南山之橋)6、解釋setup time和hold time的定義和在時鐘信號延遲時的變化。(未知)7、解釋setup和hold time violation,畫圖說明,并說明解決辦法。(威盛via2003.11.06 上海筆試試題)setup/hold time 是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間。輸入信號應提前時鐘上升沿(如上升沿有效)t時間到達芯片,這個t就是建立時間-setup time.如不滿足setup time,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升

3、沿,數(shù)據(jù)才能被打入觸發(fā)器。保持時間是指觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時間。如果hold time不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。建立時間(setup time)和保持時間(hold time)。建立時間是指在時鐘邊沿前,數(shù)據(jù)信號需要保持不變的時間。保持時間是指時鐘跳變邊沿后數(shù)據(jù)信號需要保持不變的時間。如果不滿足建立和保持時間的話,那么dff將不能正確地采樣到數(shù)據(jù),將會出現(xiàn)metastability的情況。如果數(shù)據(jù)信號在時鐘沿觸發(fā)前后持續(xù)的時間均超過建立和保持時間,那么超過量就分別被稱為建立時間裕量和保持時間裕量。8、說說對數(shù)字邏輯中的競爭和冒險的理解,并舉例說明競爭和冒險怎樣消

4、除。(仕蘭微電子)9、什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?(漢王筆試)在組合邏輯中,由于門的輸入信號通路中經(jīng)過了不同的延時,導致到達該門的時間不一致叫競爭。產(chǎn)生毛刺叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現(xiàn)象。解決方法:一是添加布爾式的消去項,二是在芯片外部加電容。10、你知道那些常用邏輯電平?ttl與coms電平可以直接互連嗎?(漢王筆試)常用邏輯電平:12v,5v,3.3v;ttl和cmos不可以直接互連,由于ttl是在0.3-3.6v之間,而cmos則是有在12v的有在5v的。cmos輸出接到ttl是可以直接互連。ttl接到cmos需要在輸出端口加一上拉電阻接到5v或者

5、12v。11、如何解決亞穩(wěn)態(tài)。(飛利浦大唐筆試)亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定時間段內達到一個可確認的狀態(tài)。當一個觸發(fā)器進入亞穩(wěn)態(tài)時,既無法預測該單元的輸出電平,也無法預測何時輸出才能穩(wěn)定在某個正確的電平上。在這個穩(wěn)定期間,觸發(fā)器輸出一些中間級電平,或者可能處于振蕩狀態(tài),并且這種無用的輸出電平可以沿信號通道上的各個觸發(fā)器級聯(lián)式傳播下去。12、ic設計中同步復位與 異步復位的區(qū)別。(南山之橋)13、moore 與 meeley狀態(tài)機的特征。(南山之橋)14、多時域設計中,如何處理信號跨時域。(南山之橋)15、給了reg的setup,hold時間,求中間組合邏輯的delay范圍。(飛利浦大唐筆試)

6、delay < period - setup hold16、時鐘周期為t,觸發(fā)器d1的建立時間最大為t1max,最小為t1min。組合邏輯電路最大延遲為t2max,最小為t2min。問,觸發(fā)器d2的建立時間t3和保持時間應滿足什么條件。(華為)17、給出某個一般時序電路的圖,有tsetup,tdelay,tck->q,還有 clock的delay,寫出決定最大時鐘的因素,同時給出表達式。(威盛via 2003.11.06 上海筆試試題)18、說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺點。(威盛via 2003.11.06 上海筆試試題)19、一個四級的mux,其中第二級信號為關鍵信號如何改善ti

7、ming。(威盛via2003.11.06 上海筆試試題)20、給出一個門級的圖,又給了各個門的傳輸延時,問關鍵路徑是什么,還問給出輸入,使得輸出依賴于關鍵路徑。(未知)21、邏輯方面數(shù)字電路的卡諾圖化簡,時序(同步異步差異),觸發(fā)器有幾種(區(qū)別,優(yōu)點),全加器等等。(未知)22、卡諾圖寫出邏輯表達使。(威盛via 2003.11.06 上海筆試試題)23、化簡f(a,b,c,d)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)24、please show the cmos inverter schmatic,layout and its cross sectionw

8、ith p-well process.plot its transfer curve (vout-vin) and also explain theoperation region of pmos and nmos for each segment of the transfer curve? (威盛筆試題circuit design-beijing-03.11.09)25、to design a cmos invertor with balance rise and fall time,please definethe ration of channel width of pmos and

9、nmos and explain?26、為什么一個標準的倒相器中p管的寬長比要比n管的寬長比大?(仕蘭微電子)27、用mos管搭出一個二輸入與非門。(揚智電子筆試)28、please draw the transistor level schematic of a cmos 2 input and gate andexplain which input has faster response for output rising edge.(less delaytime)。(威盛筆試題circuit design-beijing-03.11.09)29、畫出not,nand,nor的符號,真值表

10、,還有transistor level的電路。(infineon筆試)30、畫出cmos的圖,畫出tow-to-one mux gate。(威盛via 2003.11.06 上海筆試試題)31、用一個二選一mux和一個inv實現(xiàn)異或。(飛利浦大唐筆試)32、畫出y=a*b+c的cmos電路圖。(科廣試題)33、用邏輯們和cmos電路實現(xiàn)ab+cd。(飛利浦大唐筆試)34、畫出cmos電路的晶體管級電路圖,實現(xiàn)y=a*b+c(d+e)。(仕蘭微電子)35、利用4選1實現(xiàn)f(x,y,z)=xz+yz'。(未知)36、給一個表達式f=xxxx+xxxx+xxxxx+xxxx用最少數(shù)量的與非門

11、實現(xiàn)(實際上就是化簡)。37、給出一個簡單的由多個not,nand,nor組成的原理圖,根據(jù)輸入波形畫出各點波形。(infineon筆試)38、為了實現(xiàn)邏輯(a xor b)or (c and d),請選用以下邏輯中的一種,并說明為什么?1)inv 2)and 3)or 4)nand 5)nor 6)xor 答案:nand(未知)39、用與非門等設計全加法器。(華為)40、給出兩個門電路讓你分析異同。(華為)41、用簡單電路實現(xiàn),當a為輸入時,輸出b波形為(仕蘭微電子)42、a,b,c,d,e進行投票,多數(shù)服從少數(shù),輸出是f(也就是如果a,b,c,d,e中1的個數(shù)比0多,那么f輸出為1,否則f

12、為0),用與非門實現(xiàn),輸入數(shù)目沒有限制。(未知)43、用波形表示d觸發(fā)器的功能。(揚智電子筆試)44、用傳輸門和倒向器搭一個邊沿觸發(fā)器。(揚智電子筆試)45、用邏輯們畫出d觸發(fā)器。(威盛via 2003.11.06 上海筆試試題)46、畫出dff的結構圖,用verilog實現(xiàn)之。(威盛)47、畫出一種cmos的d鎖存器的電路圖和版圖。(未知)48、d觸發(fā)器和d鎖存器的區(qū)別。(新太硬件面試)49、簡述latch和filp-flop的異同。(未知)50、latch和dff的概念和區(qū)別。(未知)51、latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級描述中l(wèi)atch如何產(chǎn)生的

13、。(南山之橋)52、用d觸發(fā)器做個二分顰的電路.又問什么是狀態(tài)圖。(華為)53、請畫出用d觸發(fā)器實現(xiàn)2倍分頻的邏輯電路?(漢王筆試)54、怎樣用d觸發(fā)器、與或非門組成二分頻電路?(東信筆試)55、how many flip-flop circuits are needed to divide by 16? (intel) 16分頻?56、用filp-flop和logic-gate設計一個1位加法器,輸入carryin和current-stage,輸出carryout和next-stage. (未知)57、用d觸發(fā)器做個4進制的計數(shù)。(華為)58、實現(xiàn)n位johnson counter,n=5。

14、(南山之橋)59、用你熟悉的設計方式設計一個可預置初值的7進制循環(huán)計數(shù)器,15進制的呢?(仕蘭微電子)60、數(shù)字電路設計當然必問verilog/vhdl,如設計計數(shù)器。(未知)61、blocking nonblocking 賦值的區(qū)別。(南山之橋)62、寫異步d觸發(fā)器的verilog module。(揚智電子筆試)模擬電路1基爾霍夫定理的內容是什么?(仕蘭微電子) 基爾霍夫電流定律是一個電荷守恒定律,即在一個電路中流入一個節(jié)點的電荷與流出同一個節(jié)點的電荷相等.基爾霍夫電壓定律是一個能量守恒定律,即在一個回路中回路電壓之和為零.2、平板電容公式(c=s/4kd)。(未知) 3

15、、最基本的如三極管曲線特性。(未知) 4、描述反饋電路的概念,列舉他們的應用。(仕蘭微電子) 5、負反饋種類(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);負反饋的優(yōu)點(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非 線性失真,有效地擴展放大器的通頻帶,自動調節(jié)作用)(未知) 6、放大電路的頻率補償?shù)哪康氖鞘裁?,有哪些方法?(仕蘭微電子) 7、頻率響應,如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個方法。(未知) 8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。(凹凸) 9、基本放大電路種類(電

16、壓放大器,電流放大器,互導放大器和互阻放大器),優(yōu)缺點,特別是廣泛采用差分結構的原因。(未知) 10、給出一差分電路,告訴其輸出電壓y 和y-,求共模分量和差模分量。(未知) 11、畫差放的兩個輸入管。(凹凸) 12、畫出由運放構成加法、減法、微分、積分運算的電路原理圖。并畫出一個晶體管級的運放電路。(仕蘭微電子) 13、用運算放大器組成一個10倍的放大器。(未知) 14、給出一個簡單電路,讓你分析輸出電壓的特性(就是個積分電路),并求輸出端某點的rise/fall時間。(infineon筆試試題) 15、電阻r和電容c串聯(lián),輸入電壓

17、為r和c之間的電壓,輸出電壓分別為c上電壓和r上電壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾波器。當rc<q,還有 clock的delay,寫出決定最大時鐘的因素,同時給出表達式。(威盛via 2003.11.06 上海筆試試題) 18、說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺點。(威盛via 2003.11.06 上海筆試試題) 19、一個四級的mux,其中第二級信號為關鍵信號 如何改善timing。(威盛via2003.11.06上海筆試試題) 20、給出一個門級的圖,又給了各個門的傳輸延時,問關鍵路徑是什么,還問給出輸入,使得輸出

18、依賴于關鍵路徑。(未知) 21、邏輯方面數(shù)字電路的卡諾圖化簡,時序(同步異步差異),觸發(fā)器有幾種(區(qū)別,優(yōu)點),全加器等等。(未知) 22、卡諾圖寫出邏輯表達使。(威盛via 2003.11.06 上海筆試試題) 23、化簡f(a,b,c,d)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛) 24、please show the cmos inverter schmatic,layout and its cross sectionwith p-well process.plot its transfer curve (vout-

19、vin) and also explain the operationregion of pmos and nmos for each segment of the transfer curve? (威盛筆試題circuit design-beijing-03.11.09) 25、to design a cmos invertor with balance rise and fall time,please define the ration of channel of pmos and nmos and explain? 26、為什么一個標準的倒相器中p管的寬長比要比n管

20、的寬長比大?(仕蘭微電子) 27、用mos管搭出一個二輸入與非門。(揚智電子筆試) 28、please draw the transistor level schematic of a cmos 2 input and gate and explain which input has faster res0824ponse for output rising edge.(less delaytime)。(威盛筆試題circuit design-beijing-03.11.09) 29、畫出not,nand,nor的符號,真值表,還有transistor

21、level的電路。(infineon筆試) 30、畫出cmos的圖,畫出tow-to-one mux gate。(威盛via 2003.11.06 上海筆試試題)31、用一個二選一mux和一個inv實現(xiàn)異或。(飛利浦大唐筆試) 32、畫出y=a*b c的cmos電路圖。(科廣試題) 33、用邏輯們和cmos電路實現(xiàn)ab cd。(飛利浦大唐筆試) 34、畫出cmos電路的晶體管級電路圖,實現(xiàn)y=a*b c(d e)。(仕蘭微電子) 35、利用4選1實現(xiàn)f(x,y,z)=xz yz。(未知) 36、給一個表達式f=xxxx xxxx xx

22、xxx xxxx用最少數(shù)量的與非門實現(xiàn)(實際上就是化簡)。 37、給出一個簡單的由多個not,nand,nor組成的原理圖,根據(jù)輸入波形畫出各點波形。(infineon筆試) 38、為了實現(xiàn)邏輯(a xor b)or (c and d),請選用以下邏輯中的一種,并說明為什么?1)inv 2)and 3)or 4)nand 5)nor 6)xor 答案:nand(未知) 39、用與非門等設計全加法器。(華為) 40、給出兩個門電路讓你分析異同。(華為) 41、用簡單電路實現(xiàn),當a為輸入時,輸出b波形為(仕蘭微電子) 42、a,b,c,d

23、,e進行投票,多數(shù)服從少數(shù),輸出是f(也就是如果a,b,c,d,e中1的個數(shù)比0 多,那么f輸出為1,否則f為0),用與非門實現(xiàn),輸入數(shù)目沒有限制。(未知) 43、用波形表示d觸發(fā)器的功能。(揚智電子筆試) 44、用傳輸門和倒向器搭一個邊沿觸發(fā)器。(揚智電子筆試) 45、用邏輯們畫出d觸發(fā)器。(威盛via 2003.11.06 上海筆試試題) 46、畫出dff的結構圖,用verilog實現(xiàn)之。(威盛) 47、畫出一種cmos的d鎖存器的電路圖和版圖。(未知) 48、d觸發(fā)器和d鎖存器的區(qū)別。(新太硬件面試) 49、

24、簡述latch和filp-flop的異同。(未知) 50、latch和dff的概念和區(qū)別。(未知) 51、latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級描述中l(wèi)atch如何產(chǎn)生的。(南山之橋) 52、用d觸發(fā)器做個二分顰的電路.又問什么是狀態(tài)圖。(華為) 53、請畫出用d觸發(fā)器實現(xiàn)2倍分頻的邏輯電路?(漢王筆試) 54、怎樣用d觸發(fā)器、與或非門組成二分頻電路?(東信筆試) 55、how many flip-flop circuits are needed to divide by 16? (intel) 1

25、6分頻?56、用filp-flop和logic-gate設計一個1位加法器,輸入carryin和current-stage,輸出carryout和next-stage. (未知) 57、用d觸發(fā)器做個4進制的計數(shù)。(華為) 58、實現(xiàn)n位johnson counter,n=5。(南山之橋) 59、用你熟悉的設計方式設計一個可預置初值的7進制循環(huán)計數(shù)器,15進制的呢?(仕蘭微電子) 60、數(shù)字電路設計當然必問verilog/vhdl,如設計計數(shù)器。(未知) 61、blocking nonblocking 賦值的區(qū)別。(南山之橋) 62、

26、寫異步d觸發(fā)器的verilog module。(揚智電子筆試) module dff8(clk , res0824et, d, q); input clk; input res0824et; input 7:0 d; output 7:0 q; reg 7:0 q; always (posedge clk or posedge res0824et) if(res0824et) q <= 0; else q <= d; endmodule 63、用d觸發(fā)器

27、實現(xiàn)2倍分頻的verilog描述? (漢王筆試) module divide2( clk , clk_o, res0824et); input clk , res0824et; output clk_o; wire in; reg out ; always ( posedge clk or posedge res0824et) if ( res0824et) out <= 0; else out <= in; assign in = out; assign clk

28、_o = out; endmodule 64、可編程邏輯器件在現(xiàn)代電子設計中越來越重要,請問:a) 你所知道的可編程邏輯器件有哪些? b) 試用vhdl或verilog、able描述8位d觸發(fā)器邏輯。(漢王筆試) pal,pld,cpld,fpga。 module dff8(clk , res0824et, d, q); input clk; input res0824et; input d; output q; reg q; always (posedge clk or posedge res

29、0824et) if(res0824et) q <= 0; else q <= d; endmodule 65、請用hdl描述四位的全加法器、5分頻電路。(仕蘭微電子) 66、用verilog或vhdl寫一段代碼,實現(xiàn)10進制計數(shù)器。(未知) 67、用verilog或vhdl寫一段代碼,實現(xiàn)消除一個glitch。(未知) 68、一個狀態(tài)機的題目用verilog實現(xiàn)(不過這個狀態(tài)機畫的實在比較差,很容易誤解的)。(威盛via 2003.11.06 上海筆試試題) 69、描述一個交通信號

30、燈的設計。(仕蘭微電子) 70、畫狀態(tài)機,接受1,2,5分錢的賣報機,每份報紙5分錢。(揚智電子筆試) 71、設計一個自動售貨機系統(tǒng),賣soda水的,只能投進三種硬幣,要正確的找回錢數(shù)。(1)畫出fsm(有限狀態(tài)機);(2)用verilog編程,語法要符合fpga設計的要求。(未知) 72、設計一個自動飲料售賣機,飲料10分錢,硬幣有5分和10分兩種,并考慮找零:(1)畫出fsm(有限狀態(tài)機);(2)用verilog編程,語法要符合fpga設計的要求;(3)設計工程中可使用的工具及設計大致過程。(未知) 73、畫出可以檢測10010串的狀態(tài)圖,并veri

31、log實現(xiàn)之。(威盛) 74、用fsm實現(xiàn)101101的序列檢測模塊。(南山之橋) a為輸入端,b為輸出端,如果a連續(xù)輸入為1101則b輸出為1,否則為0。例如a: 0001100110110100100110 b: 0000000000100100000000 請畫出state machine;請用rtl描述其state machine。(未知) 75、用verilog/vddl檢測stream中的特定字符串(分狀態(tài)用狀態(tài)機寫)。(飛利浦大唐筆試) 76、用verilog/vhdl寫一個fifo控制器(包括空,滿,半滿信號)。(飛利

32、浦大唐筆試)77、現(xiàn)有一用戶需要一種集成電路產(chǎn)品,要求該產(chǎn)品能夠實現(xiàn)如下功能:y=lnx,其中,x為4位二進制整數(shù)輸入信號。y為二進制小數(shù)輸出,要求保留兩位小數(shù)。電源電壓為35v假設公司接到該項目后,交由你來負責該產(chǎn)品的設計,試討論該產(chǎn)品的設計全程。(仕蘭微電子) 78、sram,falsh memory,及dram的區(qū)別?(新太硬件面試) 79、給出單管dram的原理圖(西電版數(shù)字電子技術基礎作者楊頌華、馮毛官205頁圖9 14b),問你有什么辦法提高refres0824h time,總共有5個問題,記不起來了。(降低溫度,增大電容存儲容量)(infineon筆

33、試) 80、please draw schematic of a common sram cell with 6 transistors,point out which nodes can store data and which node is word line control? (威盛筆試題circuit design-beijing-03.11.09) 81、名詞:sram,ssram,sdram 名詞irq,bios,usb,vhdl,sdr irq: interrupt request     bios: bas

34、ic input output system   usb: universal serial bus vhdl: vhic hardware description language    sdr: single data rate 壓控振蕩器的英文縮寫(vco)。動態(tài)隨機存儲器的英文縮寫(dram)。 名詞解釋,無聊的外文縮寫罷了,比如pci、ecc、ddr、interrupt、pipeline irq,bios,usb,vhdl,vlsi vco(壓控振蕩器) ram (動態(tài)隨機存儲器),fir iir dft

35、(離散傅立葉變換)或者是中文的,比如:a.量化誤差 b.直方圖 c.白平衡ic設計基礎(流程、工藝、版圖、器件)1、我們公司的產(chǎn)品是集成電路,請描述一下你對集成電路的認識,列舉一些與集成電路相關的內容(如講清楚模擬、數(shù)字、雙極型、cmos、mcu、risc、cisc、dsp、asic、fpga等的概念)。(仕蘭微面試題目)2、fpga和asic的概念,他們的區(qū)別。(未知)答案:fpga是可編程asic。asic:專用集成電路,它是面向專門用途的電路,專門為一個用戶設計和制造的。根據(jù)一個用戶的特定要求,能以低研制成本,短、交貨周期供貨的全定制,半定制集成電路。與門陣列等其它asic(applic

36、ation specific ic)相比,它們又具有設計開發(fā)周期短、設計制造成本低、開發(fā)工具先進、標準產(chǎn)品無需測試、質量穩(wěn)定以及可實時在線檢驗等優(yōu)點3、什么叫做otp片、掩膜片,兩者的區(qū)別何在?(仕蘭微面試題目)4、你知道的集成電路設計的表達方式有哪幾種?(仕蘭微面試題目)5、描述你對集成電路設計流程的認識。(仕蘭微面試題目)6、簡述fpga等可編程邏輯器件設計流程。(仕蘭微面試題目)7、ic設計前端到后端的流程和eda工具。(未知)8、從rtl synthesis到tape out之間的設計flow,并列出其中各步使用的tool.(未知)9、asic的design flow。(威盛via 2

37、003.11.06 上海筆試試題)10、寫出asic前期設計的流程和相應的工具。(威盛)11、集成電路前段設計流程,寫出相關的工具。(揚智電子筆試)先介紹下ic開發(fā)流程:1.)代碼輸入(design input)用vhdl或者是verilog語言來完成器件的功能描述,生成hdl代碼語言輸入工具:summit visualhdl            mentor renior圖形輸入:    composer(cadence);  &#

38、160;          viewlogic (viewdraw)2.)電路仿真(circuit simulation)將vhd代碼進行先前邏輯仿真,驗證功能描述是否正確數(shù)字電路仿真工具:    verolog: cadence    verolig-xl              synopsys 

39、60;  vcs              mentor      modle-sim    vhdl :    cadence    nc-vhdl              synops

40、ys    vss              mentor      modle-sim模擬電路仿真工具:              *anti hspice pspice,spectre micro microwave:   

41、eesoft : hp3.)邏輯綜合(synthesis tools)邏輯綜合工具可以將設計思想vhd代碼轉化成對應一定工藝手段的門級電路;將初級仿真中所沒有考慮的門沿(gates delay)反標到生成的門級網(wǎng)表中,返回電路仿真階段進行再仿真。最終仿真結果生成的網(wǎng)表稱為物理網(wǎng)表。12、請簡述一下設計后端的整個流程?(仕蘭微面試題目)13、是否接觸過自動布局布線?請說出一兩種工具軟件。自動布局布線需要哪些基本元素?(仕蘭微面試題目)14、描述你對集成電路工藝的認識。(仕蘭微面試題目)15、列舉幾種集成電路典型工藝。工藝上常提到0.25,0.18指的是什么?(仕蘭微面試題目)16、請描述一下國內

42、的工藝現(xiàn)狀。(仕蘭微面試題目)17、半導體工藝中,摻雜有哪幾種方式?(仕蘭微面試題目)18、描述cmos電路中閂鎖效應產(chǎn)生的過程及最后的結果?(仕蘭微面試題目)19、解釋latch-up現(xiàn)象和antenna effect和其預防措施.(未知)20、什么叫l(wèi)atchup?(科廣試題)21、什么叫窄溝效應? (科廣試題)22、什么是nmos、pmos、cmos?什么是增強型、耗盡型?什么是pnp、npn?他們有什么差別?(仕蘭微面試題目)23、硅柵coms工藝中n阱中做的是p管還是n管,n阱的阱電位的連接有什么要求?(仕蘭微面試題目)24、畫出cmos晶體管的cross-over圖(應該是縱剖面圖

43、),給出所有可能的傳輸特性和轉移特性。(infineon筆試試題)25、以interver為例,寫出n阱cmos的process流程,并畫出剖面圖。(科廣試題)26、please explain how we describe the resistance in semiconductor. compare the resistance of a metal,poly and diffusion in tranditional cmos process.(威盛筆試題circuit design-beijing-03.11.09)27、說明mos一半工作在什么區(qū)。(凹凸的題目和面試)2

44、8、畫p-bulk 的nmos截面圖。(凹凸的題目和面試)29、寫schematic note(?), 越多越好。(凹凸的題目和面試)30、寄生效應在ic設計中怎樣加以克服和利用。(未知)31、太底層的mos管物理特性感覺一般不大會作為筆試面試題,因為全是微電子物理,公式推導太羅索,除非面試出題的是個老學究。ic設計的話需要熟悉的軟件: cadence, synopsys, avant,unix當然也要大概會操作。32、unix 命令cp -r, rm,uname。(揚智電子筆試)單片機、mcu、計算機原理1、簡單描述一個單片機系統(tǒng)的主要組成模塊,并說明各模塊之間的數(shù)據(jù)流流向和控制流

45、流向。簡述單片機應用系統(tǒng)的設計原則。(仕蘭微面試題目)2、畫出8031與2716(2k*8rom)的連線圖,要求采用三-八譯碼器,8031的p2.5,p2.4和p2.3參加譯碼,基本地址范圍為3000h-3fffh。該2716有沒有重疊地址?根據(jù)是什么?若有,則寫出每片2716的重疊地址范圍。(仕蘭微面試題目)3、用8051設計一個帶一個8*16鍵盤加驅動八個數(shù)碼管(共陽)的原理圖。(仕蘭微面試題目)4、pci總線的含義是什么?pci總線的主要特點是什么? (仕蘭微面試題目)5、中斷的概念?簡述中斷的過程。(仕蘭微面試題目)6、如單片機中斷幾個/類型,編中斷程序注意什么問題;(未知)7、要用一

46、個開環(huán)脈沖調速系統(tǒng)來控制直流電動機的轉速,程序由8051完成。簡單原理如下:由p3.4輸出脈沖的占空比來控制轉速,占空比越大,轉速越快;而占空比由k7-k0八個開關來設置,直接與p1口相連(開關撥到下方時為"0",撥到上方時為"1",組成一個八位二進制數(shù)n),要求占空比為n/256。 (仕蘭微面試題目) 下面程序用計數(shù)法來實現(xiàn)這一功能,請將空余部分添完整。  mov p1,#0ffh  loop1 :mov r4,#0ffh  -  mov r3,#00h  loop2 :mov a,p1  -

47、  subb a,r3  jnz skp1  -  skp1:mov c,70h  mov p3.4,c  acall delay :此延時子程序略  -  -  ajmp loop1 8、單片機上電后沒有運轉,首先要檢查什么?(東信筆試題)9、what is pc chipset? (揚智電子筆試)芯片組(chipset)是主板的核心組成部分,按照在主板上的排列位置的不同,通常分為北橋芯片和南橋芯片。北橋芯片提供對cpu的類型和主頻、內存的類型和最大容量、isa/pci/agp插槽、ecc糾錯

48、等支持。南橋芯片則提供對kbc(鍵盤控制器)、rtc(實時時鐘控制器)、usb(通用串行總線)、ultra dma/33(66)eide數(shù)據(jù)傳輸方式和acpi(高級能源管理)等的支持。其中北橋芯片起著主導性的作用,也稱為主橋(host bridge)。除了最通用的南北橋結構外,目前芯片組正向更高級的加速集線架構發(fā)展,intel的8xx系列芯片組就是這類芯片組的代表,它將一些子系統(tǒng)如ide接口、音效、modem和usb直接接入主芯片,能夠提供比pci總線寬一倍的帶寬,達到了266mb/s。10、如果簡歷上還說做過cpu之類,就會問到諸如cpu如何工作,流水線之類的問題。(未知)11、計算機的基本

49、組成部分及其各自的作用。(東信筆試題)12、請畫出微機接口電路中,典型的輸入設備與微機接口邏輯示意圖(數(shù)據(jù)接口、控制接口、所存器/緩沖器)。 (漢王筆試)13、cache的主要部分什么的。(威盛via 2003.11.06 上海筆試試題)14、同步異步傳輸?shù)牟町悾ㄎ粗?5、串行通信與同步通信異同,特點,比較。(華為面試題)16、rs232c高電平脈沖對應的ttl邏輯是?(負邏輯?) (華為面試題)信號與系統(tǒng)1、的話音頻率一般為3003400hz,若對其采樣且使信號不失真,其最小的采樣頻率應為多大?若采用8khz的采樣頻率,并采用8bit的pcm編碼,則存儲一秒鐘的信號數(shù)據(jù)量有多大?(仕蘭微面

50、試題目)2、什么耐奎斯特定律,怎么由模擬信號轉為數(shù)字信號。(華為面試題)3、如果模擬信號的帶寬為 5khz,要用8k的采樣率,怎么辦? (lucent) 兩路?4、信號與系統(tǒng):在時域與頻域關系。(華為面試題)5、給出時域信號,求其直流分量。(未知)6、給出一時域信號,要求(1)寫出頻率分量,(2)寫出其傅立葉變換級數(shù);(3)當波形經(jīng)過低通濾波器濾掉高次諧波而只保留一次諧波時,畫出濾波后的輸出波形。(未知)7、sketch 連續(xù)正弦信號和連續(xù)矩形波(都有圖)的傅立葉變換 。(infineon筆試試題)8、拉氏變換和傅立葉變換的表達式及聯(lián)系。(新太硬件面題)dsp、嵌入式、軟件等1、請用方框圖描述

51、一個你熟悉的實用數(shù)字信號處理系統(tǒng),并做簡要的分析;如果沒有,也可以自己設計一個簡單的數(shù)字信號處理系統(tǒng),并描述其功能及用途。(仕蘭微面試題目)2、數(shù)字濾波器的分類和結構特點。(仕蘭微面試題目)3、iir,fir濾波器的異同。(新太硬件面題)4、拉氏變換與z變換公式等類似東西,隨便翻翻書把如.h(n)=-a*h(n-1)+b*(n) a.求h(n)的z變換;b.問該系統(tǒng)是否為穩(wěn)定系統(tǒng);c.寫出fir數(shù)字濾波器的差分方程;(未知)5、dsp和通用處理器在結構上有什么不同,請簡要畫出你熟悉的一種dsp結構圖。(信威dsp軟件面試題)6、說說定點dsp和浮點dsp的定義(或者說出他們的區(qū)別)(信威dsp

52、軟件面試題)7、說說你對循環(huán)尋址和位反序尋址的理解.(信威dsp軟件面試題)8、請寫出【8,7】的二進制補碼,和二進制偏置碼。用q15表示出0.5和0.5.(信威dsp軟件面試題)9、dsp的結構(哈佛結構);(未知)10、嵌入式處理器類型(如arm),操作系統(tǒng)種類(vxworks,ucos,wince,linux),操作系統(tǒng)方面偏cs方向了,在cs篇里面講了;(未知)11、有一個ldo芯片將用于對手機供電,需要你對他進行評估,你將如何設計你的測試項目?12、某程序在一個嵌入式系統(tǒng)(200m cpu,50m sdram)中已經(jīng)最優(yōu)化了,換到零一個系統(tǒng)(300m cpu,50m sdram)中是

53、否還需要優(yōu)化? (intel) 13、請簡要描述huffman編碼的基本原理及其基本的實現(xiàn)方法。(仕蘭微面試題目)14、說出osi七層網(wǎng)絡協(xié)議中的四層(任意四層)。(仕蘭微面試題目)15、a) (仕蘭微面試題目)i nclude void testf(int*p)  *p+=1;  main()  int *n,m2; n=m; m0=1; m1=8; testf(n); printf("data value is %d ",*n); 

54、 - b) i nclude void testf(int*p)  *p+=1;  main() int *n,m2; n=m; m0=1; m1=8; testf(&n); printf(data value is %d",*n);  下面的結果是程序a還是程序b的? data value is 8 那么另一段程序的結果是什么? 16、那種排序方法最快? (華為面試題)17、寫出兩個排序

55、算法,問哪個好?(威盛)18、編一個簡單的求n!的程序 。(infineon筆試試題)19、用一種編程語言寫n!的算法。(威盛via 2003.11.06 上海筆試試題)20、用c語言寫一個遞歸算法求n!;(華為面試題) 21、給一個c的函數(shù),關于字符串和數(shù)組,找出錯誤;(華為面試題) 22、防火墻是怎么實現(xiàn)的? (華為面試題)23、你對哪方面編程熟悉?(華為面試題)24、冒泡排序的原理。(新太硬件面題)25、操作系統(tǒng)的功能。(新太硬件面題)26、學過的計算機語言及開發(fā)的系統(tǒng)。(新太硬件面題)27、一個農(nóng)夫發(fā)現(xiàn)圍成正方形的圍欄比長方形的節(jié)省4個木樁但是面積一樣.羊的數(shù)目和正

56、方形圍欄的樁子的個數(shù)一樣但是小于36,問有多少羊?(威盛)28、c語言實現(xiàn)統(tǒng)計某個cell在某.v文件調用的次數(shù)(這個題目真bt) (威盛via 2003.11.06 上海筆試試題)29、用c語言寫一段控制手機中馬達振子的驅動程序。(威勝)30、用perl或tcl/tk實現(xiàn)一段字符串識別和比較的程序。(未知)31、給出一個堆棧的結構,求中斷后顯示結果,主要是考堆棧壓入返回地址存放在低端地址還是高端。(未知)32、一些dos命令,如顯示文件,拷貝,刪除。(未知)33、設計一個類,使得該類任何形式的派生類無論怎么定義和實現(xiàn),都無法產(chǎn)生任何對象實例。(ibm)34、what is pre-

57、emption? (intel)35、what is the state of a process if a resource is not available? (intel)36、三個 float a,b,c;問值(a+b)+c=(b+a)+c, (a+b)+c=(a+c)+b。(intel) 37、把一個鏈表反向填空。 (lucent)38、x4+a*x3+x2+c*x+d 最少需要做幾次乘法? (dephi)_主觀題1、你認為你從事研發(fā)工作有哪些特點?(仕蘭微面試題目)2、說出你的最大弱點及改進方法。(威盛via 2003.11.06 上海筆試試題)3、說出你的理想。說出你想

58、達到的目標。 題目是英文出的,要用英文回答。(威盛via 2003.11.06 上海筆試試題)4、我們將研發(fā)人員分為若干研究方向,對協(xié)議和算法理解(主要應用在網(wǎng)絡通信、圖象語音壓縮方面)、電子系統(tǒng)方案的研究、用mcu、dsp編程實現(xiàn)電路功能、用asic設計技術設計電路(包括mcu、dsp本身)、電路功能模塊設計(包括模擬電路和數(shù)字電路)、集成電路后端設計(主要是指綜合及自動布局布線技術)、集成電路設計與工藝接口的研究。你希望從事哪方面的研究?(可以選擇多個方向。另外,已經(jīng)從事過相關研發(fā)的人員可以詳細描述你的研發(fā)經(jīng)歷)。(仕蘭微面試題目)5、請談談對一個系統(tǒng)設計的總體思路。針對這個思路

59、,你覺得應該具備哪些方面的知識?(仕蘭微面試題目)6、設想你將設計完成一個電子電路方案。請簡述用eda軟件(如protel)進行設計(包括原理圖和pcb圖)到調試出樣機的整個過程。在各環(huán)節(jié)應注意哪些問題?電源的穩(wěn)定,電容的選取,以及布局的大小。(漢王筆試) 共同的注意點 1.一般情況下,面試官主要根據(jù)你的簡歷提問,所以一定要對自己負責,把簡歷上的東西搞明白; 2.個別招聘針對性特別強,就招目前他們確的方向的人,這種情況下,就要投其所好,盡量介紹其所關心的東西。 3.其實技術面試并不難,但是由于很多東西都忘掉了,才覺得有些難。所以最好在面試前把該看的書看看

60、。 4.雖然說技術面試是實力的較量與體現(xiàn),但是不可否認,由于不用面試官/公司所專領域及愛好不同,也有面試也有很大的偶然性,需要冷靜對待。不能因為被拒,就否認自己或責罵公司。 5.面試時要take it easy,對越是自己鐘情的公司越要這樣。揚智電子筆試(硬件)題目第一題:用mos管搭出一個二輸入與非門。第二題:集成電路前段設計流程,寫出相關的工具。第三題:名詞irq,bios,usb,vhdl,sdr第四題:unix 命令cp -r, rm,uname第五題:用波形表示d觸發(fā)器的功能第六題:寫異步d觸發(fā)器的verilog module第七題:what is pc chipset?第八題:用傳輸門和倒向器搭一個邊沿觸發(fā)器第九題:畫狀態(tài)機,接受1,2,5分錢的賣報機,每份報紙5分錢揚智dsp筆試題目1.h(n)=-a*h(n-1)+b*(n)a.求h(n)的z變換b.問該系統(tǒng)是否為穩(wěn)定系統(tǒng)c.寫出fir數(shù)字濾波器的差分方程2.寫出下面模擬信號所需的最小采樣帶寬a.模擬信號的頻率范圍是04khzb.模

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論