通信系統(tǒng)課程設計_第1頁
通信系統(tǒng)課程設計_第2頁
通信系統(tǒng)課程設計_第3頁
通信系統(tǒng)課程設計_第4頁
通信系統(tǒng)課程設計_第5頁
已閱讀5頁,還剩19頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、武漢理工大學通信原理課程設計說明書課程設計任務書學生姓名: 程家豐 專業(yè)班級: 電信1306 指導教師: 王虹 工作單位: 信息工程學院 題 目: 數(shù)字基帶通信系統(tǒng)的設計與建模初始條件:(1)MAX+plus、Quartus II、ISE等軟件;(2)課程設計輔導書:通信原理課程設計指導(3)先修課程:數(shù)字電子技術、模擬電子技術、電子設計EDA、通信原理要求完成的主要任務: (包括課程設計工作量及其技術要求,以及說明書撰寫等具體要求)(1)課程設計時間:;(2)課程設計題目:數(shù)字基帶通信系統(tǒng)的設計與建模;(3)本課程設計統(tǒng)一技術要求:按照要求對題目進行邏輯分析,了解數(shù)字基帶通信系統(tǒng),畫出絕相變

2、換器與相絕變換器的仿真模型,并記錄實驗結(jié)果波形,對實驗結(jié)果進行分析;(4)課程設計說明書按學校“課程設計工作規(guī)范”中的“統(tǒng)一書寫格式”撰寫,并標明參考文獻至少5篇;(5)寫出本次課程設計的心得體會(至少500字)。時間安排:第19周參考文獻:段吉海.數(shù)字通信系統(tǒng)建模與設計.北京:電子工業(yè)出版社,2004 江國強.EDA技術與應用. 北京:電子工業(yè)出版社,2010 John G. Proakis.Digital Communications. 北京:電子工業(yè)出版社,2011指導教師簽名: 年 月 日系主任(或責任教師)簽名: 年 月 日目錄第一章 Quartus II 軟件概述11.1 Quar

3、tus II 簡介 11.2 quartusII 功能簡介2第二章 數(shù)字基帶通信系統(tǒng)概述22.1數(shù)字基帶通信簡介22.2數(shù)字基帶信號32.3 數(shù)字基帶傳輸32.4 數(shù)字基帶傳輸系統(tǒng)42.5 數(shù)字基帶傳輸?shù)囊蠹俺S么a型5第三章 數(shù)字基帶通信系統(tǒng)的設計與建模 53.1 原理介紹53.2 含絕相變換器和相絕變換器的基帶系統(tǒng)的設計與建模63.2.1 系統(tǒng)模型63.3絕相變換器 63.3.1 絕相變換器的設計原理73.3.2 絕相變換器的具體設計 83.3.3 絕相變換器的仿真波形103.4 含相絕變換器的基帶系統(tǒng)的設計與建模 123.4.1 相絕變換器的電計路設計123.4.2 相絕變換器的具體設計

4、 133.4.3相絕變換器的仿真波形143.5 絕相/相絕變換的基帶系統(tǒng)建模與仿真143.5.1 絕相/相絕的基帶系統(tǒng)的建模143.5.2 絕相/相絕變換的具體設計:153.5.3 絕相/相絕變換的仿真波形16第四章 心得體會17第五章 參考文獻19第一章 Quartus II 軟件概述1.1 Quartus II 簡介 QuartusII是Altera公司的綜合性PLD/FPGA開發(fā)軟件,支持原理圖、VHDL、VerilogHDL以及AHDL(AlteraHardwareDescriptionLanguage)等多種設計輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設計輸入到硬件配置的完整

5、PLD設計流程。Quartus II可以在XP、Linux以及Unix上使用,除了可以使用Tcl 腳本完成設計流程外,提供了完善的用戶圖形界面設計方式。具有運行速度快,界面統(tǒng)一,功能集中,易學易用等特點。Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模塊庫,使用戶可以充分利用成熟的模塊,簡化了設計的復雜性、加快了設計速度。對第三方EDA工具的良好支持也使用戶可以在設計流程的各個階段使用熟悉的第三方EDA工具。此外,Quartus II 通過和DSP Builder工具與Matlab/Simulink相結(jié)合,可以方便地實現(xiàn)各種DSP應用系統(tǒng);

6、支持Altera的片上可編程系統(tǒng)(SOPC)開發(fā),集系統(tǒng)級設計、 嵌入式軟件開發(fā)、可編程 邏輯設計于一體,是一種綜合性的開發(fā)平臺。Maxplus II 作為Altera的上一代PLD設計 軟件,由于其出色的易用性而得到了廣泛的應用。目前Altera已經(jīng)停止了對Maxplus II 的更新支持,Quartus II 與之相比不僅僅是支持器件類型的豐富和圖形界面的改變。Altera在Quartus II 中包含了許多諸如SignalTap II、Chip Editor和RTL Viewer的設計輔助工具,集成了SOPC和HardCopy設計流程,并且繼承了Maxplu

7、s II 友好的圖形界到 數(shù)字系統(tǒng)設計者的歡迎。1.2 quartusII 功能簡介Quartus II提供了完全集成且與電路結(jié)構無關的開發(fā)包環(huán)境,具有數(shù)字邏輯設計的全部特性,包括:面及簡便的使用方法。Altera Quartus II 作為一種可編程邏輯的設計環(huán)境, 由于其強大的設計能力和直觀易用的接口,越來越受可利用原理圖、結(jié)構框圖、VerilogHDL、AHDL和VHDL完成電路描述,并將其保存為設計實體文件;芯片(電路)平面布局連線編輯;LogicLock增量設計方法,用戶可建立并優(yōu)化系統(tǒng),然后添加對原始系統(tǒng)的性能影響較小或無影響的后續(xù)模塊;功能強大的邏輯綜合工具;完備的電路

8、功能仿真與時序邏輯仿真工具;定時/時序分析與關鍵路徑延時分析;可使用SignalTap II邏輯分析工具進行嵌入式的邏輯分析;支持 軟件 源文件的添加和創(chuàng)建,并將它們鏈接起來生成編程文件;使用組合 編譯方式可一次完成整體設計流程;自動定位編譯錯誤;高效的期間編程與驗證工具;可讀入標準的EDIF網(wǎng)表文件、VHDL網(wǎng)表文件和Verilog網(wǎng)表文件;能生成第三方EDA 軟件使用的VHDL網(wǎng)表文件和Verilog網(wǎng)表文件。第二章 數(shù)字基帶通信系統(tǒng)概述2.1數(shù)字基帶通信簡介 20世紀60年代出現(xiàn)了數(shù)字傳輸技術,它采用了數(shù)字信號來傳遞信息,從此通信進入了數(shù)字化時代。

9、目前,通信網(wǎng)已基本實現(xiàn)數(shù)字化,在我國公眾通信網(wǎng)中傳輸?shù)男盘栔饕菙?shù)字信號。數(shù)字通信技術的應用越來越廣泛,例如數(shù)字移動通信、數(shù)字衛(wèi)星通信、數(shù)字電視廣播、數(shù)字光纖通信、數(shù)字微波通信、數(shù)字視頻通信、多媒體通信等等。數(shù)字通信系統(tǒng)主要的兩種通信模式:數(shù)字頻帶傳輸通信系統(tǒng),數(shù)字基帶傳輸通信系統(tǒng)。數(shù)字基帶信號指未經(jīng)調(diào)制的數(shù)字信號,它所占據(jù)的頻譜是從零頻或很低頻率開始的。數(shù)字基帶傳輸系統(tǒng)指不經(jīng)載波調(diào)制而直接傳輸數(shù)字基帶信號的系統(tǒng),常用于傳輸距離不太遠的情況下。研究數(shù)字基帶傳輸系統(tǒng)的原因:實際中,基帶傳輸不如頻帶傳輸應用廣泛,但對基帶傳輸?shù)难芯咳杂蟹浅V匾囊饬x。這是因為:第一,數(shù)字基帶系統(tǒng)在近程數(shù)據(jù)通信系統(tǒng)中

10、廣泛采用;第二,數(shù)字基帶系統(tǒng)的許多問題也是頻帶傳輸系統(tǒng)必須考慮的問題;第三,隨著數(shù)字通信技術的發(fā)展,基帶傳輸這種方式也有迅速發(fā)展的趨勢,它不僅用于低速數(shù)據(jù)傳輸,而且還用于高速數(shù)據(jù)傳輸;第四,在理論上,任何一個線性調(diào)制的頻帶傳輸系統(tǒng),總是可以有一個等效的基帶載波調(diào)制系統(tǒng)所替代。因此,很有必要對基帶傳輸系統(tǒng)進行綜合系統(tǒng)的分析。2.2數(shù)字基帶信號 通信的根本任務是遠距離傳輸信息,準確地傳輸數(shù)字信息是數(shù)字通信中的一個重要環(huán)節(jié)。在數(shù)字傳輸系統(tǒng)中,其傳輸對象通常是二進制數(shù)字信息。它可能是來自計算機、網(wǎng)絡或其他數(shù)字設備的各種數(shù)字代碼,也可能來自數(shù)字電話終端的脈沖編碼信號。數(shù)字信息在一般情況下可以表示為一個數(shù)

11、字序列:,a-2,a,a-1012,an,簡記為an。an是數(shù)字序列的基本單元,稱為碼元。每一個碼元只能取離散的有限個值,例如在二進制中,an取0或1兩個值;在M進制中,an取0,1,M-1等M個值,或者取二進制碼的M種排列。由于碼元只有有限個可能取值,所以通常用不同幅度的脈沖表示碼元的不同取值,例如用幅度為A的矩形脈沖表示1,用幅度為-A的矩形脈沖表示為0。這種脈沖信號被稱為數(shù)字基帶信號,這是因為它們所占據(jù)的頻帶通常從直流和低頻開始。2.3 數(shù)字基帶傳輸 在數(shù)字傳輸系統(tǒng)中所傳輸?shù)耐ǔJ嵌獢?shù)字信號。設計數(shù)字傳輸系統(tǒng)要考慮的基本想法是選擇一組有限個離散的波形來表示數(shù)字信息。這些離散波形可以是載

12、波進行調(diào)制后的波形,也可以是不經(jīng)過調(diào)制的不同電平信號。來自數(shù)據(jù)終端的原始數(shù)據(jù)信號,或者是來自模擬信號經(jīng)數(shù)字化處理后的PCM碼組,M序列等等都是基帶數(shù)字信號。 這些信號往往包含豐富的低頻分量。有些場合可以不經(jīng)過載波調(diào)制和解調(diào)過程而直接傳輸,稱為基帶傳輸。 系統(tǒng)基帶波形被脈沖變換器變換成適應信道傳輸?shù)拇a型后,就送入信道,一方面受到信道特性的影響,使信號產(chǎn)生畸變;另一方面信號被信道中的加性噪聲所疊加,造成信號的隨即畸變。因此,在接收端必須有一個接收濾波器,使噪聲盡可能受到抑制,為了提高系統(tǒng)的可靠性,在安排一個有限整形器和抽樣判決器組成的識別電路,進一步排除噪聲干擾和提取有用信號。對于抽樣判決,必須有

13、同步信號提取電路。在基帶傳輸中,主要采用位同步。同步信號的提取方式采用自同步方式(直接法)。同步系統(tǒng)性能的好壞將直接影響通信質(zhì)量的好壞,甚至會影響通信能否正常進行。2.4 數(shù)字基帶傳輸系統(tǒng) 基帶傳輸包含著數(shù)字通信技術的許多問題,頻帶傳輸是基帶信號調(diào)制后再傳輸?shù)?,因此頻帶傳輸也存在基帶問題?;鶐鬏?shù)脑S多問題,頻帶傳輸同樣須考慮。理論上還可證明,任何一個采用線性調(diào)制的頻帶傳輸系統(tǒng),總是可以由一個等效的基帶傳輸系統(tǒng)來代替。數(shù)字基帶系統(tǒng)的基本結(jié)構如圖1.1所示。圖2.1 數(shù)字基帶傳輸系統(tǒng)信道:允許基帶信號通過的媒質(zhì)。信道的傳輸特性通常不滿足無失真?zhèn)鬏敆l件,恒參信道對信號傳輸?shù)挠绊懼饕蔷€形畸變;隨參

14、信道對信號傳輸?shù)挠绊懼饕蓄l率彌散現(xiàn)象(多徑傳播)、頻率的選擇性衰落。信道的線性噪聲和加性噪聲的影響。在通信系統(tǒng)的分析中,常常把噪聲n(t)等效,集中在信道中引入。接收濾波器:主要作用是濾除帶外噪聲,對信道特性均衡,使輸出的基帶波形有利于抽樣判決。抽樣判決器:它是在傳輸特性不理想及噪聲背景下,在由位定時脈沖控制的特殊點對接收濾波器的輸出波形進行抽樣判決,以恢復或再生基帶信號。自同步法的同步提取電路:有兩部分組成,包括非線型變換處理電路和窄帶濾波器或鎖相環(huán)。非線型變換處理電路的作用是使接收信號或解調(diào)后的數(shù)字基帶信號經(jīng)過非線型變換處理電路后含有位同步分量或位同步信息。窄帶濾波器或鎖相環(huán)的作用是濾除

15、噪聲和其他頻譜分量,提取純凈的位同步信號。2.5 數(shù)字基帶傳輸?shù)囊蠹俺S么a型 在實際基帶傳輸系統(tǒng)中,并非所有的原始基帶數(shù)字信號都能在信道中傳輸。例如,有的信號含有豐富的直流和低頻成分,不便提取同步信號;有的信號易于形成碼間串擾等。因此,基帶傳輸系統(tǒng)首先面臨的問題是選擇什么樣的信號形式,即傳輸碼型的選擇和基帶脈沖波形的選擇。為了在傳輸信道中獲得優(yōu)良的傳輸特性,一般要將信碼信號變化為適合于信道傳輸特性的傳輸碼,即進行適當?shù)拇a型變換。對傳輸碼型的要求如下:(1)傳輸信號的頻譜中不應有直流分量,低頻分量和高頻分量也要小。(2)碼型中應包含定時信息,有利于定時信息的提取,盡量減小定時抖動。(3)碼型變

16、換設備要簡單可靠。(4)碼型具有一定檢錯能力,若傳輸碼型有一定的規(guī)律性,則可根據(jù)這一規(guī)律性檢測傳輸質(zhì)量,以便做到自動檢測。(5)編碼對信息類型不應有任何限制,即對信源具有透明性。常用的碼型有AMI碼、HDB3碼、分相碼、反轉(zhuǎn)碼AMI等。第三章 數(shù)字基帶通信系統(tǒng)的設計與建模3.1 原理介紹 數(shù)字通信的基帶傳輸方式是數(shù)字通信的最基本的傳輸方式,如利用中繼方式在長距離上直接傳輸 PCM 信號、用雙絞線進行局域網(wǎng)內(nèi)的計算機數(shù)據(jù)傳輸?shù)取?本課題討論的主要對象是數(shù)字基帶傳輸系統(tǒng)中的收發(fā)系統(tǒng),具體是對包含絕相變換器的基帶系統(tǒng)進行設計與建模。對如何在信道中實現(xiàn)可靠傳輸不做探討。這主要是因為以 FPGACPLD

17、為目標器件,很難實現(xiàn)對基帶傳輸系統(tǒng)中發(fā)送濾波器和接收濾波器的設計。 3.2 含絕相變換器和相絕變換器的基帶系統(tǒng)的設計與建模絕相變換和相絕變換電路普遍應用于基帶系統(tǒng)的部分響應系統(tǒng)及差分移相鍵控(DPSK)中,對絕相變換電路模塊的建模與設計是具有實際意義的。3.2.1 系統(tǒng)模型絕相變換是指將二進制非歸零的數(shù)據(jù)碼元變換成反映其相鄰碼元的電位變化的一種新的碼元 。其變換規(guī)則如式(3-1)所示。 (3-1)而相絕變換是絕相變換的反變換,其變換規(guī)則如式(3-2)所示。 (3-2)絕相變換和相絕變換的原理圖如下(其中Tb為一個碼元寬度): 圖3.1 絕相變換和相絕變換的原理框圖3.3絕相變換器3.3.1 絕

18、相變換器的設計原理絕相變換器的電路如圖3-2所示,用D觸發(fā)器作為碼元延遲器。若按3-1所示的絕相變換輸出,由于異或門為組合邏輯器件,因此其輸出信號可能出現(xiàn)冒險現(xiàn)象,為了克服冒險現(xiàn)象,在后面增加一個D觸發(fā)器則可保證正確的絕相變換信號輸出。其VHDL建模符號如圖3-3所示。圖中:DATAIN碼元輸入;CLK時鐘輸入;DATAOUT絕相變換輸出。圖3.2 絕相變換器的電路圖圖3.3 絕相變換器的VHDL建模符號3.3.2 絕相變換器的具體設計 3.3.2.1 D觸發(fā)器D觸發(fā)器電路程序:library IEEE;use IEEE.STD_LOGIC_1164.ALL;use IEEE.STD_LOGI

19、C_ARITH.ALL;use IEEE.STD_LOGIC_UNSIGNED.ALL;entity D_FF is port(D,CLK:in std_logic; Q:out std_logic);end D_FF;architecture a of D_FF isbeginprocess(CLK) is beginif(CLK' event and CLK='1') thenQ<=D;end if;end process ;end a ;D觸發(fā)器程序運行仿真電路:圖3.4 D觸發(fā)器電路3.3.2.2 異或門異或門電路程序:library IEEE;use I

20、EEE.STD_LOGIC_1164.ALL;use IEEE.STD_LOGIC_ARITH.ALL;use IEEE.STD_LOGIC_UNSIGNED.ALL;entity xor1 is port(DATAIN,Q:in std_logic; D:out std_logic);end xor1;architecture ex1 of xor1 isbegin D<=DATAIN xor Q;end ex1;異或門程序運行仿真結(jié)果:圖3.5 異或門仿真電路3、絕相變換器的設計絕相變換器電路設計代碼:library IEEE;use IEEE.STD_LOGIC_1164.ALL;

21、use IEEE.STD_LOGIC_ARITH.ALL;use IEEE.STD_LOGIC_UNSIGNED.ALL;entity juexiang is port(DATAIN,CLK :in std_logic; DATAOUT :out std_logic);end juexiang;architecture ae of juexiang iscomponent xor1 is port(DATAIN,Q:in std_logic;D:out std_logic);end component xor1;component D_FF is port(D,CLK:in std_logic

22、;Q:out std_logic);end component D_FF;signal Q,D:std_logic;begin g1:xor1 port map(DATAIN,Q,D); g2:D_FF port map(D,CLK,Q); g3:D_FF port map(D,CLK,DATAOUT);end ae;絕相變換器電路設計代碼運行仿真結(jié)果3.3.3 絕相變換器的仿真波形圖3.6 絕相變換器的仿真電路圖3.7 絕相變換器的仿真波形運行后,由于D觸發(fā)器為上升沿觸發(fā)的邊沿觸發(fā)器,故在時鐘信號上升時觸發(fā),每次觸發(fā)后,判斷(即data-in)與(即前一時刻data-out),若相同即此時刻

23、data-out為0,反之為一。如圖3.3中75ns時刻時鐘處于上升沿,判斷此時data-in為1且前一時刻data-out為0,兩者不同,故此時刻data-out輸出1。由仿真波形圖可以看出,設計的絕相變換器有一定的延時,其他基本正確,忽略延時的影響,可以得出真值表如下。Data-in0101Data-out0110表3.1 由仿真波形得出真值表 由上表可知所得仿真波形符合,且以此類推,所有時刻均符合,設計成功。3.3.4 絕相變換器的VHDL建模將此電路元件包裝入庫即可得絕相變換器的VHDL建模符號如下圖:圖3.8 絕相變換器的VHDL建模3.4 含相絕變換器的基帶系統(tǒng)的設計與建模3.4.

24、1 相絕變換器的電計路設計相絕變換是絕相變換的反變換,其變換規(guī)則為。根據(jù)表達式畫出相絕變換器電路圖如圖3.5,圖中用D觸發(fā)器作為碼元延遲器。另外,為了克服組合邏輯電路帶來的冒險現(xiàn)象,在輸出端增加了一個 D 觸發(fā)器。圖3.9的相絕變換器的VHDL建模符號如圖3.10所示。圖中:XDATAIN相對碼輸入;XCLKIN時鐘輸入;JDATAOUT絕對碼輸出。 圖3.9 相絕變換器的電路圖圖3.10 相絕變換器的VHDL建模符號3.4.2 相絕變換器的具體設計設計中要用到的D觸發(fā)器以及異或門等器件在絕相變換器的設計中已經(jīng)設計好了。此處只需設計相絕變換器。相絕變換器的程序代碼library IEEE;us

25、e IEEE.STD_LOGIC_1164.ALL;use IEEE.STD_LOGIC_ARITH.ALL;use IEEE.STD_LOGIC_UNSIGNED.ALL;entity xiangjue is port(XDATAIN,XCLK:in std_logic; XDATAOUT:out std_logic);end xiangjue;architecture be of xiangjue iscomponent xor1 is port( DATAIN, Q:in std_logic; D:out std_logic);end component xor1;component D

26、_FF is port( D, CLK:in std_logic; Q:out std_logic);end component D_FF ; signal XD,XQ:std_logic;begin g1:xor1 port map(XDATAIN,XQ,XD); g2:D_FF port map(XDATAIN,XCLK,XQ); g3:D_FF port map(XD,XCLK,XDATAOUT);end be;相絕變換器的程序電路仿真結(jié)果圖3.11 相絕變換器的仿真電路圖3.4.3相絕變換器的仿真波形圖 3.12 相絕變換器的仿真波形仿真運行后,由于D觸發(fā)器為上升沿觸發(fā)的邊沿觸發(fā)器,故

27、在時鐘信號上升時觸發(fā),每次觸發(fā)后,判斷(即data-in)與(即前一觸發(fā)時刻data-in),若相同即此時刻data-out為0,反之為一。如圖3.6中75ns時刻時鐘處于上升沿,判斷此時data-in為1且前一時刻data-in為0,兩者不同,故此時刻data-out輸出1。由以上波形圖可以得到相絕變換器的真值表如下Data-in0101001100011Data-out0111101010010表3.2 相絕變換器的真值表根據(jù)真值表和仿真波形可知所得仿真波形符合,且以此類推,所有時刻均符合,設計成功。3.5 絕相/相絕變換的基帶系統(tǒng)建模與仿真3.5.1 絕相/相絕的基帶系統(tǒng)的建模 絕相/相

28、絕變換的基帶系統(tǒng)的VHDL設計模型如圖3-8所示。圖中將以上設計的絕相變換器和相絕變換器連接起來,構成了一個基帶系統(tǒng)。為了仿真方便,圖中采用了同一時鐘,而在實際的系統(tǒng)中,通常需要在接收端進行同步時鐘信號提取。圖中:JUE_X_OUT絕相變換輸出(相對碼);DATA_IN絕對碼輸入;CLK_IN時鐘輸入;DATA_OUT絕對碼輸出。 圖3.13 絕相/相絕變換的基帶系統(tǒng)的VHDL設計模型3.5.2 絕相/相絕變換的具體設計: 絕相/相絕程序代碼library IEEE;use IEEE.STD_LOGIC_1164.ALL;use IEEE.STD_LOGIC_ARITH.ALL;use IEE

29、E.STD_LOGIC_UNSIGNED.ALL;entity bianhuan is port(DATA_IN,CLK_IN:in std_logic; DATA_OUT :out std_logic JUE_X_OUT:std_logic);end bianhuan;architecture ce of bianhuan iscomponent juexiang is port(DATAIN,CLK :in std_logic;DATAOUT :out std_logic);end component juexiang;component xiangjue is port(XDATAIN,

30、XCLK:in std_logic;XDATAOUT:out std_logic);end component xiangjue ; begin g1:juexiang port map(DATA_IN,CLK_IN,JUE_X_OUT); g2:xiangjue port map(JUE_X_OUT,CLK_IN,DATA_OUT);end ce;絕相/相絕變換器的電路仿真圖:圖3.14 絕相/相絕變換的電路3.5.3 絕相/相絕變換的仿真波形圖3.15 絕相/相絕變換的仿真波形仿真波形如圖3.11所示。圖中顯示了絕對碼輸入、相對碼輸出(絕相變換后)和經(jīng)相絕變換后的絕對碼輸出??芍撓到y(tǒng)經(jīng)過絕相和相絕變換后能正確地恢復原絕對碼信號。第4章 心得體會經(jīng)過兩周的通信原理課程設計 ,我確實收獲了不少,也有了不少的進步。在通信原理課程設計即將結(jié)束之時,我對在這一周來的學習與設計進行了總結(jié),總結(jié)這一周來的收獲與不足。取之長、補之短,在今后的學習和工作中有所受用。課程設計是培養(yǎng)學生綜合運用所學知識,發(fā)現(xiàn),提出,分析和解決實際問題,鍛煉實踐能力的重要環(huán)節(jié),是對學生實際工作能力的具體訓練和考察過程,通過課程設計我們能夠比較系統(tǒng)的了解理論知識,把理論和實踐相結(jié)合,并且用到生活當中。 在這周通信原理課程設計的學習中,讓我受益頗多。一、讓我養(yǎng)成了預習的好習慣,培養(yǎng)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論