版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、Cortex-M系列M0:Cortex-M0是目前最小的ARM處理器,該處理器的芯片面積非常小,能耗極低,且編程所需的代碼占用量很少,這就使得開(kāi)發(fā)人員可以直接跳過(guò)16位系統(tǒng),以 接近8 位系統(tǒng)的成本開(kāi)銷(xiāo)獲取 32 位系統(tǒng)的性能。Cortex-M0 處理器超低的門(mén)數(shù)開(kāi)銷(xiāo),使得它可以用在仿真和數(shù)?;旌显O(shè)備中。M0+:以Cortex-M0 處理器為基礎(chǔ),保留了全部指令集和數(shù)據(jù)兼容性,同時(shí)進(jìn)一步降低了能耗,提高了性能。2級(jí)流水線,性能效率可達(dá)1.08 DMIPS/MHz。M1:第一個(gè)專(zhuān)為 FPGA 中的實(shí)現(xiàn)設(shè)計(jì)的 ARM 處理器。Cortex-M1 處理器面向所有主要 FPGA 設(shè)備并包括對(duì)領(lǐng)先的 F
2、PGA 綜合工具的支持,允許設(shè)計(jì)者為每個(gè)項(xiàng)目選擇最佳實(shí)現(xiàn)。M3:適用于具有較高確定性的實(shí)時(shí)應(yīng)用,它經(jīng)過(guò)專(zhuān)門(mén)開(kāi)發(fā),可使合作伙伴針對(duì)廣泛的設(shè)備(包括微控制器、汽車(chē)車(chē)身系統(tǒng)、工業(yè)控制系統(tǒng)以及無(wú)線網(wǎng)絡(luò)和傳感器)開(kāi)發(fā)高性能低成本平臺(tái)。此處理器具有出色的計(jì)算性能以及對(duì)事件的優(yōu)異系統(tǒng)響應(yīng)能力,同時(shí)可應(yīng)實(shí)際中對(duì)低動(dòng)態(tài)和靜態(tài)功率需求的挑戰(zhàn)。M4:由 ARM 專(zhuān)門(mén)開(kāi)發(fā)的最新嵌入式處理器,用以滿(mǎn)足需要有效且易于使用的控制和信號(hào)處理功能混合的數(shù)字信號(hào)控制市場(chǎng)。M7:在 ARM Cortex-M 處理器系列中,Cortex-M7 的性能最為出色。它擁有六級(jí)超標(biāo)量流水線、靈活的系統(tǒng)和內(nèi)存接口(包括 AXI 和 AHB)、
3、緩存(Cache)以及高度耦合內(nèi)存(TCM),為MCU 提供出色的整數(shù)、浮點(diǎn)和 DSP 性能?;ヂ?lián):64位 AMBA4 AXI, AHB外設(shè)端口 (64MB 到 512MB)指令緩存:0 到 64kB,雙路組相聯(lián),帶有可選 ECC數(shù)據(jù)緩存:0 到 64kB,四路組相聯(lián),帶有可選 ECC指令TCM:0 到 16MB,帶有可選 ECC數(shù)據(jù)TCM:0 到 16MB,帶有可選 ECCCortex-M系列規(guī)格對(duì)比類(lèi)別M0M3M4M7體系結(jié)構(gòu)ARMv6M(馮諾依曼)ARMv6M(哈佛)ARMv6M(哈佛)ARMv7-M(哈佛)ISA支持Thumb,Thumb-2Thumb,Thumb-2Thumb,Thu
4、mb-2Thumb,Thumb-2DSP擴(kuò)展單周期16/32位 MAC單周期雙16位 MAC8/16位 SIMD 運(yùn)算硬件除法(2-12 周期)單周期16/32位 MAC單周期雙16位 MAC8/16位 SIMD 運(yùn)算硬件除法(2-12 周期)浮點(diǎn)單元單精度浮點(diǎn)單元符合 IEEE 754單和雙精度浮點(diǎn)單元與IEEE 754 兼容流水線3級(jí)3級(jí)3級(jí)+分支預(yù)測(cè)6級(jí)超標(biāo)量 + 分支預(yù)測(cè)DMISP/MHz0.90.991.251.501.251.522.14/2.55/3.23中斷NMI+1-32物理中斷NMI+ 1-240物理中斷NMI + 1240物理中斷NMI + 1240物理中斷中斷優(yōu)先級(jí)82
5、5682568256喚醒中斷控制器最多240個(gè)最多240個(gè)最多240個(gè)內(nèi)存保護(hù)帶有子區(qū)域和后臺(tái)區(qū)域的可選 8 區(qū)域 MPU帶有子區(qū)域和后臺(tái)區(qū)域的可選8區(qū)域 MPU可選的8/16區(qū)域 MPU,帶有子區(qū)域和背景區(qū)域睡眠模式集成的 WFI 和 WFE 指令和“退出時(shí)睡眠”功能。睡眠和深度睡眠信號(hào)隨 ARM 電源管理工具包提供的可選的Retention 模式集成的 WFI 和 WFE 指令和“退出時(shí)睡眠”功能。睡眠和深度睡眠信號(hào)。隨 ARM 電源管理工具包提供的可選保留模式集成WFI 和WFE 指令和“退出時(shí)睡眠”功能。睡眠和深度睡眠信號(hào)。隨 ARM 電源管理工具包提供的可選 Retention 模式
6、集成 WFI 和 WFE 指令以及Sleep On Exit功能。休眠和深度休眠信號(hào)。ARM 電源管理工具包及可選Retention模式增強(qiáng)的指令硬件單周期 (32x32) 乘法選項(xiàng)硬件除法(2-12 個(gè)周期)和單周期 (32x32) 乘法、飽和數(shù)學(xué)支持。調(diào)試可選 JTAG 和Serial-Wire 調(diào)試端口。最多 4 個(gè)斷點(diǎn)和 2 個(gè)觀察點(diǎn)可選 JTAG 和串行線調(diào)試端口。最多 8 個(gè)斷點(diǎn)和 4 個(gè)檢測(cè)點(diǎn)。可選 JTAG 和Serial-Wire 調(diào)試端口。最多 8 個(gè)斷點(diǎn)和 4 個(gè)檢測(cè)點(diǎn)。可選的 JTAG 和 串行線調(diào)試 端口。最多 8 個(gè)斷點(diǎn)和 4 個(gè)觀察點(diǎn)。跟蹤可選指令跟蹤 (ETM)
7、、數(shù)據(jù)跟蹤 (DWT) 和測(cè)量跟蹤 (ITM)可選指令跟蹤 (ETM)、數(shù)據(jù)跟蹤 (DWT) 和測(cè)量跟蹤 (ITM)可選指令跟蹤 (ETM)、數(shù)據(jù)跟蹤 (DWT) 和測(cè)量跟蹤 (ITM)Cortex-A系列:ARM Cortex-A 系列是一系列用于復(fù)雜操作系統(tǒng)和用戶(hù)應(yīng)用程序的應(yīng)用程序處理器。Cortex-A 系列處理器支持 ARM、Thumb 和 Thumb-2 指令集。A5:一個(gè)高性能、低功耗的ARM宏單元,帶有L1高速緩存子系統(tǒng),能提供完全的虛擬內(nèi)存功能。Cortex-A5 處理器實(shí)現(xiàn)了 ARMv7 體系結(jié)構(gòu)并運(yùn)行 32 位 ARM 指令、16 位和 32 位 Thumb 指令,還可在
8、Jazelle 狀態(tài)下運(yùn)行 8 位 Java 字節(jié)碼。Cortex A-5 是最小以及最低功耗的 Cortex-A 處理器,但處理性能比其他A系列差。A7:Cortex-A7 處理器的功耗和面積與超高效 Cortex-A5 相似,但性能提升 1520%,Cortex-A7是ARM的大小核設(shè)計(jì)中的小核部分,并且與高端 Cortex-A15 CPU 體系結(jié)構(gòu)完全兼容。Cortex-A7處理器包括了高性能處理器Cortex-A15的一切特性,包括虛擬化(virtualization)、大容量物理內(nèi)存地址擴(kuò)展(Large Physical Address Extensions (LPAE),可以尋址到
9、1TB的存儲(chǔ)空間)、NEON、VFP以及AMBA 4 ACE coherency (AMBA4 Cache Coherent Interconnect (CCI))。Cortex-A7支持多核MPCore的設(shè)計(jì)以及Big+Little的大小核設(shè)計(jì)。小型高能效的 Cortex-A7 是最新低成本智能手機(jī)和平板電腦中獨(dú)立 CPU 的理想之選,并可在 big.LITTLE 處理配置中與 Cortex-A15 結(jié)合。A8:第一個(gè)使用ARMv7-A架構(gòu)的處理器,很多應(yīng)用處理器以Cortex-A8為核心。 Cortex-A8 處理器是一個(gè)雙指令執(zhí)行的有序超標(biāo)量處理器,針對(duì)高度優(yōu)化的能效
10、實(shí)現(xiàn)可提供 2.0 Dhrystone MIPS(每 MHz),這些實(shí)現(xiàn)可提供基于傳統(tǒng)單核處理器的設(shè)備所需的高級(jí)別的性能。Cortex-A8 在市場(chǎng)中構(gòu)建了 ARMv7 體 系結(jié)構(gòu),可用于不同應(yīng)用,包括智能手機(jī)、智能本、便攜式媒體播放器以及其他消費(fèi)類(lèi)和企業(yè)平臺(tái)。分開(kāi)的L1指令和數(shù)據(jù)cache大小可以為16KB或者 32KB,指令和數(shù)據(jù)共享L2 cache,容量可以到1MB。L1和L2 cache的cache數(shù)據(jù)寬度為128比特,L1 cache是虛擬索引,物理上連續(xù),而L2完
11、全使用物理地址。Cortex-A8的L1 cache行寬度為64byte,L2 cache在片內(nèi)集成。另外和Cortex-A9相比,由于Cortex-A8支持的浮點(diǎn)VFP運(yùn)算非常有限,其VFP的速度非常慢,往往相同的浮點(diǎn)運(yùn) 算,其速度是Cortex-A9的1/10。Cortex-A8能并發(fā)某些NEON指令(如NEON的load/store和其他的NEON指令),而 Cortex-A9因?yàn)镹EON位寬限制不能并發(fā)。Cortex-A8的NEON和ARM是分開(kāi)的,即ARM核和NEON核的執(zhí)行流水線分開(kāi),NEON訪 問(wèn)ARM寄存器很快,但是ARM端需要
12、NEON寄存器的數(shù)據(jù)會(huì)非常慢。A9:Cortex-A9 MPCore或者單核處理器單MHz性能比Cortex-A5 或者 Cortex-A8高,支持ARM, Thumb, Thumb-2, TrustZone, Jazelle RCT,Jazelle DBX技術(shù)。L1的cache控制器提供了硬件的cache一致性維護(hù)支持多核的cache一致性。核外的L2 cache控制器(L2C-310, or PL310) 支持最多8MB的cache。Cortex-A9的L1
13、160;cache行寬度為32byte,L2 cache因?yàn)槎嗪说脑蛟诤送饧?,即通過(guò)SCU來(lái)訪問(wèn)多核共享的L2 cache。常見(jiàn)的Cortex-A9處理器包括nVidia's 雙核Tegra-2, 以及TI's OMAP4平臺(tái)。使用Cortex-A9處理器的設(shè)備包括Apple的ipad2(apple A5處理器),LG Optimus 2X (nVidia Tegra-2),Samsung Galaxy S II 等 A15:Corte
14、x-A15 MPCore處理器是目前Cortex-A系列中性能最高的處理器,一個(gè)突出的特性是其硬件的虛擬化技術(shù)(Hardware virtualization)以及大物理內(nèi)存的擴(kuò)展(Large Physical Address Extension (LPAE), 能尋址到1TB的內(nèi)存)。目前集成Cortex-A15的處理器量產(chǎn)的只有Samsung的Exynos 5系列處理器,但TI的OMAP5系列處理器也采用Cortex-A15的核。具體的設(shè)備有Arndale Board 。A17:A12的提升
15、版,也就將A12合并到A17中,最新的高性能ARMv7-A核處理器,以更小和更節(jié)能的優(yōu)勢(shì),提供與A15相仿的性能。相比A9 有60%的性能提升。仍為32位ARMv7Cortex-A17處理器提供了優(yōu)質(zhì)的性能和高端的特性使它理想的適合每一個(gè)屏幕,從智能手機(jī)到智能電視。 Cortex-A17處理器架構(gòu)上與廣泛使用Cortex-A7處理器一致,促使下一代中檔設(shè)備基于big.LITTLE技術(shù)。A53:最低功耗的ARMv8處理器,能夠無(wú)縫支持32和64位代碼。是世界上能效最高,面積最小的64位處理器。使用高效的8-stage順序管道和提升的獲取數(shù)據(jù)技術(shù)性能平衡。Cortex-A53提供比Cortex-A
16、7更高的性能,并能作為一個(gè)獨(dú)立的應(yīng)用處理器或在big.LITTLE配置下,搭配Cortex-A57處理器,達(dá)到最優(yōu)性能、可伸縮性和能效。A57:最高效的64位處理器,用于擴(kuò)展移動(dòng)和企業(yè)計(jì)算應(yīng)用程序功能,包括計(jì)算密集型64位應(yīng)用,比如高端電腦、平板電腦和服務(wù)器產(chǎn)品。性能比A15提升一倍。A72:Cortex-A72 是 ARM 性能最出色、最先進(jìn)的處理器。于 2015 年年初正式發(fā)布的Cortex-A72是基于 ARMv8-A 架構(gòu)、并構(gòu)建于 Cortex-A57 處理器在移動(dòng)和企業(yè)設(shè)備領(lǐng)域成功的基礎(chǔ)之上。在相同的移動(dòng)設(shè)備電池壽命限制下,Cortex-A72 能相較基于 Cortex-A15 處
17、理器,28納米工藝節(jié)點(diǎn)的設(shè)備,提供3.5倍的性能表現(xiàn),展現(xiàn)優(yōu)異的整體功耗效率。Cortex-A72 的強(qiáng)化性能和功耗水平重新定義了 2016 年高端設(shè)備為消費(fèi)者帶來(lái)的豐富連接和情境感知(context-aware)的體驗(yàn)。Cortex-A72 可在芯片上單獨(dú)實(shí)現(xiàn),也可以搭配 Cortex-A53 處理器與ARM CoreLinkTM CCI高速緩存一致性互連(Cache Coherent Interconnect)構(gòu)成 ARM big.LITTLETM 配置,進(jìn)一步提升能效。Cortex-A列規(guī)格對(duì)比類(lèi)別Cortex-A5Cortex-A7Cortex-A8Cortex-A9Cortex-A1
18、5發(fā)布時(shí)間2009年12月2011年10月2006年7月2008年3月2011年4月時(shí)鐘頻率1GHz1GHz on 28nm1GHz on 65nm2GHz on 40nm2.5GHz on 28nm執(zhí)行順序順序執(zhí)行順序執(zhí)行順序執(zhí)行亂序執(zhí)行亂序執(zhí)行多核支持1 to 41 to 411 to 41 to 4MIPS/MHz1.61.92 2.5 3.5 VFP/NEON 支持VFPv4/NEONVFPv4/NEONVFPv3/NEONVFPv3/NEONVFPv4/NEON半精度擴(kuò)展(16-bit floating-point)是是否,只有32-bit單精度和64-bit雙精度浮點(diǎn)是是FP/NE
19、ON 寄存器重命名否否否否是GP寄存器重命名否否否是是硬件的除法器否是否否是LPAE (40-bit physical address)否否否否是硬件虛擬化否是否否是big.LITTLENoLITTLENoNoBig融合的MAC 乘累加是是否否是流水線級(jí)數(shù) pipeline stages88139 to 1215+指令譯碼 decodes1Partial dual issue2 (dual-issue)2 (dual-issue)3返回堆棧stack條目488848 浮點(diǎn)運(yùn)算單元FPUOptionalOptionalYesOptionalOptionalAMBA總線寬度64-bit I/F A
20、MBA 3128-bit I/F AMBA 464 or 128-bit I/F AMBA 32× 64-bit I/F AMBA 3128-bit L1 Data Cache Size 4K to 64K8KB to 64KB16/32KB16KB/32KB/64KB32KBL1 Instruction Cache Size 4K to 64K8KB to 64KB16/32KB16KB/32KB/64KB32KBL1 Cache Structure2-way set associative (Inst) 4-way set associative (Data)2-way set
21、associative (Inst) 4-way set associative (Data)4-way set associative4-way set associative (Inst) 4-way set associative (Data)2-way set associative (Inst) 4-way set associative (Data)L2 Cache typeExternalIntegratedIntegratedExternalIntegratedL2 Cache size-128KB to 1MB128KB to 1MB-512KB to 1MBL2 Cache
22、 Structure-8-way set associative8-way set associative-8-way set associativeCache line (bytes)3232643264Classic處理器:ARM7:1994年推出,使用范圍最廣的 32 位嵌入式處理器系列。0.9MIPS/MHz的三級(jí)流水線和馮諾依曼結(jié)構(gòu)ARM9:ARM9 系列技術(shù)特點(diǎn)· 基于 ARMv5TE 架構(gòu)· 高效的 5 級(jí)流水線,更快的吞吐量和系統(tǒng)性能,哈佛結(jié)構(gòu)o 提取/解碼/執(zhí)行/內(nèi)存/寫(xiě)回 · 同時(shí)支持 ARM和 Thumb指令集o
23、 高效 ARM-Thumb 交互工作允許最佳組合性能和代碼密度 · 哈佛架構(gòu) - 獨(dú)立的指令和數(shù)據(jù)內(nèi)存接口 o 可用內(nèi)存帶寬增加 o 同時(shí)訪問(wèn) I & D 內(nèi)存 o 更高性能 · 31 x 32 位寄存器 · 32 位 ALU 和桶行移位器 · 32 位 MAC 塊增強(qiáng) CoreSight ETM9接口用于增強(qiáng)調(diào)試和 trace· 標(biāo)準(zhǔn) AMBA® AHB 接口· 協(xié)處理器接口內(nèi)存控制器· 內(nèi)存操作受 MMU
24、 或 MPU 控制 · MMU 提供 o 虛擬內(nèi)存支持o 快速上下文切換擴(kuò)展 (FCSE) · MPU 支持 o 內(nèi)存保護(hù)和邊界 o 應(yīng)用沙坑效應(yīng) · 寫(xiě)緩沖 o 從外部?jī)?nèi)存解耦內(nèi)部處理器o 可在 4 個(gè)獨(dú)立地址中存儲(chǔ) 16 個(gè)字o 清除緩沖臟行靈活的緩存設(shè)計(jì)· 硬件緩存架構(gòu) · 大小可從 4 KB 到 128 KB(以 2 的方冪形式增長(zhǎng)) · I & D 緩存可具有獨(dú)立大小 · 行長(zhǎng)度固定為 8 個(gè)字 &
25、#183; 固定 4 向集關(guān)聯(lián) · 零等待狀態(tài)存取 · 關(guān)鍵詞首先緩存行填充 · 無(wú)阻塞 · 虛擬尋址靈活的 TCM 設(shè)計(jì)· 哈佛機(jī)構(gòu)· 大小可為 0 KB 或 4 KB 到 1 MB(以二次方形式增長(zhǎng))· 可具有獨(dú)立大小· 可為 RAM 或 ROM· 允許等待狀態(tài) · ARM968上的雙存儲(chǔ) TCM · 物理尋址 o 將非順序存取停止一個(gè)周期以允許地址轉(zhuǎn)換DSP 增強(qiáng) · 單周期 32x16 乘
26、法器實(shí)現(xiàn) o 加快所有乘法指令 o 流水線設(shè)計(jì)允許一個(gè) 16x16 或 32x16 開(kāi)始每個(gè)周期 · 新的 32x16 和 16x16 乘法指令 o 允許獨(dú)立存取 16 位半寄存器 o 允許壓縮的 16 位操作數(shù)高效使用 32 位帶寬 o ARM ISA 提供 32x32 乘法指令 · 有效微小數(shù)字飽和算法 o QADD、QSUB、QDADD、QDSUB · 前導(dǎo)零計(jì)數(shù)指令 o CLZ 加快標(biāo)準(zhǔn)化和除法ARM11:ARM11處理器系列所提供的引擎可用于當(dāng)前生產(chǎn)領(lǐng)域中
27、的很多智能手機(jī),還廣泛用于消費(fèi)類(lèi)、家庭和嵌入式應(yīng)用程序。該處理器的功耗非常低,提供的性能范圍為小面積設(shè)計(jì)中的 350 MHz 到速度優(yōu)化設(shè)計(jì)中的 1 GHz(45 納米和 65 納米)。ARM11 處理器軟件可以與以前所有 ARM 處理器兼容,并引入了用于媒體處理的 32 位 SIMD、用于提高操作系統(tǒng)上下文切換性能的物理標(biāo)記 cache、強(qiáng)制實(shí)施硬件安全性的 TrustZone 以及針對(duì)實(shí)時(shí)應(yīng)用的緊密耦合內(nèi)存。ARM11 處理器系列功能:· 強(qiáng)大的 ARMv6 指令集架構(gòu)· ARM Thumb® 指令集可以減少高達(dá) 35% 的內(nèi)存帶寬和大小需
28、求· 用于執(zhí)行高效嵌入式 Java 的 ARM Jazelle® 技術(shù)· ARM DSP 擴(kuò)展· SIMD(單指令多數(shù)據(jù))媒體處理擴(kuò)展可提供高達(dá) 2 倍的視頻處理性能· 作為片上安全基礎(chǔ)的 ARM TrustZone® 技術(shù)(ARM1176JZ-S 和 ARM1176JZF-S 處理器)· Thumb-2 技術(shù)(僅 ARM1156(F)-S),可提高性能、能效和代碼密度· 低功耗:o 0.21 mW/MHz (65G),包括 cache 控制器o
29、 節(jié)能關(guān)閉模式能夠處理高級(jí)工藝中的靜態(tài)漏電情況· 高性能整數(shù)處理器o 8 級(jí)整數(shù)流水線可提供高時(shí)鐘頻率(對(duì)于 ARM1156T2(F)-S 為 9 級(jí))o 單獨(dú)的加載-存儲(chǔ)和算術(shù)流水線o 分支預(yù)測(cè)和返回棧· 高性能內(nèi)存系統(tǒng)設(shè)計(jì)o 支持 4-64k cache 大小o 針對(duì)多媒體應(yīng)用領(lǐng)域的、帶 DMA 的可選緊密耦合內(nèi)存o 對(duì)于媒體處理和網(wǎng)絡(luò)應(yīng)用領(lǐng)域,高性能 64 位內(nèi)存系統(tǒng)加快了數(shù)據(jù)存取速度o ARMv6 內(nèi)存系統(tǒng)架構(gòu)加快了操作系統(tǒng)上下文切換速度· 矢量中斷接口和低中斷延遲模式提高了中斷響應(yīng)速度和實(shí)時(shí)性能· 用于汽車(chē)/工業(yè)控制和三維圖形加速的可選矢量浮點(diǎn)
30、協(xié)處理器(ARM1136JF-S、ARM1176JZF-S 和 ARM1156T2F-S 處理器)· 所有 ARM11 系列處理器都作為符合 ARM-Synopsys 參考方法的可交付項(xiàng)來(lái)提供,從而顯著縮短了生成內(nèi)核的特定技術(shù)實(shí)現(xiàn)的時(shí)間,以及生成一組完整的行業(yè)標(biāo)準(zhǔn)視圖和模型的時(shí)間。Classic處理器比較類(lèi)別ARM7ARM9ARM11體系結(jié)構(gòu)馮·諾依曼ARMv5TE(哈佛)ARMv6M(哈佛)指令集ARM、ThumbARM、ThumbARM、Thumb、Thumb-2流水線3級(jí)5級(jí)8級(jí)DMIPS/MHz0.91.11.2NMU無(wú)有有DSP擴(kuò)展否是是單指令多數(shù)據(jù)擴(kuò)展
31、否否是浮點(diǎn)支持否是(VFP9)是(VFP11)Cache支持否是是密集耦合內(nèi)存否是是TrustZone安全擴(kuò)展否否是(僅ARM1176JZ(F)-S)Cortex-R系列:R4:第一個(gè)基于ARMv7-R體系的嵌入式實(shí)時(shí)處理器。專(zhuān)用于大容量深層嵌入式片上系統(tǒng)應(yīng)用,如硬盤(pán)驅(qū)動(dòng)控制器、無(wú)限基帶處理器、消費(fèi)產(chǎn)品手機(jī)MTK平臺(tái)和汽車(chē)系統(tǒng)的電子控制單元。R5:2010年推出,基于ARMv7-R體系,擴(kuò)展了 Cortex-R4 處理器的功能集,支持在可靠的實(shí)時(shí)系統(tǒng)中獲得更高級(jí)別的系統(tǒng)性能、提高效率和可靠性并加強(qiáng)錯(cuò)誤管理。這些系統(tǒng)級(jí)功能包括高優(yōu)先級(jí)的低延遲外設(shè)端口 (LLPP) 和加速器一致性端口 (ACP)
32、,前者用于快速外設(shè)讀寫(xiě),后來(lái)用于提高效率并與外部數(shù)據(jù)源達(dá)成更可靠的高速緩存一致性?;?40 nm G 工藝,Cortex-R5 處理器可以實(shí)現(xiàn)以將近 1 GHz 的頻率運(yùn)行,此時(shí)它可提供 1,500 Dhrystone MIPS 的性能。該處理器提供高度靈活且有效的雙周期本地內(nèi)存接口,使 SoC 設(shè)計(jì)者可以最大限度地降低系統(tǒng)成本和功耗。R7:Cortex-R7 處理器是性能最高的 Cortex-R 系列處理器。它是高性能實(shí)時(shí) SoC 的標(biāo)準(zhǔn)。Cortex-R7 處理器是為基于 65 nm 至 28 nm 的高級(jí)芯片工藝的實(shí)現(xiàn)而設(shè)計(jì)的,此外其設(shè)計(jì)重點(diǎn)在于提升能效、實(shí)時(shí)響應(yīng)性、高級(jí)功能和簡(jiǎn)化系統(tǒng)
33、設(shè)計(jì)。基于 40 nm G 工藝,Cortex-R7 處理器可以實(shí)現(xiàn)以超過(guò) 1 GHz 的頻率運(yùn)行,此時(shí)它可提供 2,700 Dhrystone MIPS 的性能。該處理器提供支持緊密耦合內(nèi)存 (TCM) 本地共享內(nèi)存和外設(shè)端口的靈活的本地內(nèi)存系統(tǒng),使 SoC 設(shè)計(jì)人員可在受限制的芯片資源內(nèi)達(dá)到高標(biāo)準(zhǔn)的硬實(shí)時(shí)要求。Cortex-R系列處理器比較ARM Cortex-R4ARM Cortex-R5ARM Cortex-R71.68 / 2.02 / 2.45 DMIPS/MHz*3.47 CoreMark/MHz*1.67 / 2.01 / 2.45 DMIPS/MHz*3.47 CoreMar
34、k/MHz*2.50 / 2.90 / 3.77 DMIPS/MHz*4.35 CoreMark/MHz*Lockstep configurationLockstep configurationDual-core Asymmetric Multi-Processing (AMP) configurationLockstep configurationDual-core Asymmetric Multi-Processing (AMP) with QoS configurationDual core Symmetric Multi-Processing (SMP) configurationTightly Coupled Memory (TCM)Tightly Coupled MemoryLow Latency Peripheral PortAccelerator Coherency PortMicro Snoop Control Unit (µSCU)Tightly Coupled MemoryLow Latency Peripheral Port Accelerator Coherency PortSnoop Control Unit (SCU)8-stage dual issue pipeline with instruction
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年新科版六年級(jí)數(shù)學(xué)下冊(cè)階段測(cè)試試卷含答案
- 家庭環(huán)境衛(wèi)生與孩子成長(zhǎng)的關(guān)系
- 小學(xué)綜合實(shí)踐活動(dòng)中的跨學(xué)科教學(xué)研究
- 家長(zhǎng)在孩子情緒調(diào)節(jié)中的實(shí)踐技巧分享
- 八年級(jí)上冊(cè)蘭州數(shù)學(xué)試卷
- 2023年-2024年項(xiàng)目部管理人員安全教育培訓(xùn)試題附解析答案
- 廣東省東莞市虎門(mén)外國(guó)語(yǔ)校2025屆中考沖刺卷生物試題含解析
- 2024浙江汽車(chē)租賃合同書(shū)(含車(chē)輛升級(jí)及額外裝備租賃)3篇
- 二零二五年度建筑工地安全防護(hù)與施工管理服務(wù)合同模板3篇
- 2024年銷(xiāo)售目標(biāo)實(shí)施合作合同版B版
- 智能安防監(jiān)控系統(tǒng)設(shè)計(jì)與實(shí)施計(jì)劃書(shū)
- 2024年南京市第一醫(yī)院高層次衛(wèi)技人才招聘筆試歷年參考題庫(kù)頻考點(diǎn)附帶答案
- 2024北京海淀五年級(jí)(上)期末英語(yǔ)(教師版)
- 2024年民營(yíng)醫(yī)院醫(yī)生與醫(yī)院合作協(xié)議
- 室內(nèi)設(shè)計(jì)CAD制圖(海南工商職業(yè)學(xué)院)知到智慧樹(shù)答案
- 2024-2025學(xué)年語(yǔ)文二年級(jí)上冊(cè) 部編版期末測(cè)試卷(含答案)
- 期末模擬卷 2024-2025學(xué)年人教版數(shù)學(xué)六年級(jí)上冊(cè)(含答案)
- 【高中數(shù)學(xué)課件】排列數(shù)公式的應(yīng)用
- 醫(yī)院搶救領(lǐng)導(dǎo)工作小組制度
- 2024年河南省公務(wù)員錄用考試《行測(cè)》真題及答案解析
- 2024年國(guó)家公務(wù)員考試《申論》真題(地市級(jí))及答案解析
評(píng)論
0/150
提交評(píng)論