高速pcb設計入門概念問答集(6)_第1頁
高速pcb設計入門概念問答集(6)_第2頁
免費預覽已結(jié)束,剩余1頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、高速 PCB 設計入門概念問答集要做高速的PCB設計,首先必須明白下面的一些基本概念,這是基礎。1、什么是電磁干擾(EMI)和電磁兼容性(EMC)?(Electromag netic I ntefere nee),有傳導干擾和輻射干擾兩種。傳導干擾是指通過導電介質(zhì)把一個電網(wǎng)絡上的信號耦合(干擾)到另一個電網(wǎng)絡。 輻射干擾是指干擾源通過空間把其信號耦合(干擾)到另一個電網(wǎng)絡。在高 速PCB及系統(tǒng)設計中,高頻信號線、集成電路的引腳、各類接插件等都可能 成為具有天線特性的輻射干擾源,能發(fā)射電磁波并影響其他系統(tǒng)或本系統(tǒng)內(nèi) 其他子系統(tǒng)的正常工作。自從電子系統(tǒng)降噪技術(shù)在 70年代中期出現(xiàn)以來,主要由于美國

2、聯(lián)邦通 訊委員會在 1 990年和歐盟在 1992提出了對商業(yè)數(shù)碼產(chǎn)品的有關規(guī)章,這些 規(guī)章要求各個公司確保它們的產(chǎn)品符合嚴格的磁化系數(shù)和發(fā)射準則。符合這 些規(guī)章的產(chǎn)品稱為具有電磁兼容性 EM (CElectromagnetic Compatibility )2 、什么是信號完整性 (signal integrity)?信號完整性是指信號在信號線上的質(zhì)量。信號具有良好的信號完整性是 指當在需要的時候,具有所必需達到的電壓電平數(shù)值。差的信號完整性不是 由某一單一因素導致的,而是板級設計中多種因素共同引起的。主要的信號 完整性問題包括反射、振蕩、地彈、串擾等。 常見信號完整性問題及解決 方法問題可

3、能原因解決方法其他解決方法過大的上沖終端阻抗不匹配終端端接使用上升時間緩慢的驅(qū)動源直流電壓電平不好線上負載過大以交流負載替換直流負載在接收端端接,重新布線或檢杳地平面過大的串擾線間耦合過大使用上升時間緩慢的發(fā)送驅(qū)動器使用能提供更大驅(qū)動電流的驅(qū)動源時延太大傳輸線距離太長替換或從新部線,檢查串行端接使用阻抗匹配的驅(qū)動源,變更布線策略振蕩阻抗不匹配在發(fā)送斷串接阻尼電阻3、什么是反射(reflection)?反射就是在傳輸線上的回波。信號功率(電壓和電流)的一部分傳輸?shù)骄€上并 達到負載處,但是有一部分被反射了。如果源端與負載端具有相同的阻抗, 反射就不會發(fā)生了。源端與負載端阻抗不匹配會引起線上反射,負

4、載將一部分電壓反射回源端。如果負載阻抗小于源阻抗,反射電壓為負,反之,如果負載阻抗大于源 阻抗,反射電壓為正。布線的幾何形狀、不正確的線端接、經(jīng)過連接器的傳 輸及電源平面的不連續(xù)等因素的變化均會導致此類反射。4 、什么是串擾 (crosstalk)?串擾是兩條信號線之間的耦合,信號線之間的互感和互容引起線上的噪 聲。容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。PCB板層的參數(shù)、信號線間距、驅(qū)動端和接收端的電氣特性及線端接方式對串擾都有一定的影 響。5 、什么是過沖 (overshoot) 和下沖 (undershoot)?過沖就是第一個峰值或谷值超過設定電壓對于上升沿是指最高電 壓而對于下降

5、沿是指最低電壓。下沖是指下一個谷值或峰值。過分的過沖能 夠引起保護二極管工作,導致過早地失效。過分的下沖能夠引起假的時鐘或 數(shù)據(jù)錯誤 ( 誤操作 ) 。6 、什么是振蕩 (ringing) 和 環(huán)繞振蕩( rounding ) ?振蕩的現(xiàn)象是反復出現(xiàn)過沖和下沖。信號的振蕩和環(huán)繞振蕩由線上過度 的電感和電容引起,振蕩屬于欠阻尼狀態(tài)而環(huán)繞振蕩屬于過阻尼狀態(tài)。信號 完整性問題通常發(fā)生在周期信號中,如時鐘等,振蕩和環(huán)繞振蕩同反射一樣 也是由多種因素引起的,振蕩可以通過適當?shù)亩私佑枰詼p小,但是不可能完 全消除。7 、什么是地電平面反彈噪聲和回流噪聲 ?在電路中有大的電流涌動時會引起地平面反彈噪聲(簡稱為

6、地彈) ,如 大量芯片的輸出同時開啟時,將有一個較大的瞬態(tài)電流在芯片與板的電源平 面流過,芯片封裝與電源平面的電感和電阻會引發(fā)電源噪聲,這樣會在真正 的地平面(0V)上產(chǎn)生電壓的波動和變化,這個噪聲會影響其它元器件的動 作。負載電容的增大、負載電阻的減小、地電感的增大、同時開關器件數(shù)目 的增加均會導致地彈的增大。由于地電平面(包括電源和地)分割,例如地層被分割為數(shù)字地、模擬 地、屏蔽地等 ,當數(shù)字信號走到模擬地線區(qū)域時 ,就會產(chǎn)生地平面回流噪聲。 同樣電源層也可能會被分割為 2.5V,3.3V,5V等。所以在多電壓PCB設計 中,地電平面的反彈噪聲和回流噪聲需要特別關心。8 、在時域(time

7、 domain)和頻域(frequency domain)之間有什么不同? 時域(time domain)是以時間為基準的電壓或電流的變化的過程,可以用示波器觀察到。它通常用于找出管腳到管腳的延時 (delays) 、偏移 (skew)、過沖(overshoot)、下沖(un dershoot)以及建立時間(settli ng times) 。頻域(freque ncy domai n)是以頻率為基準的電壓或電流的變化的過程, 可以用頻譜分析儀觀察到。它通常用于波形與FCC和其它EMI控制限制之間的比較。9 、什么是阻抗 (impedance)?阻抗是傳輸線上輸入電壓對輸入電流的比率值 (Z0

8、=V/I) 。當一個源送出 一個信號到線上,它將阻礙它驅(qū)動,直到 2*TD 時,源并沒有看到它的改變,在這里TD是線的延時(delay)。10 、什么是建立時間 (settling time)? 建立時間就是對于一個振蕩的信號穩(wěn)定到指定的最終值所需要的時間。11 、什么是管腳到管腳(pin-to-pin)的延時(delay)?管腳到管腳延時是指在驅(qū)動器端狀態(tài)的改變到接收器端狀態(tài)的改變之間的時間。這些改變通常發(fā)生在給定電壓的50%,最小延時發(fā)生在當輸出第一個越過給定的閾值 (threshold) ,最大延時發(fā)生在當輸出最后一個越過電 壓閾值 (threshold) ,測量所有這些情況。12 、什么是偏移 (skew)?信號的偏移是對于同一個網(wǎng)絡到達不同的接收器端之間的時間偏差。偏 移還被用于在邏輯門上時鐘和數(shù)據(jù)達到的時間偏差。13 、什么是斜率 (slew rate)?Slew rate 就是邊沿斜率 (一個信號的電壓有關的時間改變的比率 )。 I/O 的技術(shù)規(guī)范 ( 如 PCI) 狀態(tài)在兩個電壓之間,這就是斜率 (slew rate) ,它是 可以測量的。14 、什么是靜態(tài)線 (quiescent line)?在當前的時鐘周期內(nèi)它不出現(xiàn)切換。另外也被稱為 stuck-at 線或 static 線。串擾 (Crosstalk) 能夠引起一個

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論