一種MCU時鐘系統(tǒng)的設(shè)計_第1頁
一種MCU時鐘系統(tǒng)的設(shè)計_第2頁
一種MCU時鐘系統(tǒng)的設(shè)計_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、    一種MCU時鐘系統(tǒng)的設(shè)計    一種MCU時鐘系統(tǒng)的設(shè)計    類別:消費電子      摘要:介紹了一個基于內(nèi)核的時鐘系統(tǒng)的設(shè)計,給出了其電路結(jié)構(gòu)并詳細(xì)地分析了系統(tǒng)的工作原理。該系統(tǒng)能生成兩相不重疊時鐘,利用靜態(tài)鎖存器保存動態(tài)信息,提供三種電源管理方式以適應(yīng)低功耗應(yīng)用。在上華()工藝庫下,利用 工具對電路進(jìn)行了仿真,仿真結(jié)果驗證了設(shè)計的準(zhǔn)確性。 微控制器 時鐘系統(tǒng) 兩相不重疊時鐘 時鐘系統(tǒng)是微控制器()的一

2、個重要部分,它產(chǎn)生的時鐘信號要貫穿整個芯片。時鐘系統(tǒng)設(shè)計得好壞關(guān)系到芯片能否正常工作。在工作頻率較低的情況下,時鐘系統(tǒng)可以通過綜合產(chǎn)生,即用語言描述電路,并用工具進(jìn)行綜合。然而,用工具綜合存在電路性能低、優(yōu)化率不高的問題,不適合應(yīng)用在各種高性能微處理器芯片上。而采用人工設(shè)計邏輯并手工輸入電路圖甚至物理版圖的方式,能使設(shè)計的電路靈活,性能更好。基于這些考慮,設(shè)計了一個時鐘系統(tǒng)。 基本時鐘輸入的選擇 核分微處理器()和微控制器(),兩者的基本時鐘一般都以單頻方波的形式提供。時鐘有三種產(chǎn)生方式: ()用晶體振蕩器產(chǎn)生精確而穩(wěn)定的時鐘信號; ()用壓控振蕩器產(chǎn)生可調(diào)頻率范圍較寬的時鐘信號; ()結(jié)合以

3、上兩種技術(shù),用壓控振蕩器生成時鐘信號。 基本時鐘信號的產(chǎn)生可以有芯片外和芯片內(nèi)兩種方法。但是時鐘信號必須是穩(wěn)定的信號,對于穩(wěn)定度要求特別高的場合(如和),采用芯片外提供是必不可少的。故本設(shè)計采用外接晶振的方法。 兩相時鐘方案 時鐘技術(shù)是決定和影響電路功耗的主要因素,時鐘偏差是引起電路競爭冒險的主要原因。為了消除競爭、提高頻率、降低功耗,在基本時鐘方案方面,和一般有三種選擇:單相時鐘、多相時鐘和沿觸發(fā)方案。在當(dāng)前的設(shè)計中,沿觸發(fā)方案由于在數(shù)據(jù)傳遞方面有一定困難已很少被使用。單相時鐘方案因為在時序和傳輸上比較簡單可靠,在所有的方案中使用的晶體管也是最少,所以被一些高性能芯片使用,如公司現(xiàn)被公司并購

4、的微處理器。但是,對電路來說,采用單相時鐘就無法使用動態(tài)電路,而且因組合邏輯塊中邏輯元件的速度高低都受到限制而呈現(xiàn)困難。 圖是一個單相有限狀態(tài)機,圓圈內(nèi)為組合邏輯塊。設(shè),其中為時鐘周期,和分別為時鐘高電平和低電平時間。如果要使時鐘定時與數(shù)據(jù)無關(guān),則最長的傳播延遲必須小于,信號(甚至可能是由于內(nèi)部競爭冒險產(chǎn)生的尖峰所造成的假信號)到達(dá)輸出端可能取的最短時間必須大于。令代表延遲范圍,則: () ()式表明,信號通過的每一個延遲都必須介于和之間。正是這種雙邊約束特性使單相時鐘難以實現(xiàn)。對于多相時鐘,則可以消除這種雙邊約束,而使其轉(zhuǎn)化為單邊約束。圖()所示為采用兩相非重疊時鐘和(×),對應(yīng)時

5、鐘波形示于圖(),和分別是和為高電平時的時間,是到之間電平為低的時間,則是到之間電平為低的時間。當(dāng)電平變高時信號開始通過傳輸,并且必須在電平變低之前結(jié)束。于是得: 或 () 其中,圖4 二分頻電路及時鐘驅(qū)動器這樣就可把雙邊約束()式簡化為單邊約束()式了。無論是有效信號或是無效信號,都可以以任意快的速度通過而不會造成競爭。 當(dāng)然,相數(shù)過多又會使設(shè)計復(fù)雜度提高,因此這里選擇了兩相不重疊時鐘。 時鐘系統(tǒng)邏輯電路設(shè)計 兩相不重疊時鐘產(chǎn)生的方法 兩相不重疊時鐘產(chǎn)生電路如圖所示。為外部晶振產(chǎn)生的送入的單相時鐘,是內(nèi)部產(chǎn)生的保護信號,正常工作時為低電平,發(fā)生故障時如由于噪聲干擾導(dǎo)致和、同時有效的錯誤發(fā)生時

6、變成高電平而關(guān)閉時鐘;當(dāng)系統(tǒng)復(fù)位時,會使得圖中為低電平,恢復(fù)的輸入。由于正常情況下為低電平,所以等同于經(jīng)過三個非門變成圖中的單相輸入信號,加到用“或非”門交叉而構(gòu)成的觸發(fā)器,單相時鐘從左邊加到一個“或非”門上,反相后加到另一個“或非”門上,這樣得到的和是不重疊的。單相時鐘與雙相時鐘的對應(yīng)關(guān)系如圖所示。 當(dāng)信號變成高電平時(因為正常工作時一直保持為),管關(guān)斷,信號就一直保存在靜態(tài)鎖存器中。每當(dāng)時鐘信號變高時,就把靜態(tài)鎖存器的輸出傳給,使得一直處于低電平而不影響“或非”門,故圖中可以簡化為二輸入。 在時鐘受到一個邏輯信號(也就是門控時鐘)控制的情況下,可能會有一些動態(tài)節(jié)點不被刷新。為了避免這種錯誤

7、,采用由一個控制管加兩個交叉耦合反相器組成靜態(tài)鎖存器。其中反饋管采用的倒比很?。ǎ梢宰鳛殡娖交謴?fù)器件,這樣有利于保存信息。 二分頻電路 通常把一周期指令的執(zhí)行時間稱為一個機器周期,并進(jìn)一步劃分為個狀態(tài)(高速到標(biāo)準(zhǔn)),每一狀態(tài)有兩相時鐘,即為兩個節(jié)拍,每個節(jié)拍持續(xù)一個振蕩周期。如何向芯片內(nèi)部提供一個兩節(jié)拍的時鐘信號呢?這就需要二分頻電路對外部振蕩信號進(jìn)行分頻,使得在每個時鐘的前半周期,節(jié)拍信號有效;后半周期,節(jié)拍信號有效。 二分頻電路是由兩個靜態(tài)鎖存器組成的觸發(fā)器,如圖所示。其中和是兩相不重疊時鐘,當(dāng),時,靜態(tài)鎖存器的輸出經(jīng)過一個反相器提供和,使得,;經(jīng)過半個周期后,斷開,低電平信號存儲在靜

8、態(tài)鎖存器中,使的值不變,這樣延續(xù)了一個周期的低電平(高電平),就形成了兩分頻,如此形成的時鐘信號周期增加一倍。由經(jīng)過一個反相器形成,兩者相位相反。 時鐘驅(qū)動器及分配 影響時鐘偏差主要有以下幾個因素: ·連接時鐘數(shù)的連線; ·時鐘數(shù)的拓?fù)浣Y(jié)構(gòu); ·時鐘的驅(qū)動; ·時鐘線的負(fù)載; ·時鐘的上升及下降時間。 在內(nèi)部,時鐘信號要驅(qū)動大的負(fù)載,是負(fù)載最重的信號,有可能導(dǎo)致電路延時和時鐘偏差。消除的方法之一是增強驅(qū)動能力。設(shè)計的驅(qū)動器如圖(二分頻電路除外)所示。最初的時鐘信號由二分頻電路輸出的和提供。值得注意的是,為了提高翻轉(zhuǎn)速度增加了旁路管,即晶體管、和

9、晶體管、,而且它們的比要取得足夠大如設(shè)計的為,這樣就不需要外部附加自舉電容。當(dāng)然為了防止導(dǎo)通電流過激(),可以加入電阻起穩(wěn)定作用。該時鐘驅(qū)動器的一個重要特點,就是所產(chǎn)生的兩相不重疊時鐘的相位與時鐘負(fù)載無關(guān),輸出和能高到電平和低到地電平。圖6 idl控制通生cpu內(nèi)部的時鐘信號在內(nèi)部合理分配時鐘網(wǎng)絡(luò)。通常有兩種方法:線形緩沖和樹形緩沖??紤]到內(nèi)部時鐘負(fù)載比較大,采用圖所示的樹形緩沖將時鐘電路分成若干分支。時鐘分配的各個分支在各級之間具有相同的相對扇出,同時每個分支所帶負(fù)載數(shù)目基本相同,因為不平衡的分支是時鐘歪斜的主要原因。 低功耗設(shè)計 低功耗設(shè)計要求時鐘網(wǎng)絡(luò)盡量簡單,晶體管尺寸盡量小,并且應(yīng)盡量

10、減少不必要的電路節(jié)點翻轉(zhuǎn),所以設(shè)計的一方面要大量采用只有三個元件組成的靜態(tài)鎖存器,參見圖;另一方面要有三種工作功率管理模式,即正常、空閑、掉電三種方式,以滿足低功耗方式的應(yīng)用。因此,內(nèi)部所使用的時鐘分三類,第一類送入部分控制器和數(shù)據(jù)通道(核),在低功耗方式(空閑)下時鐘關(guān)閉,如圖中的和;第二類用于控制定時器,如和;第三類則用于控制中斷電路和串行口的時鐘,如和。后兩類不受低功耗方式的限制。 ()在掉電方式()下,時鐘信號發(fā)生器及內(nèi)部所有的功能部件都停止工作。如圖所示,時,封鎖一個“與非”門和一個“或非”門,使一直為低電平,輸給觸發(fā)器的單相時鐘的狀態(tài)被固定,或為低電平或為高電平,這樣整個芯片的時鐘信號被凍結(jié)。 ()在空閑方式()下,時鐘信號繼續(xù)提供給中斷邏輯、串行口、定時器,但 的時鐘被切斷了。如圖所示,時,“或非”門輸出為低電平,“與非”門輸出為高電平,通過時鐘驅(qū)動器使得、,這樣通往的信號就被凍結(jié)了。圖7 用csmc 0.6um工藝庫對時鐘電路的邏輯仿真 設(shè)計驗證與總結(jié) 綜合圖、圖、圖就構(gòu)成了整個時鐘系統(tǒng)。為了對電路進(jìn)行邏輯仿真,首先

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論