計算機電路基礎(chǔ)1平時作業(yè)14_第1頁
計算機電路基礎(chǔ)1平時作業(yè)14_第2頁
計算機電路基礎(chǔ)1平時作業(yè)14_第3頁
計算機電路基礎(chǔ)1平時作業(yè)14_第4頁
計算機電路基礎(chǔ)1平時作業(yè)14_第5頁
已閱讀5頁,還剩10頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、計算機電路基礎(chǔ)(1)平時作業(yè)第1次(第1、2章)一填空題(每空2分,共40分)1、某電路中,已知點電位Ua= - 3v,點Ub=12v,則電位差Uab=_。2、電路中某元件的電壓及電流取非關(guān)聯(lián)參考方向,且已知-3.5v,I=-5.5A,則該元件吸收的功率_(注:應計算出值并注明是“吸收”還是“產(chǎn)生”功率)。3、把結(jié)外加正向電壓時導通、外加反向電壓時截止的特性叫做_。4、當結(jié)外加正向電壓時,結(jié)內(nèi)多子_形成較大的正向電流。5、晶體三極管作開關(guān)應用時一般工作在輸出特性曲線的_。6、若某元件上,且、取非關(guān)聯(lián)參考方向,則其吸收的功率_,是吸收還是產(chǎn)生功率_。7、 在計算簡單電路的過渡過程中,電容上電壓u

2、c(t)的表達式為uc(t)=_.8、型半導體中的多數(shù)載流子是_。9、在型硅三極管輸出特性曲線上,截止區(qū):uBE _,IB=_,Ic=_,在飽和區(qū):ube=0.7V, UCES其值約為_,IBS>_,UC_UB.10、在直流電路中,電感相當于一個電阻值為R_的元件。電容可視為_ 。11、用戴維南定理求內(nèi)阻R0時,電路內(nèi)部的獨立電壓源等效為_路。12、硅二極管具有_導電性,其導通電壓UON為_V。二單項選擇題(每小題4分,共20分)1、在電路分析中,對電流的參考方向進行任意假設(shè)是否會影響計算結(jié)果的正確性( )。A是 B 否2、KVL與電路中原件的特性(伏安關(guān)系)是否有關(guān)( )A是 B 否3

3、、對于電容元件而言,其正確的伏安關(guān)系是_.A. uc(t)=dic(t)/dt B.Ic(t)= C. uc(t)=4、計算三個電阻,并聯(lián)之后的等效電阻,應選用公式。 R= 5、在二極管的伏安特性中,當u< U(BR)時,二極管發(fā)生電擊穿,利用這一特性,可以用來作_管。 、放大 、穩(wěn)壓 、開關(guān)三簡答題(每小題5分,共10分)1 迭加定理和戴維南定理只能用于那種類型的電路?2 二端網(wǎng)絡的等效概念是什么?四計算題(共80分)1.(10分)求圖示電路中的電流I 2. (10分)圖示電路中,求U1、U2及電阻上吸收的功率。 3. (10分)圖示電路,選為參考節(jié)點,求電位Ub、Uc和電壓Ucb 4

4、(10分)求圖示電路中電壓的值。5. (10分)求圖示電路中電壓的值。6. (15分)電路如圖41所示,試計算I1、I2、I3值解:首先應熟悉分流公式:如右圖,有:利用分流公式: 利用KCL:還可以用其它方法7. (15分)如圖示電路,若已知.問uI的高電平UIH為何值,才能使管子達到飽和狀態(tài)。 計算機電路基礎(chǔ)(1)第2次(第3章、第4章)平時作業(yè)一填空題(每空2分,共42分)1、在數(shù)字電路中,邏輯變量的值只有_個。2、在邏輯函數(shù)的化簡中,合并最小項的個數(shù)必須是_。3、寫出圖電路的輸出函數(shù)表達式。_,Y2= _.4、二進制數(shù)計算:1011+1101=_, 0.101+0.110=_;1101-

5、111=_.5、完成下面進制轉(zhuǎn)換:(1). (0.6875=(_(2). (3AB.7E) =(_(3). (1011101.0101101= ( _6、二進制的基數(shù)是_,有_和_兩種數(shù)字。7、邏輯代數(shù)有_、_和_三種基本運算。8 、門電路的高電位為_伏,低電位為_伏,閾值電壓為_,噪聲容限約為電源的_。9、三態(tài)門的第三態(tài)是_態(tài)。二單項選擇題(每小題3分,共30分)1. 在邏輯函數(shù)的卡諾圖化簡中,若被合并的最小項數(shù)越多(畫的圈越大),則說明化簡后。 .乘積項個數(shù)越少 .實現(xiàn)該功能的門電路少 .該乘積項含因子少2在邏輯函數(shù)的卡諾圖化簡中,合并相鄰項(畫圈)的方法必須畫成_形狀。A. 三角形 、矩

6、形 、任意3·()的對偶式是。 4、的最小項之和的形式是_.A、5、 下列一數(shù)中,是等值的 、( 、( 、(167 、(06A. B. .7、電路的輸入電流始終為零。 . 電路 . 電路 . 三極管反相器8、在下列一組數(shù)中,最大數(shù)是_.A. (258 B.(100000001 C. (103 D. (001001010111 9、與非門多余輸入端應該_.接地 接電源電壓 懸空10、邏輯函數(shù)中的最小項_。A、任何兩個不同的最小項乘積為1. B、任何兩個不同的最小項乘積為0C、任何兩個不同的最小項乘積為1或0.三簡答題(每小題5分,共10分)1 什么是邏輯函數(shù)的代入規(guī)則?反演規(guī)則?對偶規(guī)

7、則?2 說明用TTL與非門、或非門及異或門實現(xiàn)反相器功能,其多余端的處理方法?四計算題(共68分)1.(10分)用卡諾圖簡化具有隨意條件的邏輯函數(shù)F。 2.(10分)將下列邏輯函數(shù)化簡為最簡與或表達式3.(10分)將下列邏輯函數(shù)化簡為最簡與或表達式 4. (18分)請畫出實現(xiàn)如下函數(shù)的邏輯圖。假設(shè)輸入變量的原碼和反碼均可得到,并注意利用每個函數(shù)F的隨意條件。(1)用兩個或非門實現(xiàn)(2)用三個與非門實現(xiàn) (3)用四個與非門實現(xiàn) 5、(10分)TTL電路如圖示,寫出輸出F的邏輯表達式,并根據(jù)A、B的波形,畫出輸出F1F4的波形。 6(10分). 試用四輸入與非門實現(xiàn)功能。畫出實驗連線圖,的外部線排

8、列見圖示(允許反變量輸入)。計算機電路基礎(chǔ)(1)第3次平時作業(yè)(第5章)一填空題(每空2分,共30分)1、數(shù)據(jù)選擇器是指能按需要從_中選擇一個送到輸出端的電路。2、數(shù)值比較器是指能判斷兩個或多個二進制數(shù)_或是否_的電路。3、組合邏輯電路的輸出僅與_有關(guān)。組合邏輯電路沒有_功能,每其電路中沒有_回路。 4、組合邏輯電路設(shè)計過程中最重要的一步是_,它是目前計算機輔助設(shè)計工具無法實現(xiàn)。5、個輸入的編碼器,按二進制碼,其輸出的編碼有_位。6、個輸入的譯碼器,最多可譯碼出_路的輸出。7、全加器有_、_和_三個輸入信號,以及_和_兩個輸出信號8、一個全加器電路,若輸入端為An,Bn 和Cn-1,則其向高位

9、的進位端Cn邏輯表達式為:Cn=_ .二單項選擇題(每小題4分,共20分)1、在以下各種電路中,屬于組合電路的有。.編碼器 .觸發(fā)器 .寄存器 .數(shù)據(jù)選擇器2、編碼電路和譯碼電路中,_電路的輸出是二進制代碼。A. 編碼 、譯碼 、編 碼和譯碼3、8線3線優(yōu)先編碼器T4148的優(yōu)先權(quán)順序是,輸出,輸入、輸出均為低電平有效,當輸入為10000100時,輸出為_。 A、001 B、110 C、1014、組合邏輯電路的設(shè)計是指_。 A、已知邏輯要求,求解邏輯表達式并畫邏輯圖的過程。 B、已知邏輯要求,列真值表的過程。 C、已知邏輯圖,求解邏輯功能的過程。5、組合邏輯電路中的競爭險象_。 A、一般可通過

10、增加邏輯函數(shù)中的冗余項來消除。 B、“非臨界競爭”會造成錯誤邏輯輸出結(jié)果。 C、靜態(tài)險象會影響輸出的穩(wěn)態(tài)值。三簡答題(每小題10分,共20分)1 簡述組合邏輯電路分析與設(shè)計的步驟。2什么是組合邏輯電路?它們在邏輯行為上和結(jié)構(gòu)上有什么特點?四計算題(共80分)1(10分)(1). 用四選一數(shù)據(jù)選擇器實現(xiàn)函數(shù) (,)m(2,3,5,6) (2). 試用一個雙四選一數(shù)據(jù)選擇器,實現(xiàn)函數(shù) F1= F2= (3).用八選一數(shù)據(jù)選擇器實現(xiàn): 2、(10分)利用二片3線8線譯碼器和其他門的組合實現(xiàn)4線16線譯碼器。3、(10)用兩片八選一多路選擇器和其他門組成十六選一的多路選擇器。4、(10)利用四選一多路

11、選擇器實現(xiàn)函數(shù) 5、(10分)3線8線譯碼器T4138邏輯功能表達式為 即輸出端為低電平有效 試寫出Z1和Z2的表達式。 6(10分)八選一數(shù)據(jù)選擇器CT4151組成的電路如圖所示,分析電路功能,寫出輸出Y的表達式。CT4151的功能見下式,正常工作時0。 7、(10分)四選一數(shù)據(jù)選擇器CT4253組成的電路如圖42所示,分析電路功能,寫出輸出Y的表達式;若用CT4253實現(xiàn)Y(A,B,C)m(1,4,6,7)功能,芯片應如何連接,畫出電路連接圖。表42為CT4253的功能表。8、(10分)分析圖示電路,寫出輸出的表達式,說明電路功能。 計算機電路基礎(chǔ)(1)第4次平時作業(yè)(第6、7章)一填空題

12、(每小題2分,共32分)1、型觸發(fā)器的特性方程n+1=_ .2、組成計數(shù)器的各個觸發(fā)器的狀態(tài),能在時鐘信號到達時同時翻轉(zhuǎn),它屬于_計數(shù)器.3、寄存器用來暫存二進制代碼,在時鐘脈沖作用下,能完成對數(shù)據(jù)的清除、接收、_和輸出(或移位)。4、圖1電路是用門電路組成的_觸發(fā)器,該電路的傳輸特性具有_特性。5、圖2 是用門電路組成的_觸發(fā)器,該電路的主要參數(shù)脈沖寬度tW_。6、個輸入的譯碼器,最多可譯碼出_路的輸出。7、觸發(fā)器具有_和_功能。8、施密特觸發(fā)器是一種脈沖_電路,用于脈沖波形_和_。9、單穩(wěn)態(tài)觸發(fā)器是一種脈沖_電路,多用于脈沖波形_、_和_。10、多諧振蕩器器是一種脈沖_電路,它有兩個_,暫

13、穩(wěn)態(tài)時間的長短取決于定時元件的_時間,它的主要參數(shù)是_。11、地址碼為位的存儲器中存儲_個字。12、8192字32位存儲器的地址碼是_位,它有_個存儲單元。13、是_陣可編,_陣不可編;是_陣可編,_陣不可編。14、一個數(shù)字系統(tǒng)可包括_、_、_、_和_部分。15 、中央處理單元()由_和_組成。二單項選擇題(每小題3分,共21分)1觸發(fā)器的特性方程n+1=_.A. JQn+ B. C. 2. 在以下各種電路中,屬于時序電路的有_。 反相器 編碼器 寄存器 數(shù)據(jù)選擇器3. 編碼電路和譯碼電路中,_電路的輸出是二進制代碼。A. 編碼 、譯碼 、編 碼和譯碼4. 觸發(fā)器當時,n+1=_. A. 0

14、B. 1 C. Qn D. 5. 輸出狀態(tài)和輸入信號相同的觸發(fā)器叫_觸發(fā)器。 A. RS B. D C. T D. JK6. 從電路結(jié)構(gòu)上講,幾乎所有的都含有存儲矩陣、地址譯碼器和_.A.輸出緩沖器 B.編碼器 C.數(shù)據(jù)選擇器7. 只能讀出不能寫入但信號可永久保存的存儲器是_.A. ROM B. RAM DEPROM三簡答題(每小題5分,共20分)1 說明按結(jié)構(gòu)可以將觸發(fā)器分為哪四種?它們各自的轉(zhuǎn)換的動作特點?2 簡述同步時序電路的一般分析方法。 3. 說明多諧振蕩器的工作特點,并說明該電路的主要用途。4.試說明時序電路與組合邏輯電路的特性。四計算題(共78分)1. (8分) 觸發(fā)器電路如圖示,根據(jù)給定輸入波形對應畫出輸出的波形。設(shè)觸發(fā)器的初始狀態(tài)為。2. (9分)觸發(fā)器電路如圖示,根據(jù)給定輸入波形對應畫出輸出的波形。設(shè)觸發(fā)器的初始狀態(tài)為。3. (10分)四位二進制加法計數(shù)器4161組成的電路如圖示,分析該電路是幾進制計數(shù)器,畫出狀態(tài)轉(zhuǎn)換圖。4161的功能見下表。工作狀態(tài)0清 零10預置數(shù)1101保 持110保 持1111計 數(shù) 4. (10分)在圖(a)示所示的單穩(wěn)態(tài)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論