計(jì)算機(jī)組成原理期末考試試題及答案(五套)_第1頁(yè)
計(jì)算機(jī)組成原理期末考試試題及答案(五套)_第2頁(yè)
計(jì)算機(jī)組成原理期末考試試題及答案(五套)_第3頁(yè)
計(jì)算機(jī)組成原理期末考試試題及答案(五套)_第4頁(yè)
計(jì)算機(jī)組成原理期末考試試題及答案(五套)_第5頁(yè)
已閱讀5頁(yè),還剩49頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、計(jì)算機(jī)組成原理試題(一)選擇題(共20分,每題1分)1零地址運(yùn)算指令在指令格式中不給出操作數(shù)地址,它的操作數(shù)來(lái)自A立即數(shù)和棧頂;B暫存器;C.棧頂和次棧頂;D累加器。2可區(qū)分存儲(chǔ)單元中存放的是指令還是數(shù)據(jù)。A存儲(chǔ)器;B運(yùn)算器;C.控制器;D用戶(hù)。3所謂三總線(xiàn)結(jié)構(gòu)的計(jì)算機(jī)是指。A地址線(xiàn)、數(shù)據(jù)線(xiàn)和控制線(xiàn)三組傳輸線(xiàn)。B.I/O總線(xiàn)、主存總統(tǒng)和DMA總線(xiàn)三組傳輸線(xiàn);CI/O總線(xiàn)、主存總線(xiàn)和系統(tǒng)總線(xiàn)三組傳輸線(xiàn);D設(shè)備總線(xiàn)、主存總線(xiàn)和控制總線(xiàn)三組傳輸線(xiàn)。4某計(jì)算機(jī)字長(zhǎng)是32位,它的存儲(chǔ)容量是256KB,按字編址,址范圍是。A128K;B64K;C64KB;D128KB。它的尋5主機(jī)與設(shè)備傳送數(shù)據(jù)時(shí),采用,

2、主機(jī)與設(shè)備是串行工作的。A程序查詢(xún)方式;B中斷方式;C.DMA方式;D通道。6在整數(shù)定點(diǎn)機(jī)中,下述第A原碼和反碼不能表示B三種機(jī)器數(shù)均可表示C.三種機(jī)器數(shù)均可表示種說(shuō)法是正確的。- 1,補(bǔ)碼可以表示-1;- 1;-1,且三種機(jī)器數(shù)的表示范圍相同;D三種機(jī)器數(shù)均不可表示-1。7變址尋址方式中,操作數(shù)的有效地址是A基址寄存器內(nèi)容加上形式地址(位移量)B程序計(jì)數(shù)器內(nèi)容加上形式地址;C.變址寄存器內(nèi)容加上形式地址;D以上都不對(duì)。8向量中斷是。A外設(shè)提出中斷;B由硬件形成中斷服務(wù)程序入口地址;C.由硬件形成向量地址,再由向量地址找到中斷服務(wù)程序入口地址D以上都不對(duì)。9一個(gè)節(jié)拍信號(hào)的寬度是指。A指令周期;

3、B機(jī)器周期;C時(shí)鐘周期;D存儲(chǔ)周期。10 .將微程序存儲(chǔ)在EPROW的控制器是控制器。A靜態(tài)微程序;B毫微程序;C.動(dòng)態(tài)微程序;D微程序。11 隱指令是指。A操作數(shù)隱含在操作碼中的指令;B在一個(gè)機(jī)器周期里完成全部操作的指令;C.指令系統(tǒng)中已有的指令;D指令系統(tǒng)中沒(méi)有的指令。12當(dāng)用一個(gè)16位的二進(jìn)制數(shù)表示浮點(diǎn)數(shù)時(shí)下列方案中第種最好。A階碼取4位(含階符1位)尾數(shù)取12位(含數(shù)符1位);B階碼取5位(含階符1位)尾數(shù)取11位(含數(shù)符1位);C.階碼取8位(含階符1位),尾數(shù)取8位(含數(shù)符1位);D階碼取6位(含階符1位)尾數(shù)取12位(含數(shù)符1位)。13.DMA方式oA既然能用于高速外圍設(shè)備的信息

4、傳送也就能代替中斷方式;B不能取代中斷方式;C.也能向CPU青求中斷處理數(shù)據(jù)傳送;D內(nèi)無(wú)中斷機(jī)制。14在中斷周期中由將允許中斷觸發(fā)器置“0”。A關(guān)中斷指令;B機(jī)器指令;C.開(kāi)中斷指令;D中斷隱指令。15.在單總線(xiàn)結(jié)構(gòu)的CPU中連接在總線(xiàn)上的多個(gè)部件oA某一時(shí)刻只有一個(gè)可以向總線(xiàn)發(fā)送數(shù)據(jù)并且只有一個(gè)可以從總線(xiàn)接收數(shù)據(jù);B某一時(shí)刻只有一個(gè)可以向總線(xiàn)發(fā)送數(shù)據(jù)但可以有多個(gè)同時(shí)從總線(xiàn)接收數(shù)據(jù);C可以有多個(gè)同時(shí)向總線(xiàn)發(fā)送數(shù)據(jù)并且可以有多個(gè)同時(shí)從總線(xiàn)接收數(shù)據(jù);D可以有多個(gè)同時(shí)向總線(xiàn)發(fā)送數(shù)據(jù)但可以有一個(gè)同時(shí)從總線(xiàn)接收數(shù)據(jù)。16三種集中式總線(xiàn)控制中方式對(duì)電路故障最敏感。A鏈?zhǔn)讲樵?xún);B計(jì)數(shù)器定時(shí)查詢(xún);C. 獨(dú)立請(qǐng)

5、求;D. 以上都不對(duì)。17 .一個(gè)16Kx8位的存儲(chǔ)器,其地址線(xiàn)和數(shù)據(jù)線(xiàn)的總和是。A. 48;B. 46;C. 17;D. 22.18 .在間址周期中,。A.所有指令的間址操作都是相同的;B. 凡是存儲(chǔ)器間接尋址的指令,它們的操作都是相同的;C. 對(duì)于存儲(chǔ)器間接尋址或寄存器間接尋址的指令,它們的操作是不同的;D. 以上都不對(duì)。19 .下述說(shuō)法中是正確的。A. EPRO唬可改寫(xiě)的,因而也是隨機(jī)存儲(chǔ)器的一種;B. EPRO唬可改寫(xiě)的,但它不能用作為隨機(jī)存儲(chǔ)器用;C. EPROMK能改寫(xiě)一次,故不能作為隨機(jī)存儲(chǔ)器用;D. EPRO??筛膶?xiě)的,但它能用作為隨機(jī)存儲(chǔ)器用。20 .打印機(jī)的分類(lèi)方法很多,若

6、按能否打印漢字來(lái)區(qū)分,可分為。A. 并行式打印機(jī)和串行式打印機(jī);B. 擊打式打印機(jī)和非擊打式打印機(jī);C. 點(diǎn)陣式打印機(jī)和活字式打印機(jī);D. 激光打印機(jī)和噴墨打印機(jī)。二、填空(共20分,每空1分)1 .設(shè)浮點(diǎn)數(shù)階碼為8位(含1位階符),尾數(shù)為24位(含1位數(shù)符),則32位二進(jìn)制補(bǔ)碼浮點(diǎn)規(guī)格化數(shù)對(duì)應(yīng)的十進(jìn)制真值范圍是:最大正數(shù)為,最小正數(shù)為,最大負(fù)數(shù)為,最小負(fù)數(shù)為。2 .指令尋址的基本方式有兩種,一種是尋址方式,其指令地址由給出,另一種是尋址方式,其指令地址由給出。3 .在一個(gè)有四個(gè)過(guò)程段的浮點(diǎn)加法器流水線(xiàn)中,假設(shè)四個(gè)過(guò)程段白人時(shí)間分別是Ti=60ns、T2=50ns、T3=90ns、T4=80n

7、s。則加法器流水線(xiàn)的時(shí)鐘周期至少為。如果采用同樣的邏輯電路,但不是流水線(xiàn)方式,則浮點(diǎn)加法所需的時(shí)間為。4 .一個(gè)浮點(diǎn)數(shù),當(dāng)其尾數(shù)右移時(shí),欲使其值不變,階碼必須。尾數(shù)右移1位,階碼。5 .存儲(chǔ)器由m(m=1,2,4,8)個(gè)模塊組成,每個(gè)模塊有自己的和寄存器,若存儲(chǔ)器采用編址,存儲(chǔ)器帶寬可增加到原來(lái)的倍。6 .按序?qū)懗龆嘀刂袛嗟闹袛喾?wù)程序包括、和中斷返回幾部分。三、名詞解釋?zhuān)ü?0分,每題2分)1 .微操作命令和微操作2 .快速緩沖存儲(chǔ)器3 .基址尋址4 .流水線(xiàn)中的多發(fā)技術(shù)5 .指令字長(zhǎng)四、計(jì)算題(5分)設(shè)機(jī)器數(shù)字長(zhǎng)為8位(含1位符號(hào)位),設(shè)A=M,B=史計(jì)算AB補(bǔ)弁還原成6432真值。五、簡(jiǎn)

8、答題(共20分)1 .異步通信與同步通信的主要區(qū)別是什么,說(shuō)明通信雙方如何聯(lián)絡(luò)。(4分)2 .為什么外圍設(shè)備要通過(guò)接口與CPU1連?接口有哪些功能?(6分)六、問(wèn)答題(共15分)1 .設(shè)CPU中各部件及其相互連接關(guān)系如下圖所示。圖中W是寫(xiě)控制標(biāo)志,R是讀控制標(biāo)志,R1和R2是暫存器。(8分)(1)假設(shè)要求在取指周期由ALU完成(PQ+1-PC的操作(即ALU可以對(duì)它的一個(gè)源操作數(shù)完成加1的運(yùn)算)。要求以最少的節(jié)拍寫(xiě)出取指周期全部微操作命令及節(jié)拍安排。(2)寫(xiě)出指令A(yù)DD#a(#為立即尋址特征,隱含的操作數(shù)在ACC中)在執(zhí)行階段所需的微操作命令及節(jié)拍安排。2. DMA接口主要由哪些部件組成?在數(shù)

9、據(jù)交換過(guò)程中它應(yīng)完成哪些功能?畫(huà)出DMA工作過(guò)程的流程圖(不包括預(yù)處理和后處理)七、設(shè)計(jì)題(10設(shè)CPU有16根地址線(xiàn),8根數(shù)據(jù)線(xiàn),弁用MRE祚訪(fǎng)存控制信號(hào)(低電平有效),用WR乍讀寫(xiě)控制信號(hào)(高電平為讀,低電平為寫(xiě))?,F(xiàn)有下列芯片及各種門(mén)電路(門(mén)電路自定),如圖所示。畫(huà)出CPUUf存儲(chǔ)器的連接圖,要求:(1)存儲(chǔ)芯片地址空間分配為:最大4K地址空間為系統(tǒng)程序區(qū),相鄰的4K地址空間為系統(tǒng)程序工作區(qū),最小16K地址空間為用戶(hù)程序區(qū);(2)指出選用的存儲(chǔ)芯片類(lèi)型及數(shù)量;(3)詳細(xì)畫(huà)出片選邏輯。AmAo-oCSROMPD/Progr?DnDoAkAo一GI丫7c幻GAJ.ROM:2Kx8位8K8位X

10、32K8位XRAM:1KX4位2K8位X8K8位X16K1位X4K4位X一c一B-Y74138譯碼器GI,GZAGZB為控制端C,B,A為變量控制端Y7Y0為輸出端(1)主存地址空間分配:6000H?67FFH為系統(tǒng)程序區(qū);6800H?6BFFH為用戶(hù)程序區(qū)。(2)合理選用上述存儲(chǔ)芯片,說(shuō)明各選幾片(3)詳細(xì)畫(huà)出存儲(chǔ)芯片的片選邏輯圖計(jì)算機(jī)組成原理試題答案(一)20分,每題1分)1 C 2 C8 C 9 C1215 B 16 1 192 A 順序38 280ns3 B10BA 17B4 BA 11D 185 ADCAAB. 程序計(jì)數(shù)器C. 跳躍A 90ns6 B7C13B14D20 C2127(

11、1 -2 23) B 2 1D29 C -2 128(-2 1-2 23)212745B. 數(shù)據(jù)A . 地址 A . A . C. 模 mC. 設(shè)備服務(wù)D mD. 恢復(fù)現(xiàn)場(chǎng)共10分,每題2分)1微操作命令和微操作答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制實(shí)現(xiàn)的最基本操作。2快速緩沖存儲(chǔ)器答:快速緩沖存儲(chǔ)器是為了提高訪(fǎng)存速度,在CPU和主存之間增設(shè)的高速存儲(chǔ)器,它對(duì)用戶(hù)是透明的。只要將CPU最近期需用的信息從主存調(diào)入緩存,這樣CPU每次只須訪(fǎng)問(wèn)快速緩存就可達(dá)到訪(fǎng)問(wèn)主存的目的,從而提高了訪(fǎng)存速度。3基址尋址答:基址尋址有效地址等于形式地址加上基址寄存器的內(nèi)容。4流水線(xiàn)中的多發(fā)技

12、術(shù)答:為了提高流水線(xiàn)的性能,設(shè)法在一個(gè)時(shí)鐘周期(機(jī)器主頻的倒數(shù))內(nèi)產(chǎn)生更多條指令的結(jié)果,這就是流水線(xiàn)中的多發(fā)技術(shù)。5指令字長(zhǎng)答:指令字長(zhǎng)是指機(jī)器指令中二進(jìn)制代碼的總位數(shù)。四、(共5分)計(jì)算題答:A+B補(bǔ)=1.1011110,A+B=(-17/64)A-B補(bǔ)=1.1000110,A-B=(35/64)五、簡(jiǎn)答題(共20分)1 (4分)答:同步通信和異步通信的主要區(qū)別是前者有公共時(shí)鐘,總線(xiàn)上的所有設(shè)備按統(tǒng)一的時(shí)序,統(tǒng)一的傳輸周期進(jìn)行信息傳輸,通信雙方按約定好的時(shí)序聯(lián)絡(luò)。后者沒(méi)有公共時(shí)鐘,沒(méi)有固定的傳輸周期,采用應(yīng)答方式通信,具體的聯(lián)絡(luò)方式有不互鎖、半互鎖和全互鎖三種。不互鎖方式通信雙方?jīng)]有相互制約

13、關(guān)系;半互鎖方式通信雙方有簡(jiǎn)單的制約關(guān)系;全互鎖方式通信雙方有完全的制約關(guān)系。其中全互鎖通信可靠性最高。2 (6分,每寫(xiě)出一種給1分,最多6分)答:外圍設(shè)備要通過(guò)接口與CPU相連的原因主要有:( 1)一臺(tái)機(jī)器通常配有多臺(tái)外設(shè),它們各自有其設(shè)備號(hào)(地址),通過(guò)接口可實(shí)現(xiàn)對(duì)設(shè)備的選擇。( 2)I/O設(shè)備種類(lèi)繁多,速度不一,與CPU速度相差可能很大,通過(guò)接口可實(shí)現(xiàn)數(shù)據(jù)緩沖,達(dá)到速度匹配。(3) I/O設(shè)備可能串行傳送數(shù)據(jù),而CPU一般弁行傳送,通過(guò)接口可實(shí)現(xiàn)數(shù)據(jù)串弁格式轉(zhuǎn)換。(4) I/O設(shè)備的入/出電平可能與CPU的入/出電平不同,通過(guò)接口可實(shí)現(xiàn)電平轉(zhuǎn)換。(5) CPU啟動(dòng)I/O設(shè)備工作,要向外設(shè)

14、發(fā)各種控制信號(hào),通過(guò)接口可傳送控制命令。(6) I/O設(shè)備需將其工作狀況(“忙”、“就緒”、“錯(cuò)誤”、“中斷請(qǐng)求”等)及時(shí)報(bào)告CPU,通過(guò)接口可監(jiān)視設(shè)備的工作狀態(tài),弁保存狀態(tài)信息,供CPS詢(xún)??梢?jiàn)歸納起來(lái),接口應(yīng)具有選址的功能、傳送命令的功能、反映設(shè)備狀態(tài)的功能以及傳送數(shù)據(jù)的功能(包括緩沖、數(shù)據(jù)格式及電平的轉(zhuǎn)換)。4.(5分)答:(1)根據(jù)IR和MDR勻?yàn)?6位,且采用單字長(zhǎng)指令,得出指令字長(zhǎng)16位。根據(jù)105種操作,取操作碼7位。因允許直接尋址和間接尋址,且有變址寄存器和基址寄存器,因此取2位尋址特征,能反映四種尋址方式。最后得指令格式為:727OPMAD其中OP操作碼,可完成105種操作;

15、M尋址特征,可反映四種尋址方式;AD形式地址。這種格式指令可直接尋址27=128,一次間址的尋址范圍是216=65536(2)雙字長(zhǎng)指令格式如下:727OPMADAD其中OPM的含義同上;AD1/AD2為23位形式地址。這種格式指令可直接尋址的范圍為223=8Mo(3)容量為8MB的存儲(chǔ)器,MDFJ16位,即對(duì)應(yīng)4Mx16位的存儲(chǔ)器??刹捎秒p字長(zhǎng)指令,直接訪(fǎng)問(wèn)4M存儲(chǔ)空間,此時(shí)MAFFX22位;也可采用單字長(zhǎng)指令,但Rx和母取22位,用變址或基址尋址訪(fǎng)問(wèn)4M存儲(chǔ)空間。六、(共15分)問(wèn)答題1.(8分)答:(1)由于(PC)+1-PC需由ALU完成,因此PC的值可作為ALU的一個(gè)源操作數(shù),靠控制

16、ALU做+1運(yùn)算得到(PC)+1,結(jié)果送至與ALU輸出端相連的R然后再送至PC此題的關(guān)鍵是要考慮總線(xiàn)沖突的問(wèn)題,故取指周期的微操作命令及節(jié)拍安排如下:ToPMAR,1fRTiM(MAR尸MDR,(PC)+一T2MDFRIR,OP(IR)一微操作命令形成部件T3R2PC(2)立即尋址的加法指令執(zhí)行周期的微操作命令及節(jié)拍安排如下:ToAd(IR)一R;立即數(shù)一R1Ti(Ri)+(ACC)-r2;ACC通過(guò)總線(xiàn)送ALUT2R2fACC;結(jié)果fACC2.(7分)答:DM/口主要由數(shù)據(jù)緩沖寄存器、主存地址計(jì)數(shù)器、字計(jì)數(shù)器、設(shè)備地址寄存器、中斷機(jī)構(gòu)和DMA空制邏輯等組成。在數(shù)據(jù)交換過(guò)程中,DM凝口的功能有

17、:(1)向CPUS出總線(xiàn)請(qǐng)求信號(hào);(2)當(dāng)CPU發(fā)出總線(xiàn)響應(yīng)信號(hào)后,接管對(duì)總線(xiàn)的控制;(3)向存儲(chǔ)器發(fā)地址信號(hào)(弁能自動(dòng)修改地址指針);(4)向存儲(chǔ)器發(fā)讀/寫(xiě)等控制信號(hào),進(jìn)行數(shù)據(jù)傳送;(5)修改字計(jì)數(shù)器,弁根據(jù)傳送字?jǐn)?shù),判斷DMA專(zhuān)送是否結(jié)束;(6)發(fā)DMA吉束信號(hào),向CPU申請(qǐng)程序中斷,報(bào)告一組數(shù)據(jù)傳送完畢。DMAT作過(guò)程流程如圖所示。DMA請(qǐng)求七、設(shè)計(jì)題(共10分)答:(1)主存地址空間分A15Aii11111111111100111101111110000011111主存地址空間分配DMA"間卜,/DMA結(jié)束分)1?1Al000111000Ao111111000000最大4K2

18、KX8位ROM2片111111000000相鄰4K4KX4位RAM2片0111111100000001111111最小16K8KX8位RAM2片(2)根據(jù)最大4K地址空間為系統(tǒng)程序區(qū),選用相鄰的4K地址空間為系統(tǒng)程序工作區(qū),最小16K地址空間為用戶(hù)程序區(qū),選用(3)存儲(chǔ)芯片的片選邏輯圖(5分)2片2KX8位ROMS片;(1分)選用2片4KX4位RAMS片;(1分)2片8KX8位RAM芯片。(1分)計(jì)算機(jī)組成原理試題(二)一、選擇題(共20題,每題1分,共20分)1. 在下列機(jī)器數(shù)_B_中,零的表示形式是唯一的。A.原碼B.補(bǔ)碼C.反碼D.原碼和反碼2. CRT的分辨率為1024X1024,顏色

19、深度為8位,則刷新存儲(chǔ)器的存儲(chǔ)容量是一B-A2MBB1MBC8MBD1024B3. 在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過(guò)_D_來(lái)實(shí)現(xiàn)。A.原碼運(yùn)算的二進(jìn)制減法器B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器C.補(bǔ)碼運(yùn)算的十進(jìn)制加法器D補(bǔ)碼運(yùn)算的二進(jìn)制加法器4.在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱(chēng)為_(kāi)B_。A.隱含尋址B.立即尋址C.寄存器尋址D.直接尋址5. 信息只用一條傳輸線(xiàn),且采用脈沖傳輸?shù)姆绞椒Q(chēng)為_(kāi)A_。A.串行傳輸B.并行傳輸C.并串行傳輸D.分時(shí)傳輸6. 和外存儲(chǔ)器相比,內(nèi)存儲(chǔ)器的特點(diǎn)是_C_。A.容量大、速度快、成本低B.容量大、速度慢、成本高C.容量小、速度快、成本高D容量小、速度

20、快、成本低7.CPU響應(yīng)中斷的時(shí)間是_C_。A.中斷源提出請(qǐng)求B.取指周期結(jié)束C.執(zhí)行周期結(jié)束。8. EPROMS指CoA.讀寫(xiě)存儲(chǔ)器B.只讀存儲(chǔ)器C.可編程的只讀存儲(chǔ)器D.光擦除可編程的只讀存儲(chǔ)器9. 下列數(shù)中最小的數(shù)是_B_。A(1101001)2B(52)8C(133)8D(30)1610. 假定下列字符碼中有奇偶校驗(yàn)位,但沒(méi)有數(shù)據(jù)錯(cuò)誤,采用偶校驗(yàn)的字符碼是_D_。A11001011B11010110C11000001D1100100111. 單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采用_C_。A.堆棧尋址方式B.立即尋址方式C.隱含尋址方式D.間接

21、尋址方式12.用于對(duì)某個(gè)寄存器中操作數(shù)的尋址方式稱(chēng)為_(kāi)C_尋址。A.直接B.間接C.寄存器直接D.寄存器間接13.中央處理器(CPU)包含_C。A.運(yùn)算器B.控制器C.運(yùn)算器、控制器和cacheD.運(yùn)算器、控制器和主存儲(chǔ)器14. 在CPU中跟蹤指令后繼地址的寄存器是BoA.主存地址寄存器B.程序計(jì)數(shù)器C.指令寄存器D.狀態(tài)條件寄存器15. 在集中式總線(xiàn)仲裁中,_C_方式響應(yīng)時(shí)間最快。A.鏈?zhǔn)讲樵?xún)B.計(jì)數(shù)器定時(shí)查詢(xún)C.獨(dú)立請(qǐng)求D.以上三種相同16. PCI總線(xiàn)的基本傳輸機(jī)制是_D。A.串行傳輸B.并行傳輸C.DMA式傳輸D.猝發(fā)式傳輸17. 中斷向量地址是_B_。A子程序入口地址B中斷服務(wù)子程序

22、入口地址C中斷服務(wù)子程序出口地址D中斷返回地址18. CD-ROM_C_型光盤(pán)。A.一次B.重寫(xiě)C.只讀19. 某計(jì)算機(jī)字長(zhǎng)是16位,它的存儲(chǔ)容量是1MB,按字編址,它的尋址范圍是_A_。A512KB1MC512KB20. 一個(gè)16Kx32位的存儲(chǔ)器,其地址線(xiàn)和數(shù)據(jù)線(xiàn)的總和是B。A48B46C36D.40二、填空題(共7題,每空1分,共20分)1. 計(jì)算機(jī)系統(tǒng)是由和軟件兩大部分組成,軟件又分為和。2. 系統(tǒng)總線(xiàn)按傳輸信息的不同分為地址總線(xiàn)、三大類(lèi)。3. 四位二進(jìn)制補(bǔ)碼所能表示的十進(jìn)制整數(shù)范圍是至。4.半導(dǎo)體SRAM靠存儲(chǔ)信息,半導(dǎo)體DRAMS存儲(chǔ)信息。5.動(dòng)態(tài)RAM的刷新方式通常有、三種。6.

23、完整的指令周期包括取指、四個(gè)子周期,影響指令流水線(xiàn)性能的三種相關(guān)分別是相關(guān)、相關(guān)和控制相關(guān)。7.Cache和主存地址的映射方式有、三種。三、簡(jiǎn)答題(共2題,每題5分,共10分)1 什么叫指令?什么叫指令系統(tǒng)?2 .一次程序中斷大致可分為哪幾個(gè)階段?四、應(yīng)用題(共5題,每題10分,共50分)1.設(shè)某機(jī)主頻為8MHz,每個(gè)機(jī)器周期平均含2個(gè)時(shí)鐘周期,每條指令平均有2.5個(gè)機(jī)器周期,試問(wèn)該機(jī)的平均指令執(zhí)行速度為多少M(fèi)IPS喏機(jī)器主頻不變,但每個(gè)機(jī)器周期平均含4個(gè)時(shí)鐘周期,每條指令平均有5個(gè)機(jī)器周期,則該機(jī)的平均指令執(zhí)行速度又是多少M(fèi)IPS?由此可得出什么結(jié)論?A,B,C,D , 現(xiàn)要求將中斷處理2.

24、設(shè)某機(jī)有四個(gè)中斷源A、B、C、D,其硬件排隊(duì)優(yōu)先次序?yàn)榇涡蚋臑镈,A,C,B。(1)寫(xiě)出每個(gè)中斷源對(duì)應(yīng)的屏蔽字。(2)按下圖時(shí)間軸給出的四個(gè)中斷源的請(qǐng)求時(shí)刻,畫(huà)出CPU執(zhí)行程序的軌跡。設(shè)每個(gè)中斷源的中斷服務(wù)程序時(shí)間均為20s。占序ciwr5ii-nMITvihfinir麗.。二3.設(shè)機(jī)器數(shù)字長(zhǎng)為8位(含一位符號(hào)位),若A=+15,B=+24,求A+B補(bǔ)和A-B補(bǔ)并還原成真值。4 .某機(jī)字長(zhǎng)16位,存儲(chǔ)字長(zhǎng)等于指令字長(zhǎng),若存儲(chǔ)器直接尋址空間為128字,變址時(shí)的位移量為-64+63,16個(gè)通用寄存器可作為變址寄存器。設(shè)計(jì)一套指令格式,滿(mǎn)足下列尋址類(lèi)型的要求。( 1) 直接尋址的二地址指令3條;(2

25、)變址尋址的一地址指令6條;(3)寄存器尋址的二地址指令9條;(4)直接尋址的一地址指令13條。5 .設(shè)CPU有16根地址線(xiàn),8根數(shù)據(jù)線(xiàn),并用-MREQ(低電平有效)作訪(fǎng)存控制信號(hào),R/-W作讀寫(xiě)命令信號(hào)(高電平為讀,低電評(píng)為寫(xiě))?,F(xiàn)有8片8KX8位的RAMJ片與CPU相連,試回答:(1)用74138譯碼器畫(huà)出CPU存儲(chǔ)芯片的連接圖;(2)寫(xiě)出每片RAM勺地址范圍;(3)根據(jù)圖(1),若出現(xiàn)地址線(xiàn)A13與CPU斷線(xiàn),并搭接到高電平上,將出現(xiàn)什么后果?計(jì)算機(jī)組成原理試題(二)答案一、選擇題1. B2.B3.D4.B5.A6.C7.C8.C9.B10.D11.C12.C13.C14.B15.C16

26、.D17.B18.C19.A20.B二、填空題1 .硬件系統(tǒng)軟件應(yīng)用軟件2數(shù)據(jù)地址控制3+15-164.觸發(fā)器電容5集中分散異步6間址執(zhí)行中斷結(jié)構(gòu)數(shù)據(jù)控制7直接映射全相連組相連三、簡(jiǎn)答題1指令是計(jì)算機(jī)執(zhí)行某種操作的命令,也就是常說(shuō)的機(jī)器指令。一臺(tái)機(jī)器中所有機(jī)器指令的集合,稱(chēng)這臺(tái)計(jì)算機(jī)的指令系統(tǒng)。2答:一次程序中斷大致可分為五個(gè)階段。中斷請(qǐng)求(1分)中斷判優(yōu)(1分)中斷響應(yīng)(1分)中斷服務(wù)(1分)中斷返回(1分)四、應(yīng)用題1解:先通過(guò)主頻求出時(shí)鐘周期,再求出機(jī)器周期和平均指令周期,最后通過(guò)平均指令周期的倒數(shù)求出平均指令執(zhí)行速度。計(jì)算如下:時(shí)鐘周期=1/8MHz=0.125X10-6=125ns機(jī)

27、器周期=125nsX2=250ns平均指令周期二250nsx2.5=625ns平均指令執(zhí)行速度=1/625ns=1.6MIPS當(dāng)參數(shù)改變后:機(jī)器周期=125nsX4=500ns=0.5/平均指令周期=0.5sX5=2.5s平均指令執(zhí)行速度=1/2.5s=0.4MIPS結(jié)論:兩個(gè)主頻相同的機(jī)器,執(zhí)行速度不一定一樣。2 (1)在中斷處理次序改為D>A>C>B后,每個(gè)中斷源新的屏蔽字如表所示。(5分)中新源A屏敝字DBCA1110B0100C0110L111(2)根據(jù)新的處理次序,CPLa行程序的軌跡如圖所示(5分)D程序C程序B程序人程序1FK:一廠(chǎng)J-沏&一加80WIt

28、ttB_JJACJ3解:A=+15=+0001111,B=+24=+0011000A補(bǔ)=0,0001111,B補(bǔ)=0,0011000,-B補(bǔ)=1,1101000則A-B補(bǔ)=慶補(bǔ)+-B補(bǔ)=0,0001111+1,11010001,1110111故 A-B = -0001001 = -9.?A-B補(bǔ)=1,111011141)地址指令格式為(2分)OP2A17A2T00-102) (2分)0P5R14第T11000-111013) (3分4) (3 分1111000-1111100OPSR14A240P91111110151:18KX88KX88Kxs8KX8SRAM?SR

29、AAF-SRAMBSRAMUCs-CSl-CS2H卅f?很贄-口僦嚇AL3?AL4A152)081918192163831638424575245763276732768409594096049151491525734357344655353)如果地址線(xiàn)A13與CPU斷線(xiàn),弁搭接到高電平上,將會(huì)出現(xiàn)A13恒為“1”的情況。此時(shí)存儲(chǔ)器只能尋址A13=1的地址空間,A13=0的另一半地址空間將永遠(yuǎn)訪(fǎng)問(wèn)不到。若對(duì)A13=0的地址空間進(jìn)行訪(fǎng)問(wèn),只能錯(cuò)誤地訪(fǎng)問(wèn)到A13=1的對(duì)應(yīng)空間中去。選擇題(每題1分,共20分)1. 我國(guó)在年研制成功了第一臺(tái)電子數(shù)字計(jì)算機(jī),第一臺(tái)晶體管數(shù)字計(jì)算機(jī)于年完成。A19461

30、958B19501968C19581961D195919652. Pentium微型計(jì)算機(jī)中乘除法部件位于中。ACPUB接口C控制器D專(zhuān)用芯片3. 沒(méi)有外存儲(chǔ)器的計(jì)算機(jī)初始引導(dǎo)程序可以放在。A.RAMB.ROMC.RA麗ROMD.CPU4. 下列數(shù)中最小的數(shù)是。A(101001)2B(52)8C(2B)16D(44)105. 在機(jī)器數(shù)中,零的表示形式是唯一的。A原碼B補(bǔ)碼C移碼D反碼6. 在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過(guò)來(lái)實(shí)現(xiàn)。A. 原碼運(yùn)算的二進(jìn)制減法器C. 補(bǔ)碼運(yùn)算的十進(jìn)制加法器B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器7. 下列有關(guān)運(yùn)算器的描述中是正確的。A只作算術(shù)運(yùn)算,

31、不作邏輯運(yùn)算B只作加法C.能暫時(shí)存放運(yùn)算結(jié)果D.以上答案都不對(duì)8. 某DRA寸片,其存儲(chǔ)容量為512Kx8位,該芯片的地址線(xiàn)和數(shù)據(jù)線(xiàn)數(shù)目為A 8, 512 B 512,9. 相聯(lián)存儲(chǔ)器是按A 地址指定方式C. 內(nèi)容指定方式8 C 18 , 8 D 。19,8進(jìn)行尋址的存儲(chǔ)器。B 堆棧存取方式D 。地址指定與堆棧存取方式結(jié)合SP 為堆棧指示器, Msp 為 SP(A) -Msp, (SP) 1 -SP, 那么出棧操作B. (SP) +1-SP, (Msp) -AD. (Msp) -A , (SP) 1fSPC 指令寄存器D 狀態(tài)條件寄存器10. 指令系統(tǒng)中采用不同尋址方式的目的主要是。A實(shí)現(xiàn)存儲(chǔ)

32、程序和程序控制B縮短指令長(zhǎng)度,擴(kuò)大尋址空間,提高編程靈活性C.可以直接訪(fǎng)問(wèn)外存D.提供擴(kuò)展操作碼的可能并降低指令譯碼難度11. 堆棧尋址方式中,設(shè)A為累加寄存器,指示器的棧頂單元,如果操作的動(dòng)作是:的動(dòng)作為:A.(Msp)-A,(SP)+1-SPC.(SP)1-SP,(Msp)-A12. 在CPU中跟蹤指令后繼地址的寄存器是。A主存地址寄存器B程序計(jì)數(shù)器13. 描述多媒體CPU?本概念中正確表述的句子是A.多媒體CP或帶有MM氐術(shù)的處理器B.多媒體CP虛非流水線(xiàn)結(jié)構(gòu)C.MMX旨令集是一種單指令流單數(shù)據(jù)流的串行處理指令D.多媒體CPUL定是CISC機(jī)器14. 描述Futurebus+總線(xiàn)中基本概

33、念正確的表述是A.Futurebus+總線(xiàn)是一個(gè)高性能的同步總線(xiàn)標(biāo)準(zhǔn)B.基本上是一個(gè)同步數(shù)據(jù)定時(shí)協(xié)議C.它是一個(gè)與結(jié)構(gòu)、處理器技術(shù)有關(guān)的開(kāi)發(fā)標(biāo)準(zhǔn)D.數(shù)據(jù)線(xiàn)的規(guī)模不能動(dòng)態(tài)可變15. 在的微型計(jì)算機(jī)系統(tǒng)中,外設(shè)可以和主存儲(chǔ)器單元統(tǒng)一編址,因此可以不用I/O指令。A單總線(xiàn)B雙總線(xiàn)C三總線(xiàn)D多總線(xiàn)16. 用于筆記本電腦的大容量存儲(chǔ)器是。A軟磁盤(pán)B硬磁盤(pán)C固態(tài)盤(pán)D磁帶17. 具有自同步能力的記錄方式。ANRZ0BNRZ1CPMDMFM18. 不是發(fā)生中斷請(qǐng)求的條件。A一條指令執(zhí)行結(jié)束B(niǎo)一次I/O操作結(jié)束C.機(jī)器內(nèi)部發(fā)生故障D.一次DMAB乍結(jié)束19. 采用DMAT式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要用一個(gè)。

34、A指令周期B數(shù)據(jù)周期C存儲(chǔ)周期D總線(xiàn)周期20. 并行I/O標(biāo)準(zhǔn)接口SCSI中,一塊主適配器可以連接臺(tái)具有SCSI接口的設(shè)備。A.6B,7?15C.8D.102 填空題(每空1分,共20分)1. 在計(jì)算機(jī)術(shù)語(yǔ)中,將A.和B.和在一起稱(chēng)為CPUB將CPUADC.合在一起稱(chēng)為主機(jī)。2. 計(jì)算機(jī)軟件一般分為兩大類(lèi):一類(lèi)叫A.,另一類(lèi)叫B.。操作系統(tǒng)屬于C.類(lèi)。3. 主存儲(chǔ)器容量通常以MB表示,其中M=A.,B=B.;硬盤(pán)容量通常以GB表示,其中G=C.。4. CPU能直接訪(fǎng)問(wèn)A.和B.,但不能直接訪(fǎng)問(wèn)磁盤(pán)和光盤(pán)。5. 指令字長(zhǎng)度有A.、B.、C.三種形式。6. 計(jì)算機(jī)系統(tǒng)中,根據(jù)應(yīng)用條件和硬件資源不同

35、,數(shù)據(jù)傳輸方式可采用A.傳送、B.傳送、C.傳送。7. 通道是一個(gè)特殊功能的A.,它有自己的B.專(zhuān)門(mén)負(fù)責(zé)數(shù)據(jù)輸入輸出的傳輸控制。8. 并行I/O接口A.和串行I/O接口B.是目前兩個(gè)最具有權(quán)威性的標(biāo)準(zhǔn)接口技術(shù)。3 簡(jiǎn)答題(每題5分,共20分)1 .一個(gè)較完善的指令系統(tǒng)應(yīng)包括哪幾類(lèi)?2 .什么是閃速存儲(chǔ)器?它有哪些特點(diǎn)?3 .比較水平微指令與垂直微指令的優(yōu)缺點(diǎn)。4 .CPUP向應(yīng)中斷應(yīng)具備哪些條件?四.應(yīng)用題(每題5分,共20分)1.已知:X=0.1011,Y=0.0101,求X/2補(bǔ),X/4補(bǔ),X補(bǔ),Y/2補(bǔ),Y/4補(bǔ),Y補(bǔ)。2.設(shè)機(jī)器字長(zhǎng)為16位,定點(diǎn)表示時(shí),尾數(shù)15位,階符1位。(1) 定

36、點(diǎn)原碼整數(shù)表示時(shí),最大正數(shù)為多少?最小負(fù)數(shù)為多少?(2)定點(diǎn)原碼小數(shù)表示時(shí),最大正數(shù)為多少?最小負(fù)數(shù)為多少?3.岡補(bǔ)+y補(bǔ)=僅+y補(bǔ)求證:-y補(bǔ)=臼補(bǔ)4.有一個(gè)16Kx16的存儲(chǔ)器,由1KX4位的DRAAOt構(gòu)成問(wèn):(1)總共需要多少DRAMI&?(2)畫(huà)出存儲(chǔ)體的組成框圖。5 .中斷接口中有哪些標(biāo)志觸發(fā)器?功能是什么?6 .CPU結(jié)構(gòu)如圖所示,其中一個(gè)累加寄存器AC,一個(gè)狀態(tài)條件寄存器和其它四個(gè)寄存器,各部分之間的連線(xiàn)表示數(shù)據(jù)通路,箭頭表示信息傳送方向。(1)標(biāo)明圖中四個(gè)寄存器的名稱(chēng)。(2)簡(jiǎn)述指令從主存取到控制器的數(shù)據(jù)通路。(3)簡(jiǎn)述數(shù)據(jù)在運(yùn)算器和主存之間進(jìn)行存/取訪(fǎng)問(wèn)的數(shù)據(jù)通路。

37、圖C8.17 .何iDDM心式?DMA鬧器可采用哪幾種方式與CPUHf使用內(nèi)存?8 .CD-ROM6盤(pán)的外緣有5mm范范圍因記錄數(shù)據(jù)困難,一般不使用,故標(biāo)準(zhǔn)的播放時(shí)間為60分鐘。請(qǐng)計(jì)算模式1情況下光盤(pán)存儲(chǔ)容量是多少?一選擇題1.D2.A3.B4.A5.B,C6.D7.D8.D9.C10.B11.B12.B13.A14.C15.A16.C,D17.C18.A19.C20.B填空題1. A.運(yùn)算器B.控制器C.存儲(chǔ)器2. A.系統(tǒng)程序B.應(yīng)用程序C.系統(tǒng)程序3. A.220B.8位(1個(gè)字節(jié))C.2304. A.cacheB.主存5. A. 單字長(zhǎng)6. A. 并行 B.B. 半字長(zhǎng)C. 雙字長(zhǎng)C.

38、 復(fù)用7. A.處理器B.指令和程序8. A.SCSIB.IEEE1394簡(jiǎn)答題1. 包括:數(shù)據(jù)傳送指令、算術(shù)運(yùn)算指令、邏輯運(yùn)算指令、程序控制指令、輸入輸出指令、堆棧指令、字符串指令、特權(quán)指令等。2. 閃速存儲(chǔ)器是高密度、非易失性的讀/寫(xiě)半導(dǎo)體存儲(chǔ)器。從原理上看,它屬于ROM型存儲(chǔ)器,但是它又可隨機(jī)改寫(xiě)信息;從功能上看,它又相當(dāng)于RAM,所以傳統(tǒng)ROM與RAMn定義和劃分已失去意義。因而它是一種全新的存儲(chǔ)器技術(shù)。閃速存儲(chǔ)器的特點(diǎn):(1)固有的非易失性(2)廉價(jià)的高密度(3)可直接執(zhí)行(4)固態(tài)性能3. (1)水平型微指令并行操作能力強(qiáng)、效率高、靈活性強(qiáng),垂直型微指令則較差。( 2)水平型微指令

39、執(zhí)行一條指令的時(shí)間短,垂直型微指令執(zhí)行時(shí)間長(zhǎng)。( 3)由水平型微指令解釋指令的微程序,具有微指令字比較長(zhǎng),但微程序短的特點(diǎn),而垂直型微指令正好相反。( 4)水平型微指令用戶(hù)難以掌握,而垂直型微指令與指令比較相似,相對(duì)來(lái)說(shuō)比較容易掌握4. 解:(1) 1)在CPU內(nèi)部設(shè)置的中斷屏蔽觸發(fā)器必須是開(kāi)放的。(2) 外設(shè)有中斷請(qǐng)求時(shí),中斷請(qǐng)求觸發(fā)器必須處于“1”狀態(tài),保持中斷請(qǐng)求信號(hào)。(3) 外設(shè)(接口)中斷允許觸發(fā)器必須為“1”,這樣才能把外設(shè)中斷請(qǐng)求送至CPU(4) 當(dāng)上述三個(gè)條件具備時(shí),CP%1行指令結(jié)束的最后一個(gè)狀態(tài)周期響應(yīng)中斷。.應(yīng)用題1 .解:X補(bǔ)=0.1011X補(bǔ)=0.01011X/4補(bǔ)=

40、0.001011X補(bǔ)=1.0101Y補(bǔ)=1.1011Y補(bǔ)=1.11011Y/4補(bǔ)=1.111011Y補(bǔ)=0.01012 .解:(1)定點(diǎn)原碼整數(shù)表示時(shí)最大正數(shù):(215-1)10=(32767)10最小負(fù)數(shù):-(215-1)10=(-32767)10(2)定點(diǎn)原碼小數(shù)表示時(shí)最大正數(shù):(1-2-15)10最小負(fù)數(shù):-(1-2-15)103 .證:因?yàn)閤補(bǔ)+y補(bǔ)=僅+y補(bǔ)令x=-y代入,則有卜y補(bǔ)+y補(bǔ)百-y+y補(bǔ)=0補(bǔ)=0所以-y補(bǔ)=-丫補(bǔ)4 .解:(1)芯片1KX4位,片內(nèi)地址線(xiàn)10位(a9-Ao),數(shù)據(jù)線(xiàn)4位。芯片總數(shù)16Kx16/(1KX4)=64片(2)存儲(chǔ)器容量為16K,故地址線(xiàn)總空竺

41、位(A13A0),其中A3A12A11A10通過(guò)4:16譯碼器產(chǎn)生片選信號(hào)CSOCS150A9AO4位4位T=CSoCSnCSis4:16譯碼器A13A12a11A10圖C8.25 .解:中斷接口中有四個(gè)標(biāo)志觸發(fā)器:(1)準(zhǔn)備就緒的標(biāo)志(RD):一旦設(shè)備做好一次數(shù)據(jù)的接受或發(fā)送,便發(fā)出一個(gè)設(shè)備動(dòng)作完畢信號(hào),使RD標(biāo)志置“1”。在中斷方式中,該標(biāo)志用作為中斷源觸發(fā)器,簡(jiǎn)稱(chēng)中斷觸發(fā)器。(2)允許中斷觸發(fā)器(EI):可以用程序指令來(lái)置位。EI為“1”時(shí),某設(shè)備可以向CPU發(fā)出中斷請(qǐng)求;EI為“0”時(shí),不能向CPU發(fā)出中斷請(qǐng)求,這意味著某中斷源的中斷請(qǐng)求被禁止。設(shè)置EI標(biāo)志的目的,就是通過(guò)軟件來(lái)控制是

42、否允許某設(shè)備發(fā)出中斷請(qǐng)求。3)中斷請(qǐng)求觸發(fā)器(IR):它暫存中斷請(qǐng)求線(xiàn)上由設(shè)備發(fā)出的中斷請(qǐng)求信號(hào)。當(dāng)IR標(biāo)志為“1”時(shí),表示設(shè)備發(fā)出了中斷請(qǐng)求。(4)中斷屏蔽觸發(fā)器(IM):是CPU是否受理中斷或批準(zhǔn)中斷的標(biāo)志。IM標(biāo)志為“0”時(shí),CPU可以受理外界的中斷請(qǐng)求,反之,IM標(biāo)志為“1”時(shí),CPU不受理外界的中斷。6 .解:(1)a為數(shù)據(jù)緩沖寄存器DRb為指令寄存器IR,c為主存地址寄存器ARd為程序計(jì)數(shù)器PC 2) POA2主存-緩沖寄存器DR-指令寄存器IR-操作控制器存儲(chǔ)器寫(xiě): AC - DR - MI/O交換的工作方式。DMASfU器從CPUB直接在內(nèi)存和I/O設(shè)備間進(jìn)行。 3) 3)存儲(chǔ)

43、器讀:M-DR-ALU-AC7 .解:DMA接內(nèi)存訪(fǎng)問(wèn)方式是一種完全由硬件執(zhí)行CPUg全接管對(duì)總線(xiàn)的控制,數(shù)據(jù)交換不經(jīng)過(guò)8 .解:扇區(qū)總數(shù)=60X60X75=270000模式1存放計(jì)算機(jī)程序和數(shù)據(jù),其存儲(chǔ)容量為270000X2048/1024/1024=527MB計(jì)算機(jī)組成原理試題(四)選擇題(每空1分,共20分)1.將有關(guān)數(shù)據(jù)加以分類(lèi)、。A.數(shù)值計(jì)算統(tǒng)計(jì)、分析,以取得有利用價(jià)值的信息,我們稱(chēng)其為B.輔助設(shè)計(jì)C.數(shù)據(jù)處理D.實(shí)時(shí)控制2.目前的計(jì)算機(jī),從原理上講A.指令以二進(jìn)制形式存放,數(shù)據(jù)以十進(jìn)制形式存放B.指令以十進(jìn)制形式存放,數(shù)據(jù)以二進(jìn)制形式存放C.指令和數(shù)據(jù)都以二進(jìn)制形式存放D.指令和數(shù)

44、據(jù)都以十進(jìn)制形式存放3. 根據(jù)國(guó)標(biāo)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用A.一個(gè)字節(jié)B.二個(gè)字節(jié)存儲(chǔ)。C.三個(gè)字節(jié)D.四個(gè)字節(jié)4.下列數(shù)中最小的數(shù)為。A.(101001)2B.(52)8C.(2B)16D.(44)105. 存儲(chǔ)器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于。A.存放程序B.存放軟件C.存放微程序D.存放程序6. 設(shè)X=0.1011,則X補(bǔ)為_(kāi)。和數(shù)據(jù)A.1.1011B.1.0100C.1.01017.下列數(shù)中最大的數(shù)是。A.(10010101)2B.(227)8C.(96)16D.1.10018.計(jì)算機(jī)問(wèn)世至今,新型機(jī)器不斷推陳出新,不管怎樣更新,依然保有“存儲(chǔ)程序”的概念,最早提出這種概念的是。

45、A.巴貝奇B.馮.諾依曼C.帕斯卡D.貝爾9. 在CPU中,跟蹤后繼指令地指的寄存器是。A.指令寄存器B.程序計(jì)數(shù)器C.地址寄存器D.狀態(tài)條件寄存器10.Pentium-3是一種。A.64位處理器B.16位處理器C.準(zhǔn)16位處理器D.32位處理器11. 三種集中式總線(xiàn)控制中,方式對(duì)電路故障最敏感。A.鏈?zhǔn)讲樵?xún)B.計(jì)數(shù)器定時(shí)查詢(xún)C.獨(dú)立請(qǐng)求12. 外存儲(chǔ)器與內(nèi)存儲(chǔ)器相比,外存儲(chǔ)器。A.速度快,容量大,成本高B.速度慢,容量大,成本低C.速度快,容量小,成本高D.速度慢,容量大,成本高13. 一個(gè)256KX8的存儲(chǔ)器,其地址線(xiàn)和數(shù)據(jù)線(xiàn)總和為。A.16B.18C.26D.2014. 堆棧尋址方式中,

46、設(shè)A為累加器,SP為堆棧指示器,MSP為SP指示的棧頂單元。如果進(jìn)棧操作的動(dòng)作順序是(A)-MSP,(SP)-I-SP。那么出棧操作的動(dòng)作順序應(yīng)為。A.(Msp)-A,(SP)+1-SPB.(SP)+1-SP,(Msp)-AC.(SP-1)fSP,(Msp)-AD.(Msp)-A,(SP)-1-SP15.當(dāng)采用對(duì)設(shè)備進(jìn)行編址情況下,不需要專(zhuān)門(mén)的I/O指令組。A. 統(tǒng)一編址法B. 單獨(dú)編址法C. 兩者都是D. 兩者都不是16. 下面有關(guān)“中斷”的敘 述,A.是不正確的。一旦有中斷請(qǐng)求出現(xiàn),CPUB:即停止當(dāng)前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請(qǐng)求oCPU聃應(yīng)中斷時(shí)暫停運(yùn)行當(dāng)前程序,自動(dòng)轉(zhuǎn)移到中斷服務(wù)程序

47、B.中斷方式一般適用于隨機(jī)出現(xiàn)的服務(wù)C.序,必須進(jìn)行現(xiàn)場(chǎng)保存操作能正確返回到被中斷的斷點(diǎn)繼續(xù)執(zhí)行程17.下面敘述中,是正確接口一定要和總線(xiàn)相連A. 總線(xiàn)一定要和接口相連總線(xiàn)始終由CPU空制和管理B指令包含的CPU周期數(shù)最多。為了保證中斷服務(wù)程序執(zhí)行完畢以后,A.CLAB.ADD30C.STAI31D.JMP21。對(duì)19 .設(shè)寄存器位數(shù)為8位,機(jī)器數(shù)采用補(bǔ)碼形式應(yīng)于十進(jìn)制數(shù)-27,寄存器內(nèi)為。A.27HB.9BHC.E5HD.5AH20 .某存儲(chǔ)器芯片的存儲(chǔ)容量為8KX12位,則它的地址線(xiàn)為A.11B.12C.13D.14.填空題(每空1分,共20分)1. 計(jì)算機(jī)軟件一般分為兩大類(lèi):一類(lèi)叫A.,

48、另一類(lèi)叫B.。操作系統(tǒng)屬于C.類(lèi)。2. 一位十進(jìn)制數(shù),用BC則表示需A.位二進(jìn)制碼,用ASCII碼表示需B.位二進(jìn)制碼。3. 主存儲(chǔ)器容量通常以KB表示,其中K=A.;硬盤(pán)容量通常以GB表示,其中G=B.。4. RISC的中文含義是A.,CISC的中文含義是B.o5. 主存儲(chǔ)器的性能指標(biāo)主要是存儲(chǔ)容量、A.、B.和C.。6. 由于存儲(chǔ)器芯片的容量有限,所以往往需要在A.和B.兩方面進(jìn)行擴(kuò)充才能滿(mǎn)足實(shí)際需求。7. 指令尋址的基本方式有兩種,A.方式和B.方式。8. 存儲(chǔ)器和CPU!接時(shí),要完成A.的連接;B.的連接和C.的連接,方能正常工作。9. 操作控制器的功能是根據(jù)指令操作碼和A.,產(chǎn)生各種

49、操作控制信號(hào),從而完成B.和執(zhí)行指令的控制。簡(jiǎn)答題(每題5分,共20分)1. 指令和數(shù)據(jù)均存放在內(nèi)存中,計(jì)算機(jī)如何從時(shí)間和空間上區(qū)分它們是指令還是數(shù)據(jù)。2. 什么是指令周期?什么是機(jī)器周期?什么是時(shí)鐘周期?三者之間的關(guān)系如何?3. 簡(jiǎn)要描述外設(shè)進(jìn)行DMAB乍的過(guò)程及DMA政的主要優(yōu)點(diǎn)。4. 在寄存器寄存器型,寄存器存儲(chǔ)器型和存儲(chǔ)器存儲(chǔ)器型三類(lèi)指令中,哪類(lèi)指令的執(zhí)行時(shí)間最長(zhǎng)?哪類(lèi)指令的執(zhí)行時(shí)間最短?為什么?應(yīng)用題(每題5分,共40分)1.求十進(jìn)制數(shù)-113的原碼表示,反碼表示,補(bǔ)碼表示和移碼表示(用8位二進(jìn)制表示,弁設(shè)最高位為符號(hào)位,真值為7位)。2 .某機(jī)指令格式如圖所示:OPXD151098

50、70圖中X為尋址特征位,且X=0時(shí),不變址;X=1時(shí),用變址寄存器X1進(jìn)行變址;X=2時(shí),用變址寄存器X2進(jìn)行變址;X=3時(shí),相對(duì)尋址。設(shè)(PQ=1234H,(X)=0037H,(X2)=1122H,請(qǐng)確定下列指令的有效地址(均用十六進(jìn)制表示,H表示十六進(jìn)制)(1)4420H(2)2244H(3)1322H(4)3521H(5)6723H3 .將十進(jìn)制數(shù)354r轉(zhuǎn)換成二進(jìn)制數(shù)、八進(jìn)制數(shù)、十六進(jìn)制數(shù)和BCDao4 .浮點(diǎn)數(shù)格式如下:1位階符,6位階碼,1位數(shù)符,8位尾數(shù),請(qǐng)寫(xiě)出浮點(diǎn)數(shù)所能表示的范圍(只考慮正數(shù)值)。5 .現(xiàn)有一64KX2位的存儲(chǔ)器芯片,欲設(shè)計(jì)具有同樣存儲(chǔ)容量的存儲(chǔ)器,應(yīng)如何安排地址線(xiàn)和數(shù)據(jù)線(xiàn)引腳的數(shù)目,使兩者之和最小。弁說(shuō)明有幾種解答。6 .異步通信方式傳送ASCII碼,數(shù)據(jù)位8位,奇校驗(yàn)1位,停止位1位。計(jì)算當(dāng)波特率為4800時(shí),字符傳送的速率是多少?每個(gè)數(shù)據(jù)位的時(shí)間長(zhǎng)度是多少?數(shù)據(jù)位的傳送速率是多少?7 .已知某8位機(jī)的主存采用半導(dǎo)體存儲(chǔ)器,地址碼為18位,采用4Kx4位的SRAM&片組成該機(jī)所允許的最大主存空間,弁

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論