實驗三優(yōu)秀課件_第1頁
實驗三優(yōu)秀課件_第2頁
實驗三優(yōu)秀課件_第3頁
實驗三優(yōu)秀課件_第4頁
實驗三優(yōu)秀課件_第5頁
已閱讀5頁,還剩12頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、1實驗三實驗三 組合邏輯電路的應(yīng)用組合邏輯電路的應(yīng)用 編碼器、譯碼器和數(shù)碼顯示器編碼器、譯碼器和數(shù)碼顯示器 渭南師范學(xué)院物理與電子工程系渭南師范學(xué)院物理與電子工程系2一、實驗?zāi)康模阂?、實驗?zāi)康模? 1學(xué)會正確使用中規(guī)模組合邏輯電路。學(xué)會正確使用中規(guī)模組合邏輯電路。2 2掌握編碼器、譯碼器、掌握編碼器、譯碼器、BCDBCD七段譯碼器、數(shù)碼顯示器的工作原理和七段譯碼器、數(shù)碼顯示器的工作原理和使用方法。使用方法。二、實驗原理:二、實驗原理:1.1.編碼器編碼器 編碼:編碼:用一定位數(shù)的二進制數(shù)來表示十進制數(shù)碼、字符、符號等用一定位數(shù)的二進制數(shù)來表示十進制數(shù)碼、字符、符號等信息的過程。信息的過程。 編

2、碼器:編碼器:實現(xiàn)編碼功能的電路。實現(xiàn)編碼功能的電路。 編碼器的功能:編碼器的功能:從從m m個輸入中選中一個,編成一組個輸入中選中一個,編成一組n n位二進代碼并位二進代碼并輸出。輸出。 編碼器的特點:編碼器的特點: 多輸入、多輸出的組合邏輯電路。多輸入、多輸出的組合邏輯電路。 在任意時刻在任意時刻m m個輸入中只有一個輸入端有效(高電平或低電個輸入中只有一個輸入端有效(高電平或低電 平),對應(yīng)有一組二進制代碼輸出。平),對應(yīng)有一組二進制代碼輸出。3圖圖3-1 74LS148引腳排列圖引腳排列圖 編碼器的分類:二進制、二編碼器的分類:二進制、二十進制、優(yōu)先編碼器。十進制、優(yōu)先編碼器。 8 8

3、線線3 3線優(yōu)先編碼器線優(yōu)先編碼器74LS14874LS148ININ0 0ININ7 7:編碼輸入端編碼輸入端Y Y0 0Y Y2 2:編碼輸出端編碼輸出端E EI I:使能輸入端使能輸入端E EO O:使能輸出端使能輸出端CSCS:優(yōu)先編碼端優(yōu)先編碼端4表表3-1 74LS148邏輯功能真值表邏輯功能真值表52.2.譯碼器譯碼器 譯碼:譯碼:編碼的反過程,將給定的二進制代碼翻譯成編碼時賦予的編碼的反過程,將給定的二進制代碼翻譯成編碼時賦予的原義。原義。 譯碼器:譯碼器:實現(xiàn)譯碼功能的電路。實現(xiàn)譯碼功能的電路。 譯碼器的特點:譯碼器的特點: 多輸入、多輸出的組合邏輯電路。多輸入、多輸出的組合

4、邏輯電路。 輸入以輸入以n n位二進制代碼形式出現(xiàn),輸出與之對應(yīng)的電位信號。位二進制代碼形式出現(xiàn),輸出與之對應(yīng)的電位信號。 譯碼器的分類:譯碼器的分類: 通用譯碼器:二進制、二十進制譯碼器。通用譯碼器:二進制、二十進制譯碼器。 顯示譯碼器:顯示譯碼器:BCDBCD七段顯示譯碼器。七段顯示譯碼器。6A A、B B、C C:二進制代碼輸入端二進制代碼輸入端Y Y0 0Y Y7 7:譯碼輸出端譯碼輸出端G G1 1、G GA A、G GB B:使能輸入端使能輸入端(只有當(只有當G G1 1=1=1且且G GA A=G=GB B=0=0時該時該集成電路才能工作)集成電路才能工作)圖圖3-2 74LS

5、138引腳排列圖引腳排列圖 3 3線線8 8線譯碼器線譯碼器74LS13874LS1387表表3-2 74LS138邏輯功能真值表邏輯功能真值表8 BCD BCD七段譯碼兼驅(qū)動器七段譯碼兼驅(qū)動器74LS4874LS48A A3 3A A0 0:譯碼輸入端譯碼輸入端a ag g:段輸出端段輸出端L LT T:燈測試端燈測試端RBIRBI:脈沖消隱輸入端脈沖消隱輸入端BI/IBOBI/IBO:滅零輸入滅零輸入/ /脈沖消隱脈沖消隱輸出輸出圖圖3-3 74LS48引腳排列圖引腳排列圖93 3顯示器顯示器圖圖3-4 LED數(shù)碼管引腳排列圖數(shù)碼管引腳排列圖10圖圖3-5 編碼、譯碼、顯示電路原理圖編碼、

6、譯碼、顯示電路原理圖4 4編碼、譯碼、顯示電路編碼、譯碼、顯示電路11三、實驗儀器三、實驗儀器 儀器:儀器:XSX-2BXSX-2B數(shù)字電路實驗箱數(shù)字電路實驗箱 芯片:芯片:74LS148 174LS148 1塊塊 74LS48 174LS48 1塊塊 74LS138 174LS138 1塊塊 74LS20 174LS20 1塊塊 74LS04 174LS04 1塊塊 共陰數(shù)碼管(共陰數(shù)碼管(1 1個)個)12四、實驗內(nèi)容四、實驗內(nèi)容1 1測試集成編碼器測試集成編碼器74LS14874LS148的邏輯功能,并將測試結(jié)果填入表中。的邏輯功能,并將測試結(jié)果填入表中。表表3-3 74LS148邏輯功

7、能真值表邏輯功能真值表132 2用用8 8線線3 3線優(yōu)先編碼器和七段譯碼器及線優(yōu)先編碼器和七段譯碼器及LEDLED數(shù)碼管組成一個數(shù)碼顯數(shù)碼管組成一個數(shù)碼顯示電路。示電路。表表3-4 編碼、譯碼、顯示電路功能測試編碼、譯碼、顯示電路功能測試143 3測試測試3 3線線8 8線譯碼器線譯碼器74LS13874LS138的邏輯功能并填入表中,并判斷其工的邏輯功能并填入表中,并判斷其工作是否正常。作是否正常。表表3-5 74LS138邏輯功能真值表邏輯功能真值表154用用74LS138(3線線8線譯碼器)實現(xiàn)線譯碼器)實現(xiàn)1位二進制全加電路。位二進制全加電路。 輸入、輸出變量的確定輸入、輸出變量的確定 輸入:輸入:A A、B B兩個二進制數(shù),兩個二進制數(shù),C C低位向本位的進位,低位向本位的進位, 輸出:輸出:S S加數(shù)的本位,加數(shù)的本位,J J本位向高位的進位本位向高位的進位 列出真值表列出真值表表表3-6 全加器真值表全加器真值表16 邏輯表達式邏輯表達式765376537653YYYYmmmmmmmmABCCABCBABCAJ742174217421YYYYmmmmmmmmABCCBACBACBAS 邏輯電路圖邏輯電路圖圖圖3-6 全加器邏輯電

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論