計算機組成原理參考試題分解_第1頁
計算機組成原理參考試題分解_第2頁
計算機組成原理參考試題分解_第3頁
計算機組成原理參考試題分解_第4頁
計算機組成原理參考試題分解_第5頁
已閱讀5頁,還剩19頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、一、選擇題(20分)1. 二進制數(shù)左移一位,則數(shù)值( )。A增大一倍B減小一倍C增大10倍D不變2. 浮點加法運算時尾數(shù)求和的結果為10.01000010,那么經(jīng)規(guī)格化后的尾數(shù)為( )。A11.00100001B00.10000100C11.00001000D00.100100003. 十六進制數(shù)CC所對應的八進制數(shù)為( 11001100 )。A314B630C1414D30304. 8位二進制補碼定點整數(shù)能表示的數(shù)值范圍是( )。A128127 B127127 C0127 D02555. 操作數(shù)00000101與00000101執(zhí)行邏輯( )操作后,運算結果為00000000。A或B與C異或

2、D與非6. 原碼乘法是( )。A用原碼表示操作數(shù),然后直接相乘B被乘數(shù)用原碼表示,乘數(shù)取絕對值,然后相乘C乘數(shù)用原碼表示,被乘數(shù)取絕對值,然后相乘D先取操作數(shù)絕對值相乘,符號位單獨處理7. 在浮點數(shù)加減運算中( )A階碼部分與尾數(shù)部分分別進行加減運算B階碼與尾數(shù)作為一個整體進行加減運算C階碼對齊后,尾數(shù)相加減運算D尾數(shù)單獨加減,去兩數(shù)中最大階碼值作為結果的階碼值8. 已知某字符的編碼為0100101,若最高位增加一個偶校驗位,則其編碼變?yōu)椋?)。A10100101B11001010C01000110D010101019. 計算機各功能部件之間的合作關系如下圖所示。假設圖中虛線表示控制流,實線表

3、示數(shù)據(jù)流,那么a、b和c分別表示( )。A控制器、內(nèi)存儲器和運算器B控制器、運算器和內(nèi)存儲器C內(nèi)存儲器、運算器和控制器D內(nèi)存儲器、控制器和運算器10. CPU從內(nèi)存中讀取指令時,需要先將程序計數(shù)器(PC)的內(nèi)容輸送到( )總線上。A數(shù)據(jù)B地址C控制D接口11. 若存儲器按字節(jié)編址且指令長度為16位,則程序順序執(zhí)行時,每執(zhí)行一條指令,程序計數(shù)器的值增加( )。A1B2C3D412. 計算機加電自檢以后,引導程序首先裝入( ),否則,計算機不能做任何事情。A操作系統(tǒng)B編譯程序COffice系列軟件D應用軟件13. 外部總線是用來連接( )。ACPU內(nèi)部各部件BCPU與存儲器、I/O系統(tǒng)之間的連線C

4、主機系統(tǒng)板上的各個芯片D系統(tǒng)中的各個功能模塊或設備14. 在指令系統(tǒng)中,采用擴展操作碼的目的是( )。A增加地址碼數(shù)量B增加尋址空間C增加指令數(shù)量D減少程序中指令操作碼的平均長度15. 如果計算機斷電,則( )中的數(shù)據(jù)會丟失。AROMBEPROMCRAMDCDROM16. 存儲速度最快的是( )。ACPU內(nèi)部寄存器B計算機的高速緩存CacheC計算機的內(nèi)存D大容量磁盤17. 32位微處理器的32是指( )。A系統(tǒng)總線的寬度為32位B處理的數(shù)據(jù)長度只能為32位CCPU字長為32位D通用寄存器數(shù)目為32個18. ( )不屬于存儲器的速度性能指標。A存儲周期B存取時間C主頻D存儲器帶寬19. 以下關

5、于基址尋址方式的敘述,正確的是( )。A基址尋址方式常用于解決成批數(shù)據(jù)的處理B基址尋址方式可用于擴大尋址空間C基址寄存器主要用于物理地址到邏輯地址的變換D基址寄存器可由用戶程序修改20. 以科學計算為主的計算機,對( )要求較高。A外存儲器的讀寫速度B主機的運算速度CI/O設備的速度D顯示分辨率21. 下列指令中屬于非數(shù)值處理指令的是( )。A定點運算指令B浮點運算指令C字符串處理指令D比較兩數(shù)大小的指令22. 轉移指令的主要操作是( )。A改變程序計數(shù)器PC的值B改變地址寄存器的值C改變PC,并將下一條順序執(zhí)行的指令地址(返回指令地址)保存于堆棧中D從堆棧中恢復程序計數(shù)器PC的值23. 運算

6、器中的累加器( )。A沒有加法器功能,也沒有寄存器功能B沒有加法器功能,有寄存器功能C有加法器功能,也有寄存器功能D有加法器功能,沒有寄存器功能24. 在總線結構的CPU中,各個部件連接到總線上,在某一時間( )。A只有一個部件可以向總線發(fā)送信息,并且只有一個部件能從總線上接收信息。B只有一個部件可以向總線發(fā)送信息,但可以有多個部件同時從總線上接收信息。C可以有一個以上部件向總線發(fā)送信息,但只有一個部件可從總線上接收信息。D可以有一個以上部件向總線發(fā)送信息,并且可以有多個部件同時從總線上接收信息。25. 在微程序控制方式中,機器指令和微指令的關系是( )。A每一條機器指令由一條微指令來解釋執(zhí)行

7、B每一條機器指令由一段(或一個)微程序來解釋執(zhí)行C一段機器指令組成的工作程序可由一條微指令來解釋執(zhí)行D一條微指令由若干條機器指令組成26. 存儲器存儲容量單位GB的意義是( )。A28字節(jié)B210字節(jié)C220字節(jié)D230字節(jié)27. 存儲器如果按存取方式分類的話,可分為( )。ACPU控制的存儲器和外部設備控制的存儲器兩類B只讀存儲器和只寫存儲器兩類C直接存取存儲器和間接存取存儲器兩類D隨機存取存儲器、只讀存儲器、順序存取存儲器和直接取存儲器28. 在下面幾種數(shù)據(jù)傳送的控制方式中,不能實現(xiàn)CPU和輸入輸出設備并行工作的是( )。A程序直接控制方式B程序中斷方式CDMA輸入輸出方式D通道控制方式2

8、9. 多體交叉存儲器主要解決的問題是( )。A擴充主存儲器容量B提高存儲器的可靠性C提高存儲器數(shù)據(jù)傳輸率D以上全不對30. 以下關于CPU與主存之間增加高速緩存(Cache)的敘述中,錯誤的是( )。ACache擴充了主存儲器的容量BCache可以降低由于CPU與主存之間的速度差異造成的系統(tǒng)性能影響CCache的有效性是利用了對主存儲器訪問的局部性特性DCache中通常保存著主存儲器中部分內(nèi)容的一份副本31. 虛擬存儲器管理系統(tǒng)的基礎是程序的局部性原理,因此虛存的目的是為了給每個用戶提供比主存容量( )編程空間。A小得多的邏輯B大得多的邏輯C小得多的物理D大得多的物理32. 內(nèi)存的段式存儲管理

9、有許多優(yōu)點。下面描述中,( )不是段式存儲管理的優(yōu)點。A支持程序的模塊化設計和并行編程的要求B各段程序的修改互不影響C地址變換速度快、內(nèi)存碎片(零頭)小D便于多道程序共享內(nèi)存的某些段33. 以下敘述正確的是( )。A主存的存取速度可以與CPU匹配B主存由ROM構成C輔存中的程序調(diào)入主存后才能運行D匯編語言程序設計不需要了解計算機的硬件結構34. 與3.5英寸軟盤相比,U盤的優(yōu)點是( )。A體積小、容量小、速度快B體積大、容量小、速度慢C體積小、容量大、速度慢D體積小、容量大、速度快35. 在多重中斷情況下,CPU現(xiàn)場信息可保存到( )。A通用寄存器 B控制存儲器 C堆棧 D外設接口36. 以下

10、敘述中正確的是( )。A中斷方式一般用于處理隨機出現(xiàn)的服務請求B外部設備發(fā)出中斷應立即得到CPU的響應C中斷方式可用于CPU向外部設備的請求DDMA也可用于在主存與主存之間傳送數(shù)據(jù)37. 在直接存儲器存取的I/O方式中,控制數(shù)據(jù)傳輸?shù)牟考牵?)。ACPUBDMA控制器 C存儲器 D總線38. 在外設接口中,狀態(tài)寄存器的作用是( )。A存放CPU給外設的操作命令B存放外設給CPU的操作信號C存放外設的工作狀態(tài)D存放CPU的工作狀態(tài)39. 若指令系統(tǒng)中設置了專用I/O操作指令,則I/O接口( )。A與內(nèi)存單元必須統(tǒng)一編址B可以獨立編址C必須采用DMA方式與內(nèi)存交換數(shù)據(jù)D必須采用中斷方式與內(nèi)存交換

11、數(shù)據(jù)40. 并行性的含義不包括( )。A時間重疊B資源重復C資源共享D數(shù)據(jù)共用41. 代碼10101邏輯右移一位后得( )。A10010B10011C01011D0101042. 在計算機中,適合于二進制數(shù)做加減法運算的數(shù)字編碼是( )。A原碼B補碼CBCD碼DASCII碼43. 在( )表示中,數(shù)值0是唯一表示的。A原碼B反碼C補碼D原碼和反碼44. 若用8位機器碼表示二進制數(shù)-111,則補碼表示的十六進制形式為( )。10000111AF9BF0C89D8045. 以下底數(shù)為2的浮點數(shù)表示中,尾數(shù)是補碼表示,符合規(guī)格化要求的是( 0<=n<1/2 )。A0.0100110

12、15;2-4B1.0110011×2-4C0.0110011×2-4D1.1000110×2-446. 8個二進制位至多可表示( )個數(shù)據(jù)。A8B64C255D25647. 微處理器中的ALU可執(zhí)行算術運算和( )操作A浮點B定點C邏輯D控制48. 計算機內(nèi)數(shù)據(jù)采用二進制表示是因為二進制數(shù)( )。A最精確B最容易理解C最便于硬件實現(xiàn)D運算最快49. 若8位二進制數(shù)能被4整除,則其最低2位( )。A不可能是01、00B只能是10C可能是01、00D只能是0050. 以下關于計算機中數(shù)據(jù)表示的敘述中,錯誤的是( )。A計算機中的數(shù)值數(shù)據(jù)采用二進制表示,非數(shù)值性數(shù)據(jù)不使

13、用二進制表示B正整數(shù)的原碼和補碼表示形式相同,而負整數(shù)的原碼和補碼表示形式不同C數(shù)值中的小數(shù)點在硬件中不明確表示,而是采用約定位置的方式D碼長相同時,補碼比原碼可以多表示一個數(shù)51. 兩個帶符號的數(shù)進行運算時,在( )的情況下有可能產(chǎn)生溢出。A同符號數(shù)相加B同符號數(shù)相減C異符號數(shù)相加D異符號數(shù)相“或”52. 兩個n位數(shù)(包括1位符號位)相乘,乘積一般為2n-2位。一個采用原碼一位乘法實現(xiàn)這兩個數(shù)相乘的運算器,其加法器的位數(shù)一般為( )。A2n位B2n-2位Cn位Dn+2位53. 在原碼一位乘、除法中,求乘積或商的符號的邏輯運算是( )。A邏輯加B邏輯乘C與非運算D異或運算54. 用ASCII碼

14、表示的大寫英文字母B42H加偶校驗后的二進制編碼為( 01000010 )。A10001000B10000010C11000001D0100001055. 狀態(tài)寄存器保存著算術邏輯運算指令執(zhí)行(或測試)后形成的各種狀態(tài)位標志。這些標志中不包括( )。A運算結果進位標志B運算結果錯誤標志C運算結果為零標志D運算結果溢出標志56. 計算機的用途不同,對其部件的性能指標要求也有所不同。以科學計算為主的計算機,應該重點考慮( )。ACPU的主頻和字長,以及內(nèi)存容量B硬盤讀寫速度和字長CCPU的主頻和顯示分辨率D硬盤讀寫速度和顯示分辨率57. 主存儲器容量大小反映了該計算機( )。A每秒鐘所能執(zhí)行的指令

15、條數(shù) B存儲器讀寫速度C即時存儲信息的能力D保存大量信息的能力58. 在堆棧數(shù)據(jù)結構及堆棧存儲結構的計算機中,所需的操作數(shù)默認在堆棧內(nèi),因此,入棧和出棧操作常用( )。A零地址指令格式B一地址指令格式C二地址指令格式D三地址指令格式59. 在指令系統(tǒng)中,采用擴展操作碼的目的是( )。A增加地址碼數(shù)量B增加尋址空間C增加指令數(shù)量D減少程序中指令操作碼的平均長度60. 與外存儲器相比,內(nèi)部存儲器的特點是( )。A容量大、速度快、成本低 B容量大、速度慢、成本高C容量小、速度快、成本高D容量小、速度慢、成本低61. CPU執(zhí)行程序時,為了從內(nèi)存中讀取指令,需要先將( )的內(nèi)容輸送到地址總線上。A指令

16、寄存器(IR)B程序計數(shù)器(PC)C標志寄存器D變址寄存器62. 相對尋址的主要作用是( )。A支持程序的動態(tài)定位B支持訪存地址的越界檢查C支持向量、數(shù)組的運算尋址D支持程序在存儲器中的定位和擴大尋址范圍63. 執(zhí)行指令時,以寄存器的內(nèi)容作為操作數(shù)的地址,這種尋址方式稱為( )尋址。A寄存器B相對C基址變址D寄存器間接64. 計算機中,執(zhí)行一條指令所需要的時間稱為指令周期,完成一項基本操作所需要的時間稱為機器周期,時鐘脈沖的重復周期稱為時鐘周期。因此,( )。A時鐘周期大于機器周期B時鐘周期等于機器周期C機器周期大于指令周期D指令周期大于時鐘周期65. 以下關于精簡指令集計算機(RISC)指令

17、系統(tǒng)特點的敘述中,錯誤的是( )。A對存儲器操作進行限制,使控制簡單化B指令種類多,指令功能強C設置大量通用寄存器D選取使用頻率較高的一些指令,提高執(zhí)行速度66. ( )用于存放執(zhí)行指令的地址。A算術邏輯單元B指令寄存器C程序計數(shù)器D累加器67. 關于微程序的敘述,以下正確的是( )。A微程序控制器屬于硬連線控制器B微程序預先存儲在主存的ROM中C每條微指令與一段機器程序相對應D每條機器指令與一段微程序相對應68. 主存儲器采用雙地址譯碼方式是為了減少( )。A地址寄存器的位數(shù)B數(shù)據(jù)寄存器的位數(shù)C讀寫電路的個數(shù)D譯碼器的輸出線69. 如果計算機斷電,則( )中的數(shù)據(jù)會丟失。AROMBEPROM

18、CRAMDCDROM70. 下面關于只讀存儲器的敘述不正確的是( )。A存儲器中的內(nèi)容是被預先寫好的,并且斷電后仍能長期保存B運行程序時,ROM只能讀出信息而不可能隨機寫入C存儲的程序和數(shù)據(jù)可根據(jù)需要進行改變DROM主要由全譯碼的地址譯碼器和存儲單元體組成,前者是一種“與”陣列,后者則是“或”陣列71. 某頁式存儲管理系統(tǒng)中的地址結構如下圖所示,則( )。A頁的大小為1K,最多有8M頁B頁的大小為2K,最多有4M頁C頁的大小為4K,最多有1M頁D頁的大小為8K,最多有2M頁72. 存儲器的字線是( )。A存儲體與讀寫電路連接的數(shù)據(jù)線。它們通過讀寫電路傳送或接收數(shù)據(jù)寄存器的信息。B存儲器的數(shù)據(jù)線

19、。其線數(shù)正好與數(shù)據(jù)寄存器的位數(shù)相對應C經(jīng)地址譯碼器譯碼之后的存儲單元的地址線D以上三種說法都不對73. 高速緩沖存儲器Cache( )A是為解決CPU和SRAM之間的速度匹配而采用的一項重要技術;B是發(fā)揮CPU高速高效的性能而設置的一種高速小容量緩沖存儲器;C存取速度要比主存慢;D功能由硬件和軟件共同實現(xiàn)。74. 常見的保持主存和cache中的數(shù)據(jù)的一致性的方法有直達法和回寫法兩種,下面說法正確的是( )A直達法數(shù)據(jù)會出現(xiàn)不一致B回寫法對寫操作沒有高速緩存的作用C回寫法速度更快D直達法存在數(shù)據(jù)不一致隱患75. 在I/O系統(tǒng)中,不設置輸入輸出指令就可實現(xiàn)對外圍設備的數(shù)據(jù)傳送操作,是因為其采用了(

20、 )。A隱式編址方式B單獨編址方式C與內(nèi)存統(tǒng)一編址方式D與通用寄存器一起編址方式76. 執(zhí)行完中斷服務程序后應該恢復現(xiàn)場和斷點,為此在程序中斷處理過程中此時首先必須( )。A恢復斷點B恢復現(xiàn)場C開中斷D關中斷77. 電源故障中斷屬于( )。A不可屏蔽中斷B控制臺中斷CI/O設備中斷D可屏蔽中斷78. 若不考慮I/O設備本身的性能,則影響計算機系統(tǒng)I/O數(shù)據(jù)傳輸速度的主要因素是( )。A地址總線寬度B數(shù)據(jù)總線寬度C主存儲器的容量DCPU的字長79. 在外設接口中,控制器的作用是( )。A存放CPU給外設的操作命令B存放外設給CPU的操作信號C存放外設的工作狀態(tài)D存放CPU的工作狀態(tài)80. 接口是

21、連接外圍設備與計算機主機之間的橋梁,以下關于接口功能的敘述中,錯誤的是( )。A接口應該具備數(shù)據(jù)轉換的功能,例如串行數(shù)據(jù)與并行數(shù)據(jù)的相互轉換B接口應該執(zhí)行中斷處理程序實現(xiàn)數(shù)據(jù)的輸入/輸出C接口應該監(jiān)視外設的工作狀態(tài)并保存狀態(tài)信息供CPU使用D接口應該具備數(shù)據(jù)緩沖的功能,以協(xié)調(diào)部件之間的速度差異二、縮寫詞解釋(20分)CPU:中央處理器 ALU:算術邏輯單元 I/O:輸入輸出接口 SRAM:靜態(tài)隨機訪問存儲器 DRAM:動態(tài)隨機訪問存儲器 RAM:隨機存儲器ROM:只讀存儲器 PROM:用戶可編程的只讀存儲器 EPROM:紫外線可擦除可編程只讀存儲器 FLASH:閃速存儲器 EEPROM:用電可

22、擦除可編程只讀存儲器 ISA:工業(yè)標準總線 EISA:擴展工業(yè)標準總線 PCI:外圍部件互連總線 USB:通用串行總線 RS232C:串行通信總線 Cache:高速緩存 FIFO:先進先出算法LIFO:后進先出 LRU:近期最少使用算法 CRC:循環(huán)冗余校驗碼 A/D:模擬/數(shù)字轉換器 D/A:數(shù)字/模擬轉換器 DMA:直接存儲器存取方式 DMAC:直接內(nèi)存訪問控制器 FA:全加器 OP:操作碼CISC:復雜指令系位計算機 RISC:精簡指令系位計算機 VLSI:超大規(guī)模集成電路 LSI:大規(guī)模集成電路IR:指令寄存器PC:程序計數(shù)器DR:數(shù)據(jù)寄存器AR:地址寄存器SR:狀態(tài)寄存器 MAR:存

23、儲器地址寄存器 MDR:存儲器數(shù)據(jù)寄存器 CU:控制單元 CM:控制存儲器 CRT:陰極射線管顯示器LCD:液晶顯示器LED:發(fā)光二極管顯示器三、填空題(每空2分,共10分)1. 按原碼一位乘法規(guī)則,兩個N位數(shù)相乘,需要重復進行N次加及 移位 操作,才能得到最后的乘積。2. 浮點數(shù)加減法運算時,若兩數(shù)階碼不等,要先 對階 。3. 內(nèi)存 是用來計算機當前運行時暫時不需要使用,但必須存儲在計算機中的信息。4. 計算機系統(tǒng)中各部件之間傳輸?shù)男畔⒘魇菙?shù)據(jù)流和 指令 。5. Cache 是用來存儲計算機當前運行時現(xiàn)場要使用的信息。6. 靜態(tài)存儲器和動態(tài)存儲器的主要差別是 刷新周期不同 。7. 多體交叉存

24、儲器中,地址交叉排列的目的是為了 解決擴充容量問題 。8. 在運算器中的數(shù)據(jù)寄存器,每次運算時既存放源操作數(shù),又存放結果的稱為 累加器 。9. 多層次存儲系統(tǒng)的設計依據(jù)是 局部性原理 。10. DRAM為保持其信息需要定時進行 刷新 。11. 完成一條指令的一系列微指令的有序集合稱為 微程序 。12. 在微程序控制器中,將全部微程序放在一個高速存儲器中,這個高速存儲器稱之為 控制存儲器 。13. 從計算機廠家生產(chǎn)芯片的規(guī)格就可以知道存儲體的容量,如4K×1,64K×1,16K×8。前一個數(shù)字指 字擴展 ,后一個數(shù)字指 擴展 ,即一個存儲單元的位數(shù)。14. DMA方

25、式是在 RAM 和 I/O設備 之間建立一條直接數(shù)據(jù)通路。15. 一片容量為1M×4位的芯片,其地址線有 23 根,數(shù)據(jù)線有 4 根。16. 主機與外部設備之間傳送數(shù)據(jù)的方式有:程序直接控制方式、 程序查詢方式 、 程序中斷方式 、I/O通道控制方式和外圍處理機方式。四、計算題(40分)1. 將十進制數(shù)0.276化成二進制數(shù),再寫出各自的原碼、反碼、補碼表示(符號位1位,數(shù)值位7位,共8位)。解:(-0.276)10=(-0.0100011)2|0.726*20|0.552*21|0.104*20|0.208*20|0.416*2 原碼:1 01000110|0.832*2 反碼:1

26、 10111001|0.664*2 補碼:1 10111011|0.3282. 將十進制數(shù)49化成二進制數(shù),再寫出各自的原碼、反碼、補碼表示(符號位1位,數(shù)值位7位,共8位)。解: 249122402120 原碼;0 0110001260 反碼;0 0110001231 補碼;0 0110001211 03. 已知x0.1011,y0.0101,要求用補碼減法計算xy?,并給出計算過程,同時指出計算結果是否溢出?解:(1)x補 = 1.0101.(2)(-y)補 = 1.1011.(3)(x-y) 補 = x補 +(-y)補 = 1.0101 + 1.1011 = 1.0000x-y = -1

27、(4)沒有溢出4. x0.1011,y0.1101,用兩種運算方法判斷xy是否溢出。解:采用單符號位操作檢測方法:x補=0.1011,y補=0.1101 0.1011+ 0.1101 1.1000符號位的代碼是01,兩個符號位的代碼不一致,表示運算結果溢出。5. 設十進制數(shù)X =(+128.75)×2-10(1)若(Y)2 = (X)10,用定點數(shù)表示Y值。(2)設用21個二進制位表示浮點數(shù),階碼用5位,其中階符用1位;尾數(shù)用16位,其中符號用1位。階碼的基數(shù)為2.寫出階碼和尾數(shù)均用原碼表示的Y的機器數(shù)。(3)寫出階碼和尾數(shù)均用反碼表示的Y的機器數(shù)。(4)寫出階碼和尾數(shù)均用補碼表示的

28、Y的機器數(shù)。解:(1)Y= +1000 0000, 11×2-10 = 0.0010 0000 0011= 0.10 0000 0011×2-2(2)原碼表示形式:尾符階符 階碼尾數(shù)0 1 0010100 0000 0110 0000(3)反碼表示形式:尾符階符階碼尾數(shù)0 1 1101 100 0000 0110 0000(4)補碼表示形式:尾符階符階碼尾數(shù)0 1 1110100 0000 0110 00006. 設有單地址加法指令OP D,其中D為548AH;而(548AH)=32B9H,(32B9H)=3C5DH,(3C5DH)=67E1H,(AC)=2007H。試問:(1)若OP是立即尋址加法指令,那么該指令執(zhí)行后,AC的內(nèi)容是什么?(2)若OP是直接尋址加法指令,那么該指令執(zhí)行后,AC的內(nèi)容是什么?(3)若OP是間接尋址加法指令,那么該指令執(zhí)行后,AC的內(nèi)容是什么?解:(1)AC的內(nèi)容=(AC)+548AH =2007H+ 548AH =7491H(2)AC的內(nèi)容=(AC)+(548AH) =2007H+ 32B9H =52C0H(3)AC的內(nèi)容=(A

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論