FPGA技術課程作業(yè)_第1頁
FPGA技術課程作業(yè)_第2頁
FPGA技術課程作業(yè)_第3頁
FPGA技術課程作業(yè)_第4頁
FPGA技術課程作業(yè)_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

FPGA技術課程作業(yè)FPGA技術課程作業(yè)FPGA技術課程作業(yè)FPGA技術課程作業(yè)編制僅供參考審核批準生效日期地址:電話:傳真:郵編:1.分析程序,完成下列各題:1)完成程序填空。2)畫出該代碼綜合后的電路圖。moduletest2(clk,reset,in1,in2,in3,out1,out2);inputclk,reset;inputin1,in2,in3;outputout1,out2;regout1,out2;integertemp1,temp2;always@(posedgeclkorposedgereset)if(reset) begin temp1<=0; temp2<=0; end elsebegin temp1<=in1&in2; temp2<=in2|in3; end always@(posedgeclk) begin out1<=temp1&temp2; out2<=temp1^in3; endendmodule2、分析程序,完成下列題目:1)完成程序填空。2)根據圖一所畫出的輸入激勵波形,編寫測試文件,仿真截圖在0到900ns時間區(qū)間里輸出端口的輸出波形。moduletest1(data_1,data_2,data_3,data_out1,data_out2);inputdata_1,data_2,data_3;outputdata_out1,data_out2;taskwriteburst;inputa,b;integerc;c=a+b;endtaskregdata_out1,data_out2;always@(data_1ordata_2or3)beginwrite(data_1,data_2,data_out1);write(data_2,data_3,data_out2); endendmodule圖一3.根據下面的VerilogHDL代碼,畫出綜合后的電路圖。moduletest12(out,clk,in1,in2,in3,in4);inputclk;inputin1,in2,in3,in4;outputout;regout;regtemp1,temp2;always@(posedgeclk)begintemp1<=in1&in2;temp2<=temp1|in3;out<=temp2|in4;endendmodule4.根據圖1所示的原理圖寫出相應的VerilogHDL程序,其中DFF模塊是上升沿觸發(fā)的觸發(fā)器,編寫相應的測試程序,在ISE軟件中完成仿真,對仿真波形圖進行截圖。圖二程序:

modulemy_moduke(clk,xin,out);inputclk,xin;outputout;regout;regtemp;always@(posedgeclk)begintemp<=xin|out;endalways@(posedgeclk)beginout=temp;endendmodule激勵文件:initial begin clk=0; forever#30clk=~clk; endinitialbegin 用VerilogHDL設計一個四分頻電路,在ISE軟件中完成仿真,對仿真波形圖進行截圖。1)輸入信號:clk--------輸入時鐘reset--------同步復位信號,當reset=1’b1時,系統(tǒng)輸出置零,當reset=1’b0時,系統(tǒng)正常工作。2)輸出信號:clk_out--------輸出信號,其頻率是輸入時鐘的四分之一moduleD_4div(clkin,reset_n,clkout);inputclkin,reset_n;outputclkout;wirein1,in2,clkin_2;regout;regclkout_1;assignin1=~clkout_1;assignclkin_2=clkout_1;assignin2=~out;assignclkout=out;always@(posedgeclkin)計一個帶有異步復位控制端和時鐘使能控制端的10進制計數器。module

Counter(clk,clk_key,clr,ena,cout,sel,seg);input

clk,clk_key,clr,ena;output

cout;output

[7:0]sel,seg;assign

sel=8'hf0;wire

clk_k;debounce_module

U0

(.CLK(clk),.RSTn(clr),.Pin_In(clk_key),.Pin_Out(clk_k));wire

[3:0]sum;count

U1(.clk(clk),.clk_k(clk_k),.clr(clr),.ena(ena),.cout(cout),.sum(sum));tube

U2(.clk(clk),.sum(sum),.seg(seg));endmodule計數模塊module

count(clk,clk_k,clr,ena,cout,sum);input

clk,clk_k,clr,ena;output

cout;output

[3:0]sum;reg

cout;reg

[3:0]sum;reg

a,b;always@(posedge

clk)begina<=clk_k;b<=a;endwire

key_posedge=(~b&a)

1'b1

:1'b0;always@(posedge

clk)beginif(clr)begincout

<=0;sum

<=0;endelse

if(key_posedge

&

ena) beginif(sum<4'd9) beginsum<=sum+1'b1;cout<=0;endelse

begincout<=1; sum<=0;endendelsebegincout<=cout;sum<=sum;endendendmodule數碼管moduletube(clk,sum,seg);inputclk;input[3:0]sum;output[7:0]seg;reg[7:0]seg;always@(posedgeclk)begincase(sum) 4'd0:seg<=8'hc0;4'd1:seg<=8'hf9;4'd2:seg<=8'ha4;4'd3:seg<=8'hb0; 4'd4:seg<=8'h99;4'd5:seg<=8'h92;

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論