(完整版)大連大學(xué)電工學(xué)試題母題庫(kù)_第1頁(yè)
(完整版)大連大學(xué)電工學(xué)試題母題庫(kù)_第2頁(yè)
(完整版)大連大學(xué)電工學(xué)試題母題庫(kù)_第3頁(yè)
(完整版)大連大學(xué)電工學(xué)試題母題庫(kù)_第4頁(yè)
(完整版)大連大學(xué)電工學(xué)試題母題庫(kù)_第5頁(yè)
已閱讀5頁(yè),還剩41頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

.12JL檢測(cè)題……(共…80一分2…100?)一、填空題:(每空0.5分,共21分)1、DAC電路的作用是將輸入的數(shù)字一量轉(zhuǎn)換成與數(shù)字量成正比的輸出模擬一量。ADC電路的作用是將輸入的模擬量轉(zhuǎn)換成與其成正比的輸出數(shù)字 量。2、DAC電路的主要技術(shù)指標(biāo)有分辨率、絕對(duì)精度和非線性度及建立時(shí)間等:ADC電路的主要技術(shù)指標(biāo)有 相對(duì)精度、分辨率和轉(zhuǎn)換速度等。3、DAC通常由參考電壓,譯碼電路和電子開關(guān)三個(gè)基本部分組成。為了將模擬電流轉(zhuǎn)換成模擬電壓,通常在輸出端外加 運(yùn)算放大器。4、按解碼網(wǎng)絡(luò)結(jié)構(gòu)的不同,DAC可分為R-2RT形電阻網(wǎng)絡(luò)、R-2R倒T形電阻網(wǎng)絡(luò)和權(quán)電阻網(wǎng)絡(luò)DAC等。按模擬電子開關(guān)電路的不同,DAC又可分為CMOS開關(guān)型和雙極型開關(guān)型。5、模數(shù)轉(zhuǎn)換的量化方式有 四舍五入法和舍尾取整法兩種。6、在模/數(shù)轉(zhuǎn)換過(guò)程中,只能在一系列選定的瞬間對(duì)輸入模擬量 采樣后再轉(zhuǎn)換為輸出的數(shù)字量,通過(guò)采樣、保持、量化和編碼四個(gè)步驟完成。7、雙積分型ADC換速度較慢, 逐次逼近型ADC轉(zhuǎn)換速度高。8、逐次逼近型ADC內(nèi)部有數(shù)模轉(zhuǎn)換器,因此 轉(zhuǎn)換速度快。倒T型曲阻網(wǎng)絡(luò)DAC中的電阻只有R和2R兩種.與權(quán)電阻網(wǎng)絡(luò)完全不同。而且在這種DAC轉(zhuǎn)換器中又采用了高速電子開關(guān),所以轉(zhuǎn)換速度很高。10、ADC0809采用CMOS工藝制成的_8一位ADC,內(nèi)部采用逐次比較結(jié)構(gòu)形式。DAC0832采用白^是CMOS工藝制成的雙列直插式單片8位數(shù)模轉(zhuǎn)換器。二、判斷題(每小題1分,共9分)TOC\o"1-5"\h\z1、DAC的輸入數(shù)字量的位數(shù)越多,分辯能力越低。 (錯(cuò))2、原則上說(shuō),R-2R作T形電阻網(wǎng)絡(luò)DAC輸入和二進(jìn)制位數(shù)不受限制。 (對(duì))3、若要減小量化誤差s,就應(yīng)在測(cè)量范圍內(nèi)增大量化當(dāng)量8。 (錯(cuò))4、量化的兩種方法中舍尾取整法較好些。 (錯(cuò))5、ADC0809二進(jìn)制數(shù)據(jù)輸出是三態(tài)的,允許直接連 CPU的數(shù)據(jù)總線。(對(duì))6、逐次比較型模數(shù)轉(zhuǎn)換器轉(zhuǎn)換速度較慢。 (錯(cuò))7、雙積分型ADC中包括數(shù)/模轉(zhuǎn)換器,因此轉(zhuǎn)換速度較快。 (錯(cuò))8、8的數(shù)值越小,量化的等級(jí)越細(xì), A/D轉(zhuǎn)換器的位數(shù)就越多。 (對(duì))9、在滿刻度范圍內(nèi),偏離理想轉(zhuǎn)換特性的最大值稱為相對(duì)精度。 (錯(cuò))三、選擇題(每小題2分,共20分)1、ADC的轉(zhuǎn)換精度取決于(A)。A、A、分辯率 B、轉(zhuǎn)換速度C、分辨率和轉(zhuǎn)換速度TOC\o"1-5"\h\z2、對(duì)于n位DAC的分辨率來(lái)說(shuō),可表示為( C)。A、— B、1-y C、—12n 20-1 2n3、R-2R梯形電阻網(wǎng)絡(luò)DAC中,基準(zhǔn)電壓源Ur和輸出電壓uo的極性關(guān)系為(B)。A、同相 B、反相 C、無(wú)關(guān)4、采樣保持電路中,采樣信號(hào)的頻率fs和原信號(hào)中最高頻率成分 fimax4、采樣保持電路中,(A)。A、fA、fs或fimaxB、fs<fimaxC、fs=fimax5、如果ui=0?-0V,Uimax=1V,若用ADC電路將它轉(zhuǎn)換成n=3的二進(jìn)制數(shù),采用四舍五入量化法,其量化當(dāng)量為(B)。A、1/8(V) B、2/15(V) C、1/4(V)6、DAC0832是屬于(A)網(wǎng)絡(luò)的DAC。A、R-2R倒T型電阻 B、T型電阻 C、權(quán)電阻7、和其它ADC相比,雙積分型ADC轉(zhuǎn)換速度(A)。A、較慢 B、很快 C、極慢8、如果ui=0?10V,Uimax=1V,若用ADC電路將它轉(zhuǎn)換成n=3的二進(jìn)制數(shù),采用四舍五入量化法的最大量化誤差為(A)。A、1/15(V)B、1/8(V) C、1/4(V)9、ADC0809輸出的是(A)A、8位二進(jìn)制數(shù)碼B、10位二進(jìn)制數(shù)碼 C、4位二進(jìn)制數(shù)碼ADC0809是屬于(B)的ADC。A、雙積分型 B、逐次比較型四、計(jì)算設(shè)計(jì)題(共35分)1、如圖12-12所示電路中R=8KQ,Rf=1KQ,Ur=-10V,試求:(1)在輸入四位二進(jìn)制數(shù)D=1001時(shí),網(wǎng)絡(luò)輸出U0=?(2)若U0=1.25V,則可以判斷輸入的四位二進(jìn)制數(shù) D=?(10分)d3uod2uod1d0圖12-12解:①圖示電路X3?X0的狀態(tài)為1001,因此有:UR 1083UR 1083R/23 810mA,1081.25mA,I11.25mAU0IRF11.25111.25V②若要使輸出電壓等于1.25V,則I=I0=-1.25mA,即輸入的四位二進(jìn)制數(shù) D=0001。1011010101),試2、在倒T形電阻網(wǎng)絡(luò)DAC中,若Ur=10V,輸入101011010101),試求其輸出模擬電壓為何值?(已知 RF=R=10KQ)(6分)解:U。UrR解:U。UrRD

2n10725

102410 9 710(12 1227.08V一6 一4 一2 一012 12 12 12)3、已知某一3、已知某一DAC電路的最小分辯電壓ULSB=40mV,最大滿刻度輸出電壓Ufsr=0.28V,求該電路輸入二進(jìn)制數(shù)字量的位數(shù)解:dn-2d2d1d0求該電路輸入二進(jìn)制數(shù)字量的位數(shù)解:dn-2d2d1d0n應(yīng)是多少?(6分) 0S0 212r2-電子開關(guān)權(quán)電阻求和網(wǎng)絡(luò)十?十集成運(yùn)放U0圖12-13ULSB40 1亡2802rl2n8n34、如圖12-13所示的權(quán)電阻網(wǎng)絡(luò)DAC電路中,若n=4,Ur=5V,R=100Q,RF=50Q,試求此電

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論