實驗-9門電路與組合邏輯電路的分析與設(shè)計_第1頁
實驗-9門電路與組合邏輯電路的分析與設(shè)計_第2頁
實驗-9門電路與組合邏輯電路的分析與設(shè)計_第3頁
實驗-9門電路與組合邏輯電路的分析與設(shè)計_第4頁
實驗-9門電路與組合邏輯電路的分析與設(shè)計_第5頁
已閱讀5頁,還剩9頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

實驗九

門電路與組合邏輯電路的分析與設(shè)計實驗?zāi)康拇_認(rèn)芯片的管腳號。掌握TTL與非門、異或門、與或非門的邏輯功能。學(xué)習(xí)設(shè)計與構(gòu)成組合邏輯電路的方法。學(xué)會使用數(shù)字實驗箱。實驗設(shè)備測試TTL雙輸入四與非門74LS00邏輯功能測試TTL雙輸入四異或門74LS86邏輯功能測試TTL與或非門74LS55邏輯功能試用給定芯片構(gòu)成一位二進(jìn)制全加器試用74LS55和74LS00構(gòu)成三人表決器(選作)實驗內(nèi)容1、測試TTL雙輸入四與非門74LS00

的邏輯功能“與非門”可直接當(dāng)“非門”用2、測試TTL雙輸入四異或門74LS86

的邏輯功能3.測試TTL與或非門74LS55

的邏輯功能4、用給定的74LS00、74LS86、74LS55

三種芯片構(gòu)成一位二進(jìn)制全加器4、用給定的74LS00、74LS86、74LS55

三種芯片構(gòu)成一位二進(jìn)制全加器

ABCI接線圖K1K2K3GNDS74LS0074LS5574LS86CO+5V+5V0VK1K2K374LS5574LS00K2K1K3F三人表決電路(55,00)注意事項正確選擇集成電路的型號,不要將集成芯片的電源端接反。輸出端不能與邏輯開關(guān)(K)連接,更不能直接接到電源上,否則集成芯片會燒壞??偨Y(jié)報告要求總結(jié)“與非”門、“異或”門、“

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論