第五章 微處理器總線時序與系統(tǒng)總線_第1頁
第五章 微處理器總線時序與系統(tǒng)總線_第2頁
第五章 微處理器總線時序與系統(tǒng)總線_第3頁
第五章 微處理器總線時序與系統(tǒng)總線_第4頁
第五章 微處理器總線時序與系統(tǒng)總線_第5頁
已閱讀5頁,還剩65頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

第五章處理器總線時序和系統(tǒng)總線本章內(nèi)容簡介:1.8086的引腳特性及工作模式;2.8086的典型的總線操作時序;3、標(biāo)準(zhǔn)總線簡介本章講綱5.1基本概念5.28086的引腳功能及操作時序5.3總線技術(shù)第一節(jié)基本概念一、主頻、外頻和倍頻系數(shù)二、T狀態(tài)三、總線周期四、指令周期五、時序六、時序圖第一節(jié)基本概念一、主頻、外頻和倍頻系數(shù)1、時鐘(1)時鐘信號是按一定的電壓幅度,按一定的時間間隔發(fā)出的脈沖信號;(2)時鐘信號是CPU的所有操作的基準(zhǔn)。即CPU的所有操作均具有嚴(yán)格的定時和先后關(guān)系;2、CPU的主頻:CPU內(nèi)部的工作頻率;3、外頻/系統(tǒng)頻率:CPU的外部總線的工作頻率;4、倍頻系數(shù):CPU主頻與外頻的比例系數(shù);第一節(jié)基本概念5、外頻的性能指標(biāo)頻率:單位時間內(nèi)脈沖的個數(shù);周期:一個完整脈沖所占用的時間;占空比:高電平在脈沖周期內(nèi)所占的比例;

8086的工作頻率為4.77M,占空比為1:3T第一節(jié)基本概念二、T狀態(tài)相鄰兩個時鐘脈沖之間的時間間隔稱為一個T周期或T狀態(tài);每個T狀態(tài)包含:下降沿、上升沿、高電平、低電平T第一節(jié)基本概念三、總線周期1、CPU可以通過總線完成對存儲器、IO口的操作,這些操作稱為總線操作;2、總線周期:執(zhí)行一次總線操作所需要的時間;

讀取存儲器操作 存儲器讀周期 寫存儲器操作 存儲器寫周期 讀IO端口操作 IO端口讀周期 寫IO端口操作 IO端口寫周期 中斷響應(yīng)操作 中斷響應(yīng)周期第一節(jié)基本概念三、總線周期3、基本總線周期 8086的一個基本總線周期包含4個T周期(狀態(tài)),在每個T周期內(nèi),CPU會做不同的操作;

總線周期T1T2T3T4CLK第一節(jié)基本概念四、指令周期1、執(zhí)行一條指令所需要的時間稱為指令周期;2、執(zhí)行指令所需要的時間由以下部分組成: 取指令、執(zhí)行指令、取操作數(shù)、存操作數(shù);3、指令周期可以由執(zhí)行指令所需要的T周期來表示;4、由于指令類型或操作數(shù)不同,指令周期也不同例: MOVBX,AX 7個T周期 MULBL 70-77個T周期 MOV[BX],AX 14個T周期第一節(jié)基本概念四、指令周期5、在一個指令周期內(nèi),可能會包含若干個總線周期;例: 分析ADD[BX],AX的執(zhí)行過程 取指令: 存儲器讀周期 取[DS:BX]內(nèi)容:存儲器讀周期 寫結(jié)果: 存儲器寫周期6、8086內(nèi)部由于總線接口部件和執(zhí)行單元分開,在某些情況下可以不考慮取指令時間;第一節(jié)基本概念五、時序和時序圖為了實(shí)現(xiàn)某個操作,芯片在時鐘的統(tǒng)一控制下,按一定的時間先后順序發(fā)出響應(yīng)的控制信號,這個時間順序就是時序;描述某一操作過程中,芯片/總線上有關(guān)引腳信號隨時間發(fā)生變化的關(guān)系圖,即時序圖。時序圖以時鐘脈沖信號作為橫坐標(biāo)軸,表示時間順序;縱軸上是有關(guān)操作的引腳信號隨時間發(fā)生變化的情況,時序圖中左邊出現(xiàn)的事件發(fā)生在右邊之前。第一節(jié)基本概念時間有關(guān)引腳信號T1T2T3T4A19~A0D7~D0ALECLKMEMR例:IBMPC/XT總線上存儲器讀周期時序第一節(jié)基本概念五、時序和時序圖在理解時序圖時需注意以下幾點(diǎn):1、各個信號的意義;2、所關(guān)心信號的起始時刻、結(jié)束時刻;3、時序圖中的標(biāo)注;5、對控制時鐘信號的邊沿對齊情況;第一節(jié)基本概念小結(jié):1、CPU實(shí)際是一個比較復(fù)雜的時序邏輯電路;2、各種周期的關(guān)系時鐘信號(T周期)基本總線周期指令周期CPU完成操作的步驟時序、時序圖接口電路的設(shè)計(jì)第二節(jié)8086的引腳功能及操作時序 一、8086的引腳功能及工作模式 二、8086的基本操作時序第二節(jié)8086的引腳功能及操作時序一、8086的引腳功能及工作模式1、引腳功能40腳雙列直插;提供兩種工作模式;不同工作模式下,第24-31腳信號不同;8088GNDA14A13A12A11A10A9A8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGNDVCCA15A16/S3A17/S4A18/S5A19/S6BHE/S7MN/MXRDRQ/GT0(HOLD)RQ/GT1(HLDA)LOCK(WR)S2(IO/M)S1(DT/R)S0(DEN)QS0(ALE)QS1(INTA)TESTREADYRESETVCCA15A16/S3A17/S4A18/S5A19/S6SSOMN/MXRDHOLDHLDAWRIO/MDT/RDENALEINTATESTREADYRESET8088GNDA14A13A12A11A10A9A8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGND最小組態(tài)1.電源、時鐘和工作模式選擇Vcc接+5VCLK接4.77MHz2個GND接地MN/MX接+5V2.訪問I/O端口、存儲器的控制信號IO/M選擇I/O或存儲器操作RD讀操作控制WR寫操作控制3.地址/數(shù)據(jù)、地址/狀態(tài)復(fù)用信號AD7~AD0地址/數(shù)據(jù)復(fù)用信號A15~A8 地址線A19~A16/S6~S3地址/狀態(tài)復(fù)用信號S6=0,S5=IF,S4、S3當(dāng)前使用段寄存器00-ES,01-SS,10-CS/未用,11-DS4.地址鎖存允許信號ALE8088在最小模式下的引腳和功能:

VCCA15A16/S3A17/S4A18/S5A19/S6SSOMN/MXRDHOLDHLDAWRIO/MDT/RDENALEINTATESTREADYRESET8088GNDA14A13A12A11A10A9A8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGND最小組態(tài)5.數(shù)據(jù)允許DEN、數(shù)據(jù)傳送方向DT/R6.可屏蔽中斷請求INTR

中斷響應(yīng)INTA7.非屏蔽中斷請求NMI8.總線保持請求HOLD

總線保持響應(yīng)HLDA準(zhǔn)備就緒信號READY

被訪問的M/IO設(shè)備準(zhǔn)備就緒10.檢測信號TEST11.系統(tǒng)狀態(tài)信號SSO與IO/M、DT/R組合反映當(dāng)前總線執(zhí)行的是什么操作12.復(fù)位信號RESET高電平

結(jié)束CPU當(dāng)前操作,內(nèi)部寄存器恢復(fù)初始狀態(tài)CS=FFFFh,其它為0

指令隊(duì)列空VCCA15A16/S3A17/S4A18/S5A19/S6SSOMN/MXRDHOLDHLDAWRIO/MDT/RDENALEINTATESTREADYRESET8088GNDA14A13A12A11A10A9A8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGND最小組態(tài)第二節(jié)8086的引腳功能及操作時序2、最小組態(tài)和最大組態(tài)使用8086構(gòu)成系統(tǒng)時,根據(jù)系統(tǒng)所連接的存儲器和外設(shè)規(guī)模的不同,分為兩種最大組態(tài)和最小組態(tài);8086處于的工作模式由第33腳輸入電平?jīng)Q定;第二節(jié)8086的引腳功能及操作時序2、最小組態(tài)和最大系統(tǒng)最小組態(tài)系統(tǒng)規(guī)模較小,只含有8086;最小系統(tǒng)中控制總線直接由8086提供,總線控制邏輯最簡;

數(shù)據(jù)總線:AD復(fù)用信號經(jīng)總線收發(fā)器緩沖后提供;

地址總線:利用2-3片鎖存器,AD復(fù)用信號在ALE配合下鎖存得到;

控制總線:8086直接發(fā)出;第二節(jié)8086的引腳功能及操作時序最小組態(tài)下總線周期的確定IO/MDT/RSSO含義000中斷響應(yīng)001讀I/O端口010寫IO端口011Halt100取指令101讀存儲器110寫存儲器111無源8086最小系統(tǒng)組態(tài)示意圖

8286 (8位雙向三態(tài)總線驅(qū)動器)引腳圖真值表 8282 (8下降沿鎖存/三態(tài)器)引腳圖真值表第二節(jié)8086的引腳功能及操作時序2、最小組態(tài)和最大系統(tǒng)最大組態(tài)系統(tǒng)規(guī)模較大,所連接的設(shè)備很多;最大系統(tǒng)中控制總線由8288提供;

數(shù)據(jù)總線:AD復(fù)用信號經(jīng)總線收發(fā)器緩沖后提供;

地址總線:利用2-3片鎖存器,AD復(fù)用信號在8288所產(chǎn)生的ALE配合下鎖存得到;

控制總線:8086的S0-S3經(jīng)8288譯碼后發(fā)出;第二節(jié)8086的引腳功能及操作時序最大組態(tài)下S0-S3與總線周期關(guān)系S2S1S0含義000中斷響應(yīng)001讀I/O端口010寫IO端口011Halt100取指令101讀存儲器110寫存儲器111無源8086最大系統(tǒng)組態(tài)示意圖第二節(jié)8086的引腳功能及操作時序二、8086的基本操作時序(最大組態(tài))基礎(chǔ):認(rèn)識8086的5種T狀態(tài): T1:操作準(zhǔn)備 T2,T3:執(zhí)行操作 T4:過渡,準(zhǔn)備下一次操作 Tw:等待第二節(jié)8086的引腳功能及操作時序二、8086的基本操作時序(最大組態(tài))1、存儲器讀寫周期

T1:20位地址信息 S0-S2被8288譯碼后,發(fā)出: ALE信號,DT/R信號(讀低寫高)

T2:AD0-AD15切換為數(shù)據(jù)輸入/輸出,8288使通MRDC(讀)或AMWC(寫)有效,并使DEN有效;

T3:采樣READY,如果有效,進(jìn)入T4,結(jié)束操作,無效則等待READY;

T4:過渡,準(zhǔn)備下一次操作;8086的存儲器讀操作(最大組態(tài))時序超前讀信號8086的存儲器寫操作(最大組態(tài))時序第二節(jié)8086的引腳功能及操作時序二、8086的基本操作時序(最大組態(tài))2、IO讀寫時序在IBMPC機(jī)中,基本的IO口操作包含T1,T2,T3,Tw,T4;過程:T1:發(fā)出16位地址信息,A19-A16為0,同時S0-S2輸出;T2:發(fā)出相應(yīng)的門控信號;T3:外設(shè)輸出WAIT信號,8086采樣到WAIT;Tw:繼續(xù)采樣WAIT信號;T4:結(jié)束IO讀寫周期;8086的IO口讀寫操作時序第二節(jié)8086的引腳功能及操作時序二、8086的基本操作時序(最大組態(tài))3、空轉(zhuǎn)周期CPU不執(zhí)行機(jī)器周期時,BIU執(zhí)行空轉(zhuǎn)周期;在空轉(zhuǎn)周期中:CPU執(zhí)行一系列T1狀態(tài);如果上一個周期為寫周期,則AD0-AD15仍然輸出上一次需要寫入的數(shù)據(jù);第二節(jié)8086的引腳功能及操作時序二、8086的基本操作時序(最大組態(tài))4、中斷響應(yīng)時序CPU在最后一個T狀態(tài)對INTR和NMI采樣,如果發(fā)現(xiàn)中斷請求,并IF有效,則終止取指令,進(jìn)入中斷響應(yīng);8086對中斷的響應(yīng)過程包含兩個機(jī)器周期:機(jī)器周期1:AD15-AD0高阻,并發(fā)出INTA應(yīng)答信號;機(jī)器周期2:再次發(fā)出INTA信號,并通過DB讀入中斷向量類型;200611148086的中斷響應(yīng)時序第二節(jié)8086的引腳功能及操作時序二、8086的基本操作時序(最大組態(tài))5、系統(tǒng)復(fù)位8086在RESET引腳采樣到一個上升沿,則進(jìn)入系統(tǒng)復(fù)位;對上升沿敏感標(biāo)志位IPCS,DS,ES,SS指令隊(duì)列清零FFFFH0000H清空AD總線控制線ALE、INTA高阻先有效一個T然后浮空0000H內(nèi)部寄存器外部引腳8086復(fù)位后,內(nèi)部各寄存器及引腳的狀態(tài):第二節(jié)8086的引腳功能及操作時序二、8086的基本操作時序(最大組態(tài))6、總線保持時序 系統(tǒng)中其他設(shè)備需要使用總線,則會向CPU發(fā)出總線請求信號,CPU在T1或T4采樣到HOLD信號后,進(jìn)入總線保持時序;第三節(jié)總線技術(shù)一、總線概述1、總線的概念及分類2、總線的操作過程3、總線的數(shù)據(jù)傳送方式二、標(biāo)準(zhǔn)總線1、PC總線2、ISA總線3、PCI總線第三節(jié)總線技術(shù)

一、總線概述1、總線的概念及分類總線:連接多個功能模塊的一組公共的信號線;總線的分類片內(nèi)總線:芯片內(nèi)部;片總線/元件級總線:各個芯片間的連接,作用范圍有限;內(nèi)總線:系統(tǒng)總線,各個模塊間的數(shù)據(jù)交換;外總線:系統(tǒng)間的連接,相對其他幾種總線,其作用范圍較遠(yuǎn);第三節(jié)總線技術(shù)

一、總線概述CPU的AB、DB、CB等標(biāo)準(zhǔn)總線,PC、ISA、PCI等顯卡、聲卡等RS232、USB等第三節(jié)總線技術(shù)

一、總線概述1、總線的概念及分類總線標(biāo)準(zhǔn)的內(nèi)容物理特性:物理連接方式;功能特性:各個信號線的功能;電氣特性:各個信號線的傳送方向及電平;時間特性:實(shí)現(xiàn)基本操作過程中的各個信號線的時序關(guān)系;總線信號類型 地址線、數(shù)據(jù)線、控制線、電源線、備用線第三節(jié)總線技術(shù)

一、總線概述2、總線的操作過程系統(tǒng)總線中的主控模塊和從屬模塊

主控模塊:具有總線控制能力的模塊;

從屬模塊:沒有總線控制能力,其通過對總線相應(yīng)信號譯碼所得結(jié)果,接受并執(zhí)行總線命令;總線操作的一般過程申請總線:需使用總線的主控模塊提出總線使用請求;尋址:發(fā)出需要訪問的從屬模塊地址及命令;數(shù)據(jù)傳送:發(fā)起端與被訪問端數(shù)據(jù)交換;結(jié)束操作:撤銷當(dāng)前所有信號,放棄對總線控制;第三節(jié)總線技術(shù)

一、總線概述3、總線的數(shù)據(jù)傳送方式同步傳輸數(shù)據(jù)傳輸?shù)拿總€步驟均有嚴(yán)格的定時關(guān)系;這種傳送方式需要一個統(tǒng)一的同步時鐘信號對所有參與通信的模塊的操作進(jìn)行同步;優(yōu)點(diǎn):傳送動作簡單,速度高;缺點(diǎn):當(dāng)系統(tǒng)中存在一個慢速設(shè)備時,整個系統(tǒng)的操作均變慢;第三節(jié)總線技術(shù)

一、總線概述3、總線的數(shù)據(jù)傳送方式異步傳輸:常采用“請求-應(yīng)答”方式;典型“請求-應(yīng)答”方式讀典型“請求-應(yīng)答”方式寫主機(jī)發(fā)出從機(jī)發(fā)出從機(jī)發(fā)出主機(jī)發(fā)出第三節(jié)總線技術(shù)

一、總線概述3、總線的數(shù)據(jù)傳送方式異步傳輸

異步傳輸數(shù)據(jù)的特點(diǎn):請求、應(yīng)答信號互鎖,發(fā)起端負(fù)責(zé)請求信號的管理,接收端負(fù)責(zé)應(yīng)答信號的管理;數(shù)據(jù)交換的速度由主控模塊和從屬模塊的速度共同決定;由于每個數(shù)據(jù)交換需要請求、響應(yīng)、撤銷請求、撤銷響應(yīng)幾個階段,所以效率不高;第三節(jié)總線技術(shù)

一、總線概述3、總線的數(shù)據(jù)傳送方式半同步傳輸數(shù)據(jù)傳送有預(yù)先假設(shè)的定時關(guān)系,從屬模塊可以控制主控模塊的操作時序;半同步方式為前兩種方式的折衷,通過從屬設(shè)備參與數(shù)據(jù)交換時序的方式,提高系統(tǒng)效率;此方式一般需要額外的電路產(chǎn)生READY信號;附:IBMPC/XT機(jī)系統(tǒng)結(jié)構(gòu)介紹IBMPC/XT機(jī)系統(tǒng)結(jié)構(gòu)示意圖第三節(jié)總線技術(shù)

二、標(biāo)準(zhǔn)總線1、PC總線共62條引線地址線:A0-A20,20根數(shù)據(jù)線:D0-D7,8根控制線:21根總線控制器8288發(fā)出的信號:

ALE、MEMR、MEMW、IOR、IOW外設(shè)向8259發(fā)出的信號:

IRQ2-IRQ7IBMPC/XT總線插槽引腳信號GNDRESET+5VIRQ2-5VDRQ2-12V+12VGNDMEMWMEMRIOWIORDACK3DRQ3DACK1DRQ1DACK0CLOCKIRQ7IRQ6IRQ5IRQ4IRQ3DACK2T/CALE+5VOSCGNDI/OCHCKD7D6D5D4D3D2D1D0I/OCHRDYAENA19A18A17A16A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0

1、PC總線控制線:21根

與DMAC相關(guān)的信號:AEN:地址允許信號,由DMAC發(fā)出,為1時DMAC控制總線;DRQ1-DRQ3:通道1-3DMA請求;DACK0-DACK3:通道0-3DMA響應(yīng);T/C:計(jì)數(shù)結(jié)束信號;RESET:系統(tǒng)復(fù)位,輸出IBMPC/XT總線插槽引腳信號GNDRESET

+5VIRQ2-5VDRQ2-12V+12VGNDMEMWMEMRIOWIORDACK3DRQ3DACK1DRQ1DACK0CLOCKIRQ7IRQ6IRQ5IRQ4IRQ3DACK2T/CALE+5VOSCGNDI/OCHCKD7D6D5D4D3D2D1D0I/OCHRDYAENA19A18A17A16A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0

第三節(jié)總線技術(shù)

二、標(biāo)準(zhǔn)總線1、PC總線電源線及其他:OSC、CLK、5V、12V、GND狀態(tài)線:I/OCHCK:通道檢查,低表示插件存儲器出錯;I/OCHRDY:準(zhǔn)備好信號,請求CPU插入等待脈沖;CARDSLCTD:告知系統(tǒng)插件板已插入,由PCB建立;IBMPC/XT總線插槽引腳信號GNDRESET+5VIRQ2-5VDRQ2-12V+12VGNDMEMWMEMRIOWIORDACK3DRQ3DACK1DRQ1DACK0CLOCKIRQ7IRQ6IRQ5IRQ4IRQ3DACK2T/CALE+5VOSCGNDI/OCHCKD7D6D5D4D3D2D1D0I/OCHRDYAENA19A18A17A16A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0

第三節(jié)總線技術(shù)

二、標(biāo)準(zhǔn)總線2、ISA(IndustryStandardArchitecture)總線ISA總線標(biāo)準(zhǔn)是在PC總線標(biāo)準(zhǔn)基礎(chǔ)上發(fā)展而來的;物理標(biāo)準(zhǔn)上:將ISA插槽分為兩段,一段為62腳,與PC總線一致,一段為36腳,可視為PC總線的擴(kuò)展;所增加的信號線均位于36腳插槽上,尋址能力達(dá)到了16M,數(shù)據(jù)寬度可達(dá)16位;在與PC總線兼容的基礎(chǔ)上,改變了一些PC總線信號意義;第三節(jié)總線技術(shù)

二、標(biāo)準(zhǔn)總線2、ISA總線擴(kuò)展部分信號定義:LA17-LA23:非鎖存的A17-A23;SD08-SD15:高8位數(shù)據(jù)信號線;IRQ10-IRQ15:中斷請求輸入;DRQ0,5,6,7:DMA請求輸入;DACK0,5,6,7:DMA請求應(yīng)答信號;MEMCS16:16位存儲器周期指示;I/OCS16:16位片選IO周期指示;MASTER:總線占用指示;第三節(jié)總線技術(shù)

二、標(biāo)準(zhǔn)總線PC總線和ISA總線小結(jié)PC總線和ISA總線均比較簡單,其所有信號均來自于CPU或相應(yīng)的控制器;這兩種總線的基本操作時序與CPU的操作時序一致;第三節(jié)總線技術(shù)

二、標(biāo)準(zhǔn)總線3、PCI(PeripheralComponentInterconnection)總線參考書:PCI局部總線及其應(yīng)用李貴山西安電子科大 PCI系統(tǒng)結(jié)構(gòu)(第四版)TomShanley電子工業(yè)(1)PCI總線協(xié)議的形成IBMPCISAMCAEISAPCI(2)PCI系統(tǒng)結(jié)構(gòu)Host/PCI橋(北橋):處理器總線到基礎(chǔ)PCI局部總線PCI/ISA橋(南橋):連接基礎(chǔ)PCI局部總線到ISA/EISA總線,通常含中斷控制器、IDE、USB、DMA控制器;基礎(chǔ)PCI局部總線或PCI卡上,可以嵌入多個PCI-PCI橋PCI系統(tǒng)結(jié)構(gòu)第三節(jié)總線技術(shù)

二、標(biāo)準(zhǔn)總線(3)PCI總線特點(diǎn)獨(dú)立于處理器每個PCI局部總線支持80個PCI功能:典型PCI支持10個電氣負(fù)載,每個設(shè)備對PCI均為一負(fù)載,所以一個設(shè)備可包括8個PCI功能;支持多達(dá)256個PCI局部總線低功耗全部讀寫傳送中可實(shí)現(xiàn)突發(fā)傳送2.0版PCI的局部總線速度達(dá)33MHz,2.1版支持66MHz64位總線帶寬,64位擴(kuò)展完全定義第三節(jié)總線技術(shù)

二、標(biāo)準(zhǔn)總線(3)PCI總線特點(diǎn)(續(xù)1)訪問速度快,在PCI局部總線上的主設(shè)備寫PCI目標(biāo)設(shè)備時,在33MHz情況下,訪問時間只需要60ns;并行總線操作:橋支持總線的并行操作,處理器總線、PCI局部總線和擴(kuò)展總線可并行使用;總線主設(shè)備支持:允許PCI主設(shè)備對同一級PCI局部總線或通過PCI-PCI橋與擴(kuò)展總線橋訪問主存儲器和擴(kuò)展設(shè)備,也可以使主設(shè)備訪問駐留于總線級別低的另一個PCI局部總線的目標(biāo)設(shè)備;隱式總線仲裁:仲裁可以在數(shù)據(jù)傳送過程中發(fā)生;引腳數(shù)目少,一個PCI功能目標(biāo)只是47個引腳,主設(shè)備只需要49個引腳;第三節(jié)總線技術(shù)

二、標(biāo)準(zhǔn)總線(3)PCI總線特點(diǎn)(續(xù)2)交易完整性效驗(yàn)。地址、命令、數(shù)據(jù)均有奇偶效驗(yàn);3類獨(dú)立的地址空間:存儲器、IO口和配置地址空間;自動配置,支持自動設(shè)備檢測與配置;軟件透明:與PCI設(shè)備或面向同類設(shè)備通信時,軟件驅(qū)動程序使用相同的命令集和狀態(tài)定義;插入卡及插入卡的尺寸:總線規(guī)范包括PCI連接器和插入卡的定義;第三節(jié)總線技術(shù)

二、標(biāo)準(zhǔn)總線(4)關(guān)于PCI設(shè)備與功能典型的PCI設(shè)備包括已容納如IC封裝內(nèi)或集成于PCI擴(kuò)展卡上的一套完整的周邊適配器,如網(wǎng)絡(luò)、顯示或SCSI適配器;每個符合PCI規(guī)范的設(shè)備(嵌入式器件或插卡)可以多達(dá)8個PCI功能,一個PCI功能就是一個邏輯設(shè)備

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論