4數(shù)字電子基礎(chǔ)-組合邏輯電路知識點知識_第1頁
4數(shù)字電子基礎(chǔ)-組合邏輯電路知識點知識_第2頁
4數(shù)字電子基礎(chǔ)-組合邏輯電路知識點知識_第3頁
4數(shù)字電子基礎(chǔ)-組合邏輯電路知識點知識_第4頁
4數(shù)字電子基礎(chǔ)-組合邏輯電路知識點知識_第5頁
已閱讀5頁,還剩49頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

4數(shù)字電子基礎(chǔ)-組合邏輯電路知識點本章內(nèi)容組合邏輯電路的分析與設(shè)計常用中規(guī)模集成電路組合邏輯電路Output=Function(Input)組合邏輯電路的分析組合邏輯電路設(shè)計組合邏輯電路設(shè)計設(shè)計一個3位奇偶校驗電路,當(dāng)輸入變量中有奇數(shù)個“1”時,輸出為“1”,否則,輸出為“0”.用與非門來實現(xiàn)。ABCF00000101001110010111011101111000組合邏輯電路設(shè)計111101ABC00011011&&&&&&&&ABCF組合邏輯電路設(shè)計組合邏輯電路設(shè)計組合邏輯電路設(shè)計組合邏輯電路設(shè)計譯碼器用二極管組成的譯碼器譯碼器3-to-8譯碼器74LS138G1ABCY0Y1Y2Y3Y4Y5Y6Y774x13815141312111097645123Pin-8isGNDPin-16isVCC表示低電平有效譯碼器譯碼器4線-16線譯碼器譯碼器的應(yīng)用用譯碼器來實現(xiàn)邏輯函數(shù)。當(dāng)譯碼器在工作狀態(tài)下譯碼器的應(yīng)用例G1G2AG2BABCY0Y1Y2Y3Y4Y5Y6Y774x13815141312111097645123&100XYZ二——十進制譯碼器74LS42七段顯示譯碼器BS201A滅零輸入端:滅燈輸入/滅零輸出:74x48A3A2A1A0abcdefg00001001七段顯示譯碼器燈測試端:七段顯示譯碼器七段顯示譯碼器編碼器RequestEncoderREQ1REQ2REQ3REQNRequestor’snumber優(yōu)先權(quán)編碼器74x14874x148EII7I6I5I4I3I2I1I0A2A1A0GSEO54321131211106791415EOInputOutputEII0I1I2I3I4I5I6I7A2A1A0GS1000000000XXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXX00XXX00000011111111111111111111111111111111111111111100000011001010011101001010110110101111011101EI----EnableGS---表示編碼器工作,并且有編碼信號輸入(GotSometing)EO---表示編碼器工作,但是沒有編碼信號輸入。74x148EII7I6I5I4I3I2I1I0A2A1A0GSEO54321131211106791415EII7I6I5I4I3I2I1I0A2A1A0GSEO5432113121110679141516線-4線編碼器Request15Request14Request13Request12Request11Request10Request9Request8Request7Request6Request5Request4Request3Request2Request1Request0&&&A3A2A1A0數(shù)據(jù)選擇器74x153數(shù)據(jù)選擇器ENABCD0D1D2D3D4D5D6D7YY74x15171110493211514131256數(shù)據(jù)選擇器的擴展AY0Y1ENBC擴展位數(shù)數(shù)據(jù)選擇器的應(yīng)用用數(shù)據(jù)選擇器來實現(xiàn)邏輯函數(shù)ENABCD0D1D2D3D4D5D6D7YY74x1517111049321151413125600001111試用4選1數(shù)據(jù)選擇器來實現(xiàn)數(shù)值比較器+AB1位數(shù)值比較器如何比較數(shù)值比較器(74x85)數(shù)值比較器(74x85)A0B0A1B1A2B2B3A374x8523410912111314151765數(shù)值比較器(74x85)[注意]:當(dāng)只比較兩個四位二進制數(shù)時,例:+5VX0Y0X1Y1X2Y2X3Y3X4Y4X5Y5X6Y6X7Y4A0B0A1B1A2B2B3A374x85A0B0A1B1A2B2B3A374x85數(shù)值比較器(CC14585)數(shù)值比較器(CC14585)半加器XY0011S11CoutXY00111全加器全加器的真值表ABCin0100011110SABCin0100011110Cout11111111?Cin是進位輸入信號Cout是進位輸出信號全加器ABCoSFA全加器邏輯符號Ci進位傳輸信號Propagate進位產(chǎn)生信號Generate全加器如何設(shè)計4-bit全加器?ABCoSFACiABCoSFACiABCoSFACiABCoSFACiCOUT超前進位加法器對于四位二進制數(shù)的加法,74x28374x283C0A0B0A1B1A2B2A3B3S0S1S2S3C474x283C0C0A0B0A1B1A2B2A3B3S0S1S2S3C474x283A0B0A1B1B2B3A2A3B7B6B5B4A7A6A5A4C8S[3:0]S[7:4]如何實現(xiàn)8位二進制數(shù)的加法?組合邏輯電路中的競爭冒險現(xiàn)象&&+10假設(shè)X=Y=10型冒險組合邏輯電路中的競爭冒險現(xiàn)象A1型冒險消除競爭冒險現(xiàn)象的方法ZXY00011110011111存在0型冒險消除競爭冒險現(xiàn)象的方法WXYZ00000111100111101111111111WXYZ00000111100111101111111111存在0型冒險組合邏輯電路設(shè)計設(shè)計一個組合邏輯電路,實現(xiàn)兩個一位二進制數(shù)的加法和減法運算。用門電路實現(xiàn);用3-to-8譯碼器實現(xiàn)組合邏輯電路設(shè)計組合邏輯電路設(shè)計1111111111111111組合邏輯電路設(shè)計例:設(shè)計一個函數(shù)發(fā)生器電路,它的功能表如下表所示,要求:組合邏輯電路設(shè)計(1)用卡諾圖法寫出函數(shù)Y的最簡與或表達式;(2)用一個8選1數(shù)據(jù)選擇器74LS151實現(xiàn);(3)用兩個3線——8線譯碼器74LS138實現(xiàn);

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論