芯片手冊(cè)74系列74lscn8位移寄存器并行輸入互補(bǔ)串行輸出_第1頁(yè)
芯片手冊(cè)74系列74lscn8位移寄存器并行輸入互補(bǔ)串行輸出_第2頁(yè)
芯片手冊(cè)74系列74lscn8位移寄存器并行輸入互補(bǔ)串行輸出_第3頁(yè)
芯片手冊(cè)74系列74lscn8位移寄存器并行輸入互補(bǔ)串行輸出_第4頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

8位移位寄存器(并行輸入,互補(bǔ)串行輸出54/741658位移位寄存器,其主要電特性的典號(hào)當(dāng)移位/置入控制端(SHLD)為低電平時(shí),并行數(shù)據(jù)(A-H)存器,而時(shí)鐘(CLK,CLKINH)及串行數(shù)據(jù)(SER)SHLD個(gè)為低電平并且SHLD為高電平時(shí),另一個(gè)時(shí)鐘可以輸入。當(dāng)CLK和CLK 時(shí)鐘輸入端(上升沿有效 SH/L 移位控制/置入控制(低電平有效雙列直插封 PLCC封電源電 輸入電 __SH/LD與CLKINK間電 …-74164……-溫 …-HLX推薦工作條件5V52V0V8時(shí)鐘頻率0__L建立時(shí)間CLK0 【1-VVcc=最小VIH=2VVIL=0.8V,IOHVVVcc=1IIH輸入高__SH/LII輸入低__SH/L--__:動(dòng)態(tài)特性 測(cè)試條Vcc=5V,C__ LDQH,QCLKQH,QHHQ:fmax最大時(shí)鐘頻率。tPLH輸出由低電平到高電平傳輸延遲時(shí)間tPHL輸出由高電平到低

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論