![數(shù)字電子技術(shù)基礎(chǔ)試題2_第1頁](http://file4.renrendoc.com/view/0582301c5f763f3de3268d225e63c886/0582301c5f763f3de3268d225e63c8861.gif)
![數(shù)字電子技術(shù)基礎(chǔ)試題2_第2頁](http://file4.renrendoc.com/view/0582301c5f763f3de3268d225e63c886/0582301c5f763f3de3268d225e63c8862.gif)
![數(shù)字電子技術(shù)基礎(chǔ)試題2_第3頁](http://file4.renrendoc.com/view/0582301c5f763f3de3268d225e63c886/0582301c5f763f3de3268d225e63c8863.gif)
![數(shù)字電子技術(shù)基礎(chǔ)試題2_第4頁](http://file4.renrendoc.com/view/0582301c5f763f3de3268d225e63c886/0582301c5f763f3de3268d225e63c8864.gif)
![數(shù)字電子技術(shù)基礎(chǔ)試題2_第5頁](http://file4.renrendoc.com/view/0582301c5f763f3de3268d225e63c886/0582301c5f763f3de3268d225e63c8865.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
《數(shù)字電子技術(shù)》試卷姓名:_________班級:__________考號:___________成績:____________本試卷共6頁,滿分100分;考試時間:90分鐘;考試方式:閉卷題號一二三四四四四總分(1)(2)(3)(4)得分一、填空題(每空1分,共20分)1.?有一數(shù)碼10010011,作為自然二進制數(shù)時,它相當(dāng)于十進制數(shù)(147),作為8421BCD碼時,它相當(dāng)于十進制數(shù)(93)。2.三態(tài)門電路的輸出有高電平、低電平易(高阻)3種狀態(tài)。3.TTL與非門剩余的輸入端應(yīng)接(高電平或懸空)。4.TTL集成JK觸發(fā)器正常工作時,其R和S端應(yīng)接(高)電平。dd5.已知某函數(shù)FBACDABCD,該函數(shù)的反函數(shù)F=()。6.假如對鍵盤上108個符號BACDABCD進行二進制編碼,則起碼要(7)位二進制數(shù)碼。7.典型的TTL與非門電路使用的電路為電源電壓為(5)V,其輸出高電平為(3.6)V,輸出低電平為(0.35)V,CMOS電路的電源電壓為(3--18)V。8.74LS138是3線—8線譯碼器,譯碼為輸出低電平有效,若輸入為A2A1A0=110時,輸出Y7Y6Y5Y4Y3Y2Y1Y0應(yīng)為()。9.將一個包括有32768個基本儲存單元的儲存電路設(shè)計16位為一個字節(jié)的ROM。該ROM有(11)根地址線,有(16)根數(shù)據(jù)讀出線。10.兩片中規(guī)模集成電路10進制計數(shù)器串連后,最大計數(shù)容量為(100)位。以下圖所示電路中,Y1=(AB);Y2=(AB+AB);Y3=(AB)。A1所示,該計數(shù)器是(5)進制計數(shù)器。12.某計數(shù)器的輸出波形如圖BY113.驅(qū)動共陽極七段數(shù)碼管的譯碼器的輸出電平為(低)有效。Y2二、單項選擇題(本大題共15小題,每題2分,共30分)Y3(在每題列出的四個備選項中只有一個是最切合題目要求的,請將其代碼填寫在題后的括號內(nèi)。錯選、多項選擇或未選均無分。)1.?函數(shù)F(A,B,C)=AB+BC+AC的最小項表達式為(A)。A.F(A,B,C)=∑m(0,2,4)B.(A,B,C)=∑m(3,5,6,7)C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)2.8線—3線優(yōu)先編碼器的輸入為I0—I7,當(dāng)優(yōu)先級別最高的I7有效時,其輸出Y2Y1Y0的值是(C)。A.111B.010C.000D.1013.十六路數(shù)據(jù)選擇器的地點輸入(選擇控制)端有(C)個。A.16B.2C.4D.84.有一個左移移位存放器,當(dāng)早先置入1011后,其串行輸入固定接0,在4個移位脈沖CP作用下,四位數(shù)據(jù)的移位過程是(A)。A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138譯碼器的輸入三個使能端(E1=1,E2A=E2B=0)時,地點碼A2A1A0=011,則輸出Y7~Y0是(C)。A.B.C.D.6.一只四輸入端或非門,使其輸出為1的輸入變量取值組合有(A)種。A.15B.8C.7D.17.隨機存取儲存器擁有(A)功能。A.讀/寫B(tài).無讀/寫C.只讀D.只寫8.N個觸發(fā)器能夠構(gòu)成最大計數(shù)長度(進制數(shù))為(D)的計數(shù)器。A.NB.2NC.N2ND.20000010109.某計數(shù)器的狀態(tài)變換圖以下,111其計數(shù)的容量為(B)110100011A.八B.五C.四D.三10110.已知某觸發(fā)的特征表以下(A、B為觸發(fā)器的輸入)其輸出信號的邏輯表達式為(C)。ABQn+1說明00Qn保持010置0101置111Qn翻轉(zhuǎn)A.Qn+1=AB.Qn1AQnAQnC.Qn1AQnBQnD.Qn+1=B11.有一個4位的D/A變換器,設(shè)它的滿刻度輸出電壓為10V,當(dāng)輸入數(shù)字量為1101時,輸出電壓為(A)。12.函數(shù)F=AB+BC,使F=1的輸入ABC組合為(D)A.ABC=000B.ABC=010C.ABC=101D.ABC=11013.已知某電路的真值表以下,該電路的邏輯表達式為(C)。A.YCB.YABCC.YABCD.YBCCABCYABCY0000100000111011010011010111111114.四個觸發(fā)器構(gòu)成的環(huán)行計數(shù)器最多有(D)個有效狀態(tài)。A.4B.6C.8D.16答案A三、判斷說明題(本大題共2小題,每題5分,共10分)(判斷以下各題正誤,正確的在題后括號內(nèi)打“√”,錯誤的打“×”。)1、邏輯變量的取值,1比0大。(×)2、D/A變換器的位數(shù)越多,能夠分辨的最小輸出電壓變化量就越?。ā蹋?.八路數(shù)據(jù)分派器的地點輸入(選擇控制)端有8個。(×)4、由于邏輯表達式A+B+AB=A+B建立,因此AB=0建立。(×)5、利用反應(yīng)歸零法獲取N進制計數(shù)器時,若為異步置零方式,則狀態(tài)SN不過短暫的過渡狀態(tài),不可以穩(wěn)固而是馬上變成0狀態(tài)。(√)6.在時間和幅度上都斷續(xù)變化的信號是數(shù)字信號,語音信號不是數(shù)字信號。(√)7.拘束項就是邏輯函數(shù)中不一樣意出現(xiàn)的變量取值組合,用卡諾圖化簡時,可將拘束項看作1,也可看作0。(√)8.時序電路不含有記憶功能的器件。(×)9.計數(shù)器除了能對輸入脈沖入行計數(shù),還可以作為分頻器用。(√)10.優(yōu)先編碼器只對同時輸入的信號中的優(yōu)先級別最高的一個信號編碼.(√)四、綜合題(共30分)1.對以下Z函數(shù)要求:(1)列出真值表;(2)用卡諾圖化簡;(3)畫出化簡后的邏輯圖。(8分)Z=ABABCABCBC=0(1)真值表(2分)(2)卡諾圖化簡(2分)ABCZBC0000A000111100011010101×1011×1001111×10111100111×(3)表達式(2分)邏輯圖(2分)Z=ABABC=A⊕B+CBC=0A=12B8分)≥1ACZZ(A、B、C)=AB+ACBBC解:ZABC=AB+AC=AB(C+C)+)(、、)(+C++ABCY0=ABC+ABABCAA2=m1+m3+m6+m7Y1BA1=m1m3m6m7(4分)CA0Y2&3.74LS16174LS138Y3Z是同步4位二進制加法計數(shù)器,其邏輯功能表以下,試剖析以下電路是幾進制計數(shù)器,并畫出“1”STAY4其狀態(tài)圖。(8分)STBY5Y6STCY774LS161邏輯功能表解:CTPCTTCPQ3Q2Q1Q01.當(dāng)74LS161從0000開始次序計數(shù)到1010時,與非門0××××0000輸出“0”,清零信號到來,異步清零。(2分)2.該電路構(gòu)成同步十進制加法計數(shù)器。(2分)10×××D3D2D1D03.狀態(tài)圖(4分)12Q00100000Q30001Q2110××Q3Q2Q1Q0&CO74LS16111×0Q3Q2Q1Q04.觸發(fā)器電路以以下圖所示,試依據(jù)CP及輸入1010CRLDCTPCTTD3D21111加法計數(shù)波形畫出輸出端Q1、Q2的波形。設(shè)各觸發(fā)器10的初始狀態(tài)均為“0”(6分)。10019100001118“1”“1”“1”4.Q1、Q2的波形各3分。CPCPAQ3Q2Q0&QQ1A一、填空題:(每空3分,共15分)CPQ2CO74LS161CP邏輯圖式)、(、邏輯表1.邏輯函數(shù)有四種表示方法,它們分別是(真值表、)、(CRLDCTPCTTD3D2D1D0達)和(卡諾圖Q1)。2.將2004個“Q20)。1異”或起來獲取的結(jié)果是(3“1”“1”“1”.由555準(zhǔn)時器構(gòu)成的三種電路中,(施密特觸發(fā)器)和(單穩(wěn)態(tài)觸發(fā)器)是脈沖的整形電路。4.TTL器件輸入腳懸空相當(dāng)于輸入(高)電平。5.基本邏輯運算有:(與)、(或)和(非)運算。6.采納四位比較器對兩個四位數(shù)比較時,先比較(最高)位。7.觸發(fā)器按動作特色可分為基本型、(同步型)、(主從型)和邊緣型;8.假如要把一寬脈沖變換為窄脈沖應(yīng)采納(積分型)觸發(fā)器9.當(dāng)前我們所學(xué)的雙極型集成電路和單極型集成電路的典型電路分別是TTL)電路和(CMOS)電路。10.施密特觸發(fā)器有(兩)個穩(wěn)固狀態(tài).,多諧振蕩器有(0)個穩(wěn)固狀態(tài)。11.?dāng)?shù)字系統(tǒng)按構(gòu)成方式可分為功能擴展電路、功能綜合電路兩種;12.兩二進制數(shù)相加時,不考慮低位的進位信號是(半)加器。13.不單考慮兩個_本位_相加,并且還考慮來自_低位進位_相加的運算電路,稱為全加器。14.時序邏輯電路的輸出不單和_該時刻輸入變量的取值___相關(guān),并且還與__該時刻電路所取的狀態(tài)__有關(guān)。15.計數(shù)器按CP脈沖的輸入方式可分為___同步計數(shù)器__和__異步計數(shù)器_。16.觸發(fā)器依據(jù)邏輯功能的不一樣,可分為___RS觸發(fā)器________、____T觸發(fā)器_______、___JK觸發(fā)器________、_____T’觸發(fā)器______、___D觸發(fā)器________等。17.依據(jù)不一樣需要,在集成計數(shù)器芯片的基礎(chǔ)上,經(jīng)過采納_反應(yīng)歸零法_、__預(yù)置數(shù)法__、___出入輸出置最小數(shù)法__等方法能夠?qū)崿F(xiàn)隨意進制的技術(shù)器。18.4.一個JK觸發(fā)器有兩個穩(wěn)態(tài),它可儲存一位二進制數(shù)。19.若將一個正弦波電壓信號變換成同一頻次的矩形波,應(yīng)采納多諧振蕩器電路。20.把JK觸發(fā)器改成T觸發(fā)器的方法是J=K=T。
3Q0D21.N個觸發(fā)器構(gòu)成的計數(shù)器最多能夠構(gòu)成2^n進制的計數(shù)器。22.基本RS觸發(fā)器的拘束條件是RS=0。23.關(guān)于JK觸發(fā)器,若JK,則可達成T觸發(fā)器的邏輯功能;若JK,則可達成D觸發(fā)器的邏輯功能。二.?dāng)?shù)制變換(5分):1、(11.001)2=(3.2)16=(3.125)102、(8F.FF)16=()2=(143.9960937)103、(25.7)10=(11001.1011)2=(19.B)164、(+1011B)原碼=(01011)反碼=(01011)補碼5、(-101010B)原碼=(1010101)反碼=(1010110)補碼三.函數(shù)化簡題:(5分)1、化簡等式Y(jié)CD(AB)ABCACD,給定拘束條件為:AB+CD=01、利用摩根定律證明公式ABAB反演律(摩根定律):ABAB2用卡諾圖化簡函數(shù)為最簡單的與或式(繪圖)?;喌肶ACAD四.繪圖題:(5分)1.試畫出以下觸發(fā)器的輸出波形(設(shè)觸發(fā)器的初態(tài)為1.2.3.2.已知輸入信號X,Y,Z的波形如圖3所示,試畫出圖3波形圖五.剖析題(30分)1、剖析以下圖組合邏輯電路的功能。
0)。(12分)FXYZXYZXYZXYZ的波形。2.試剖析如圖3所示的組合邏輯電路。(15分)1).寫出輸出邏輯表達式;2).化為最簡與或式;3).列出真值表;4).說明邏輯功能。2.1)邏輯表達式2)最簡與或式:3)真值表ABCY1Y200000001100101001101100101010111001111114)邏輯功能為:全加器。七、剖析以下時序電路的邏輯功能,寫出電路的驅(qū)動方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)變換圖。(20)1)據(jù)邏輯圖寫出電路的驅(qū)動方程:2)求出狀態(tài)方程:3)寫出輸出方程:C=Q0Q1Q2Q34)列出狀態(tài)變換表或狀態(tài)變換圖或時序圖:5)從以上看出,每經(jīng)過16個時鐘信號此后電路的狀態(tài)循環(huán)變化一次;同時,每經(jīng)過16個時鐘脈沖作用后輸出端C輸出一個脈沖,因此,這是一個十六進制記數(shù)器,C端的輸出就是進位。CPQ3Q2Q1Q0等效十進制數(shù)C00000001000110200102015111115016000000圖44.74161構(gòu)成的電路如題37圖所示,剖析電路,并回答以下問題1)畫出電路的狀態(tài)變換圖(Q3Q2Q1Q0);2)說出電路的功能。(74161的功能見表)題37圖解:(1)狀態(tài)變換表:Qn3Qn2Qn1Qn0Qn+13Qn+12Qn+11Qn+10000000010001001000100011001101000100010101010110011001110111100010001001100110101010101110110000狀態(tài)變換圖:Q3Q2Q1Q010110101(2)功能:11進制計數(shù)器。從0000開始計數(shù),當(dāng)QQQQ為1
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年鋰輝石合作協(xié)議書
- 2025年氣體檢測設(shè)備合作協(xié)議書
- 2025年印刷品、記錄媒介復(fù)制品合作協(xié)議書
- 2025年買賣個人房屋合同(4篇)
- 2025年臨時工聘用合同協(xié)議標(biāo)準(zhǔn)版本(三篇)
- 山西省2024七年級道德與法治上冊第二單元成長的時空第七課在集體中成長情境基礎(chǔ)小練新人教版
- 2025年臨時工解除合同樣本(2篇)
- 2025年人防門制作安裝工程施工合同模板(2篇)
- 2025年個人無息借款合同經(jīng)典版(2篇)
- 2025年二人合作經(jīng)營協(xié)議參考模板(三篇)
- 屋頂分布式光伏發(fā)電項目光伏組件技術(shù)要求
- 高中英語新課程標(biāo)準(zhǔn)解讀課件
- 職業(yè)技術(shù)學(xué)院《裝配式混凝土構(gòu)件生產(chǎn)與管理》課程標(biāo)準(zhǔn)
- 2023光伏并網(wǎng)柜技術(shù)規(guī)范
- DBJ15 31-2016建筑地基基礎(chǔ)設(shè)計規(guī)范(廣東省標(biāo)準(zhǔn))
- 北師大版八年級數(shù)學(xué)下冊課時同步練習(xí)【全冊每課齊全含答案】
- 小學(xué)德育養(yǎng)成教育工作分層實施方案
- 2023年江蘇省鹽城市中考數(shù)學(xué)試卷及答案
- 2024新高考英語1卷試題及答案(含聽力原文)
- 2024年注冊安全工程師考試題庫【含答案】
- 湖北金獅礦業(yè)股份有限公司南漳縣獅子巖鋁土礦區(qū)猴子巖礦段礦產(chǎn)資源開發(fā)利用與生態(tài)復(fù)綠方案
評論
0/150
提交評論