有什么辦法能解決標準FPGA資源豐富卻浪費的問題嗎?嵌入式FPGA可以_第1頁
有什么辦法能解決標準FPGA資源豐富卻浪費的問題嗎?嵌入式FPGA可以_第2頁
有什么辦法能解決標準FPGA資源豐富卻浪費的問題嗎?嵌入式FPGA可以_第3頁
全文預覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

有什么辦法能解決標準FPGA資源豐富卻浪費的問題嗎?嵌入式FPGA可以FPGA以計算速度快、資源豐富、可編程著稱,之前一直應用于高速數(shù)字信號領(lǐng)域和ASIC驗證。隨著邏輯資源的豐富和編程工具的改進,F(xiàn)PGA在機器學習和硬件加速上得到越來越多的重視,目前數(shù)據(jù)中心已經(jīng)大量采用,大數(shù)據(jù)、云計算領(lǐng)域逐步采用FPGA器件。但是除了這些對計算能力和邏輯資源要求很高的應用,市面上還有很多功能簡單的小型應用,如果采用現(xiàn)有的“大而全”的FPGA產(chǎn)品,不僅價格昂貴,而且資源浪費。于是有人想到了定制化服務(wù),這樣可以讓工程師根據(jù)產(chǎn)品需求定制合適的FPGA產(chǎn)品,從而達到節(jié)約成本和功耗的目的,嵌入式FPGA有望解決這一問題。最近,Achronix為其eFPGAIP解決方案推出Speedcorecustomblocks定制單元塊。其市場營銷副總裁SteveMentor介紹,“Speedcorecustomblocks定制單元塊可以大幅度地提升性能、功耗和面積效率,并支持以前在FPGA獨立芯片上無法實現(xiàn)的功能。利用Speedcorecustomblocks定制單元塊,客戶可以獲得ASIC級的效率并同時保持FPGA的靈活性,從而帶來了一種可以將功耗和面積降至最低、同時將數(shù)據(jù)流通量最大化的高效實現(xiàn)方式。”通過兩層裁剪讓芯片面積縮小多達6倍FPGA用戶都指導,標準FPGA不僅包含F(xiàn)PGA內(nèi)核中的邏輯設(shè)計、各種存儲器、DSP以及布線,而且還包含內(nèi)核以外的可編程I/O、SerDes以及各種接口控制器,這就使得芯片資源豐富,但體積龐大,成本昂貴,因此要實現(xiàn)成本的縮減就要裁掉設(shè)計中不必要的資源。Achronix的做法是進行了兩層裁剪:如圖所示,第一層裁剪將外部的可編程I/O、SerDes以及各種接口控制器進行裁剪,只留下FPGA內(nèi)核,這樣面積可以縮小50%。如圖所示,裁剪掉外圍模塊以后,F(xiàn)PGA內(nèi)核是否可以進一步縮???那么,先從FPGA內(nèi)核的結(jié)構(gòu)分析,SteveMentor指出,“Microsoft在其有關(guān)Catapult項目的白皮書中講了一種云規(guī)模的加速架構(gòu),包括殼(shell)和應用(Application),其中shell布局IO及與電路板相關(guān)的邏輯電路,應用是核心邏輯,Shell占據(jù)了44%的總面積?!盇chronix進行了第二層裁剪,將shell去掉,剩下由用戶定義功能的FusionCustomBlock定制單元塊,包含在Speedcore的可編程結(jié)構(gòu)中。經(jīng)過這道裁剪,芯片面積縮減高達75%。如何定義FusionCustomBlock單元塊?如何實現(xiàn)定義,這是很多用戶最關(guān)心的問題。SteveMentor解釋,“Achroinx使用內(nèi)部工具來分析客戶的設(shè)計,以識別出可以用FusionCustomBlock單元塊開進行優(yōu)化的潛在功能,比如經(jīng)常使用的重復性功能,從而實現(xiàn)面積縮減、性能提高和功耗降低?,F(xiàn)在,AchronixeFPGAIP產(chǎn)品在添加了Speedcorecustomblocks定制單元塊以后,就使其在擁有可編程性的同時還能夠擁有ASIC級的性能以及高片芯面積效率。”FPGA設(shè)計中開發(fā)工具很關(guān)鍵,Achronix也提供了ACE設(shè)計工具,可以全面支持Speedcorecustomblocks定制單元塊,可以與存儲器和DSP單元塊相同的方式,提供從設(shè)計捕獲到比特流生產(chǎn)和系統(tǒng)調(diào)試等功能。Achronix為每個Speedcorecustomblocks定制單元塊創(chuàng)建了一種獨有圖形化用戶接口(GUI),它可以管理所有的配置規(guī)則。ACE擁有Speedcorecustomblocks定制單元塊所有配置的完整的時序細節(jié),支持ACE去完成各種設(shè)計基于時序的布局和布線。客戶可以用強大的版圖規(guī)劃器來優(yōu)化設(shè)計,并為所有的單元實例去制定局域或者定點的任務(wù)安排。ACE還包括一個關(guān)鍵路徑分析工具,它可以支持客戶去分析時序??蛻暨€可以使用ACE強大的Snapshot嵌入式邏輯分析儀,去創(chuàng)建復雜的觸發(fā)器并展示Speedcore內(nèi)的實時信號。eFPGA既然如此靈活,那么它是否會在未來代替FPGA?SteveMentor表示,“目前來看,標準FPGA的市場占有率大概是80%,eFPGA是20%,復雜應用的客戶中有人愿意在ASIC設(shè)計中加入eFPGA,簡單應用的客戶有些愿意用eFPGA來代替標準FPGA完成設(shè)計,但是兩者針對的客戶群不同,會長期共存?!薄罢莈FPGA的市場需求旺盛,Achro

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論