西工大數(shù)字電路-TTL集成邏輯門參數(shù)測試_第1頁
西工大數(shù)字電路-TTL集成邏輯門參數(shù)測試_第2頁
西工大數(shù)字電路-TTL集成邏輯門參數(shù)測試_第3頁
西工大數(shù)字電路-TTL集成邏輯門參數(shù)測試_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

實驗一TTL集成邏輯門參數(shù)測試實驗臺:01學(xué)號:20XX3024XX姓名:XX日期:2012年4月17日實驗?zāi)康模海?)加深了解TTL邏輯門的參數(shù)意義。(2)掌握TTL邏輯門電路的主要參數(shù)及測量方法。(3)認(rèn)識各種電路及掌握空閑端處理方法。二、實驗設(shè)備:數(shù)字電路實驗箱,數(shù)字雙蹤示波器,函數(shù)信號發(fā)生器,數(shù)字萬用表,74LS00,電位器,電阻。三、實驗原理:門電路是數(shù)字邏輯電路的基本組成單元,目前使用最普遍的雙極型數(shù)字集成電路是TTL邏輯門電路。TTL集成電路的使用規(guī)則:插集成塊時,要認(rèn)清定位標(biāo)記,不得插反。使用電源電壓范圍為+4.5V~+5.5V。實驗中要求使用Vcc=+5V。電源極性不允許接錯。空閑輸入端處理方法。懸空,相當(dāng)于正邏輯“1”,一般小規(guī)模集成電路的數(shù)據(jù)輸入端允許懸空處理。但易受外界干擾,導(dǎo)致電路邏輯功能不正常。因此,對于接有長線的輸入端,中規(guī)模以上的集成電路和使用集成電路較多的復(fù)雜電路,所有控制輸入端必須按邏輯要求接入電路,不允許懸空。輸入端通過電阻接地,電阻值的大小將直接影響電路所處狀態(tài)。輸出端不允許并聯(lián)使用(三態(tài)門和OC門除外),否則不僅會使電路邏輯功能混亂,并會導(dǎo)致器件損壞。輸出端不允許直接接電源Vcc,不允許直接接地,否則會損壞器件。四、實驗內(nèi)容:TTL信號的產(chǎn)生與非門的測試用74LS00實現(xiàn)邏輯函數(shù):F=ABF=A+BF=Aeq\o\ac(○,+)B五、實驗結(jié)果:F=AB=B=0B=1F=A+

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論