(招聘面試)IC設計面試筆試題目_第1頁
(招聘面試)IC設計面試筆試題目_第2頁
(招聘面試)IC設計面試筆試題目_第3頁
(招聘面試)IC設計面試筆試題目_第4頁
(招聘面試)IC設計面試筆試題目_第5頁
已閱讀5頁,還剩29頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

(招聘面試)IC筆試/面試題目集合分類--ICFPGA等的概念(仕蘭微面試題目)2、FPGAASIC(未知)答案:FPGAASIC。(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非((未知rise/fall時間。(Infineon筆試試題)RC<16、有源濾波器和無源濾波器的原理及區(qū)別?(新太硬件)N管,為什么?(仕蘭微電子20mos5個點的電壓。(Infineon筆試試題24、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應該是單片機的,12分之一周 (華為面試題25、LC(仕蘭微電子26、VCO是什么,什么參數(shù)(壓控振蕩器?)(華為面試題28、鎖相環(huán)電路組成,振蕩器(D觸發(fā)器如何搭(未知T33、DACADC的實現(xiàn)各有哪些方法?(仕蘭微電子34、A/D(未知5、實際工作所需要的一些技術知識面試容易問到。如電路的低功耗,穩(wěn)定,高速如何做到,調(diào)運放,布版圖注意的地方等等,一般會針對簡歷上你所寫做過的東西具體問,肯定會問得很細(所以別把什么都寫上,精通之類的詞也別用太多了,這個東西各個人就不一(未知)oc門可能使灌電流過大,而燒壞邏輯門。同時在輸出端口應加一個上拉電阻。4SetupHoldup時間?(漢王筆試6setuptimeholdtime(未知7setupholdtimeviolation(VIA2003.11.06上海筆試試題Setup/holdtime是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指上升沿有效)TT就是建立時間-Setuptime.setuptime,這holdtime不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。建立時間(SetupTime)和保持時間(Holdtime。建DFF將不能正確地采8(子常用邏輯電平:12V,5V,3.3V;TTLCMOS不可以直接互連,由于TTL是在互連。TTLCMOS5V12V。12、IC(南山之橋13、MOOREMEELEY(南山之橋15regsetup,holddelay(飛利浦-大唐筆試)Delay<period-setup–hold17Tsetup,Tdelay,Tck->q,還有clockdelay,(VIA2003.11.06上海筆試試題18(VIA2003.11.06上海筆試試題19、一個四級的Mux,其中第二級信號為關鍵信號如何改善timing(2003.11.06上海筆試試題22(VIA2003.11.06上海筆試試題24pleaseshowtheCMOSinverterschmatic,layoutanditscrosssectionwithP-wellprocess.Plotitstransfercurve(Vout-Vin)AndalsoexplaintheoperationregionofPMOSandNMOSforeachsegmentofthetransfercurve?(威盛筆試題circuitdesign-beijing-25、TodesignaCMOSinvertorwithbalanceriseandfalltime,pleasedefinetherationofchannelwidthofPMOSandNMOSandexplain?26PN管的寬長比大?(仕蘭微電子28、pleasedrawthetransistorlevelschematicofacmos2inputANDgateandexplainwhichinputhasfasterresponseforoutputrisingedge.(lessdelaytime)(circuitdesign-beijing-30CMOStow-to-onemuxgate(VIA2003.11.06試題31muxinv(飛利浦-大唐筆試32Y=A*B+Ccmos(科廣試題簡(Infineon筆試D么?1)INV2)AND3)OR4)NAND5)NOR6)XOR答案:NAND(未知)41AB波形為…(仕蘭微電子043D(揚智電子筆試45D(VIA2003.11.06上海筆試試題47CMOSD(未知48、DD(新太硬件面試)49latchfilp-flop(未知)50、LATCHDFF(未知51、latchregister的區(qū)別,register.latch(南山之橋52D觸發(fā)器做個二分顰的電路.(華為53D2倍分頻的邏輯電路?(漢王筆試54D觸發(fā)器、與或非門組成二分頻電路?(東信筆試55、Howmanyflip-flopcircuitsareneededtodivideby16?(Intel1656filp-floplogic-gate1carryincurrent-stage,carryoutnext-stage.(未知)57D4(華為58NJohnsonCounter,N=5(南山之橋61、BLOCKINGNONBLOCKING(南山之橋65HDL描述四位的全加法器、5(仕蘭微電子66VERILOGVHDL10(未知的(VIA2003.11.06上海筆試試題701,2,55(揚智電子筆試 ;(2)7210510;(2)(未知a為輸入端,ba1101b10。a:0001100110110100100110b:statemachineRTLstatemachine(未知)78、sram,falshmemorydram的區(qū)別?(新太硬件面試)79DRAM的原理圖(205頁9-14b)refreshtime5(降低溫度,增大電容存儲容量(Infineon筆試)IRQ:InterruptBIOS:BasicInputOutputSystemUSB:UniversalSerialBusVHDL:VHICHardwareDescriptionLanguageSDR:SingleDataRatePCI、ECC、DDR、interrupt、pipeline、IRQ,BIOS,USB,VHDL,VLSIVCO(壓控振蕩器RAM動態(tài)隨機存儲器),F(xiàn)IRIIRDFT(離散傅立葉變換)或者是中文的,比如:a.量化誤差b.直方圖c.IC設計基礎(流程、工藝、版圖、器件(CMOMllerU)中文名稱為多點控制單元,又稱單片微型計算機(Siiopr,是指隨著大規(guī)模集成電CPURR/O接口集成在一片MCU的分類MCU按MA掩模)、T一次性可編程)、LM等類型。MMCUMMCU程序可以反復擦寫,靈活性很強,但價格較高,適合對價格不敏感的應用場合或做開發(fā)用途;MMCU價格介于前兩者之間,同時又擁有一次性可編,發(fā)展,4位,8位,16位32位,64位。產(chǎn)品的成熟度,以及投入廠商之多,應用范圍之廣,真可謂之空前。目前不可諱言的,本土廠商的價格戰(zhàn)是對外商造成威脅的關鍵因素。由于制程的改進,8MCU車用儀表、車用防盜裝置、呼叫器、無線電話、CD播放器、LCD驅(qū)動控制器、LCD游戲機、兒童玩具、磅秤、充電器、胎壓計、溫濕度計、遙控器及傻瓜相機等;8MCU大部(CallerID、電話錄音機、CRTUSB等;16MCU大部份應用在行動電話、數(shù)字相機及攝錄放影機等;32MCUModem、GPS、PDA、HPC、大部份應用在高階工作站、多媒體互動系統(tǒng)、高級電視游樂器(SEGADreamcast及NintendoGameBoy)及高級終端機等)、RISC(RISC是什么含義?它有什么特點?簡稱RISCRISCRISC處理器。RISC典型范例如:MIPSR3000、HP—PA8000系列,MotorolaM88000RISC微處理器。RISC主要特點:RISC微處理器不僅并行處理能力。如:1987SunMicrosystemSPARC芯片就是一種超標量理器在構建并行精簡指令系統(tǒng)多處理機中起著核心的作用。RISCUNIX領域64位多處理機的主流芯片用緩存—主機—RISC處理器指令簡UIX工作站和服務器廠RISCCUDECpa3MPorPCHP的0、SIR000ASUNosystemraSPARC。運行特點:RISC0ZRISC微處理器發(fā)展過程中。曾產(chǎn)生了超長指令字()微處理器,它使用非常長的指令組合,把許多條指令連在一起,以能并行執(zhí)行。W處理器的基本模型是標量代碼的執(zhí)行模型,RISC處理器中也采用少數(shù)WCIS(CI復雜指令集計算機)RIS(精簡指令集計算機)CU的兩種架構。它CPUCPUCISC89C51DSP了。一個產(chǎn)品的設計要考慮,在滿足需2,單片機長于控制場合應用,DSP長于信號分析運算,本身針來越明顯。3,DSPDSP上也沒問題,以我的心得單片機你遲早要遇到,不如先學好他,對單片機能解決的問題,DSP的開發(fā)成本大得多,不過你將來要是遇到復雜的數(shù)字:DSPDSP器件及技術更容易使用,價格也能夠為廣大用戶接受;越來越多的單片機用戶開始考慮選用DSP器件來提高產(chǎn)品性能,DSP器件取代高檔單片機的可能性越來越大。本文將從性能、價格DSP器件取代高檔單片機的可行性。1.單片機的特點所謂單片機就是在一塊芯行和并行I/OIntel8031系列等。除了以上基本功能外,有的還集成有DSP器件具有高速的數(shù)據(jù)運算能力。DSP16位單片機單指令FFT快速傅里葉變換和濾波器的運算速度。此外,DSPJTAG接用用戶任何資源。軟件配有匯編/C編譯器、C源碼調(diào)試器。目前國內(nèi)推廣應用最為廣DSP器件是美國德州儀器(TI)TMS320系列。DSP開發(fā)系統(tǒng)的國產(chǎn)化工作TMS320C2XX開發(fā)系統(tǒng)只1/5DSP器件的應用。目前,已有不少高校計劃建DSP實驗室,TIDSP器件的應用和推廣()3.DSP器件大規(guī)模推廣從應用角度看:DSP器件是運算密集型的,而單片機是事務密集型的,DSP器件可以取代DSP。DSP器件價格大幅度下滑,直逼單片機?DSP器件廣泛JTAGDSP開發(fā)系統(tǒng)為更多用戶采DSP器件提供了可能性。DSP取代單片機的技術和價格的市場條件已經(jīng)成熟?大規(guī)模推廣指日可待?(DSP)結(jié)論:使DSPDSP不可;DSP的一定了解單片機,并且能做出性價比高的產(chǎn)品。)ASICFPGA(ASIC(ApplicationSpecificIntergratedCPLD(復雜可編程邏輯器件FPGA(現(xiàn)場可編程邏輯陣列ASIC術,但兩者在集成度、速度以及編程方式上具有各自的特點。ASICI/OCPU的模擬。FPGAFlashFPGA中,對其進行初始化。CPU,這是當今研究的熱門領域。FPGA2、FPGAASIC(未知)答案:FPGAASIC。OTPOTPOTP點。近年來,OTP型單片機需量大幅度上揚,為適應這種需求許多單片機都采用了在片編程技術(InSystemProgramming)OTPBonding技術或表面OTPOTP的裸I/O線共用,不增加單片機的額外引腳。ISPOTP。5、描述你對集成電路設計流程的認識。(asicfpga/cpld沒有關系!fpga是我asic是通過掩膜的高asic設計的可能你上網(wǎng)用的網(wǎng)卡還有路由器就是我們公司的,呵呵,流程基6FPGAFPGA/CPLD7ASICVerilog、VHDL、AHDL等硬件描述語言的輸入方法在大規(guī)模設計中得到了廣泛前仿真(功能仿真(ASCI設計Sign-off)PLD設計中,有時跳過這一步。offASCIPLD7、ICeda(ic卡是集成電路卡的意思,ic卡是一種內(nèi)藏大規(guī)模集成電路的塑料卡片,其大小和原來的ic卡通??煞譃榇鎯?、加密卡和智能卡三類,存儲卡是可以微處理器(cpu)cpu卡。ic卡的設計的流程分為:邏輯設計--子功能分解--計庫)--電路網(wǎng)表--網(wǎng)表仿真)-預布局布線(SDF文件)--網(wǎng)表仿真(帶延時文件)--分析--布局布線--參數(shù)提取--SDF文件--后仿真--靜態(tài)時序分析--測試向量生成--工藝foundry廠流片。)(未知)9、Asicdesignflow(設計流程(VIA2003.11.06上海筆試試題IC開發(fā)流程:1.)代碼輸入(designinput)vhdlveriloghdl語言輸入工具:SUMMITVISUALHDLMENTORRENIOR viewlogic(viewdraw)2.)電路仿真(circuitVerolog: VHDL ***ANTIHSpicepspice,spectremicro eesoft:3.)邏輯綜合(synthesis素?(仕蘭微面試題目)ProtelProtel99Win95/WinNT/Win98/Win2000的純導體收音機的音頻信號、錄放機的磁帶信號等頻信號(二)(三)STTL等類型。單極型集成電路的制作工藝簡單,功耗也較低,易于制成大規(guī)模集成電路,CMOS、NMOS、PMOS等類型。(五)電路、AV/TV轉(zhuǎn)換集成電路、開關電源集成電路、遙控集成電路、麗音解碼集成電路、畫號處理集成電路、音響效果集成電路、RF信號處理集成電路、數(shù)字信號處理集成電路、伺目)0.18微米、0.13微米制程,就是指制造工藝了。制造工藝造工藝的發(fā)熱量低都是這個道理了。cdNPN型半導體中摻入的自由電子成為多數(shù)載流子,空穴則成為少數(shù)載流子。P型半導體中摻入的雜質(zhì)為硼或其他三18CMOSLatch-up閂鎖效應,又稱寄生PNPN效應或可控硅整流器(SCR,SiliconControlledRectifier)CMOSP-N結(jié),而兩,會使原本的MOS電路承受比正常工作大得多的電流,可能使電路迅速的燒毀。(仕蘭微面試題目19latch-upAntennaeffect和其預防措施.(未知20、什么叫Latchup?閂鎖效應,又稱寄生PNPN效應或可控硅整流器(SCR,SiliconControlledRectifier)效應。(科廣試題)21、什么叫窄溝效應?JFETMESFET溝道較短,<1um的情況下,這樣的器件溝道22NMOS、PMOS、CMOSPNP、NPN有什么差別?(仕蘭微面試題目23COMS工藝中N阱中做的是P管還是NN阱的阱電位的連接有什么要求?(仕(Infineon筆試試題)26、Pleaseexplainhowwedescribetheresistanceinsemiconductor.Comparetheresistanceofametal,polyanddiffusionintranditionalCMOSprocess.(威盛circuitdesign-beijing-03.11.09)28p-bulknmos(凹凸的題目和面試)note(?30ic(未知式推導太羅索,除非面試出題的是個老學究。IC設計的話需要熟悉的軟件:Cadence,Synopsys,Avant,UNIX當然也要大概會操作。32、unixcprrm,uname(揚智電子筆試bosee2007-07-15單片機、MCU2716(仕蘭微面試題目)4、PCIPCI(仕蘭微面試題目5、中斷的概念?簡述中斷的過程。(仕蘭微面試題目N),N/256。(仕蘭微面試題目)□□□□MOV□□LOOP1:MOV□□MOV□□LOOP2:MOV□□SUBB□□JNZ□□SKP1:MOV□□MOV□□ACALLDELAY□□AJMP9、WhatisPCChipset?(揚智電子筆試)DMA/33(66)EIDEACPI(高級能源管理)等的支持。其中北橋芯片起著主導性的作用,也稱為主橋(HostBridge)。IDEMODEMUSB10cpucpu(未知11、計算機的基本組成部分及其各自的作用。(東信筆試題12、請畫出微機接口電路中,典型的輸入設備與微機接口邏輯示意圖(數(shù)據(jù)接口、控制接口、所存器/緩沖器)。(漢王筆試13、cache(VIA2003.11.0614、同步異步傳輸?shù)牟町悾ㄎ粗?5、串行通信與同步通信異同,特點,比較。(華為面試題16、RS232cTTL(華為面試題1300~3400HZ,8KHZ2、什么耐奎斯特定律,怎么由模擬信號轉(zhuǎn)為數(shù)字信號。(華為面試題3、如果模擬信號的帶寬為5khz,8K(lucent)4、信號與系統(tǒng):在時域與頻域關系。(華為面試題5、給出時域信號,求其直流分量。(未知7、sketch連續(xù)正弦信號和連續(xù)矩形波(都有圖)的傅??葉變換。(Infineon8、拉氏變換和傅??葉變換的表達式及聯(lián)系。(新太硬件面題DSP目2、數(shù)字濾波器的分類和結(jié)構特點。(仕蘭微面試題目3、IIR,F(xiàn)IR(新太硬件面題4Z.h(n)=-a*h(n-1)+b*δ(n)a.h(n)z;b.問該系統(tǒng)是否為穩(wěn)定系統(tǒng);c.FIR;(未知)dsp)7、說說你對循環(huán)尋址和位反序?qū)ぶ返睦斫?(dspdsp)9、DSP(哈佛結(jié)構);(未知CSCS;(未知)11LDO13HUFFMAN(仕蘭微面試題目14OSI(任意四層)。(仕蘭微面試題目15、A)(仕蘭微面試題目□□#i□□void□□int□□#i□□void□□{int□□printf(DatavalueisAB□□Datavalueis16(華為面試題17、寫出兩個排序算法,問哪個好?(威盛18n!的程序。(Infineon19n!的算法。(VIA2003.11.0620CN??;(華為面試題21C;(華為面試題22、防火墻是怎么實現(xiàn)的?(華為面試題23、你對哪方面編程熟悉?(華為面試題24、冒泡排序的原理。(新太硬件面題25、操作系統(tǒng)的功能。(新太硬件面題28、Ccell.vbt)(2003.11.0629C30perlTCL/Tk(未知31、給出一個堆棧的結(jié)構,求中斷后顯示結(jié)果,主要是考堆棧壓入返回地址存放在低端地址還是高端。(未知32DOS(未知34、Whatispre-emption?(Intel)35、Whatisthestateofaprocessifaresourceisnotavailable?(Intel)36、三個floata,b,c;問值(a+b)+c==(b+a)+c,(a+b)+c==(a+c)+b。(Intel)37、把一個鏈表反向填空。38、x^4+a*x^3+x^2+c*x+d最少需要做幾次乘法?1、你認為你從事研發(fā)工作有哪些特點?(仕蘭微面試題目2、說出你的最大弱點及改進方法。(VIA2003.11.063、說出你的理想。說出你想達到的目標。題目是英文出的,要用英文回答。(2003.11.064、我們將研發(fā)人員分為若干研究方向,對協(xié)議和算法理解(語音壓縮方面MCU、DSPASIC(MCU、DSP、電路功能模塊設計(包括模擬電路和數(shù)字電路)、集成電路后端設計(主要是指綜合及自動布局布線技術)、集成電路設計與工藝接口的研究。你希望從事哪方面的研究?()(仕蘭微面試題目5、請談談對一個系統(tǒng)設計的總體思路。針對這個思路,你覺得應該具備哪些方面的知識?(仕蘭微面試題目容的選取,以及布局的大小。(漢王筆試takeiteasy,1、基爾霍夫定理的內(nèi)容是什么?(仕蘭微電子2、平板電容公式(C=εS/4πkd)。(未知3、最基本的如三極管曲線特性。(未知4、描述反饋電路的概念,列舉他們的應用。(仕蘭微電子5、負反饋種類(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地擴展放大器的通頻帶,自動調(diào)節(jié)作用)(未知)7、頻率響應,如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個方法。(未知8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。(凹凸9、基本放大電路種類(電壓放大器,電流放大器,互導放大器和互阻放大器),優(yōu)缺點,特別是廣泛采用差分結(jié)構的原因。(未知10Y+Y-,求共模分量和差模分量。(未知11、畫差放的兩個輸入管。(凹凸12、畫出由運放構成加法、減法、微分、積分運算的電路原理圖。并畫出一個晶體管級的運放電路。(仕蘭微電子1310(未知14、給出一個簡單電路,讓你分析輸出電壓的特性(就是個積分電路),并求輸出端某點的rise/fall(Infineon15RCRCCRRC<<T(未知)18、選擇電阻時要考慮什么?(東信筆試題19CMOSPN?(仕蘭微電子20mos5(Infineon21、電壓源、電流源是集成電路中經(jīng)常用到的模塊,請畫出你知道的線路結(jié)構,簡單描述其優(yōu)缺點。(仕蘭微電子22、畫電流偏置的產(chǎn)生電路,并解釋。(凹凸23、史密斯特電路,求回差電壓。(華為面試題24、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應該是單片機的,12分之一周期....)(華為面試題25、LC(仕蘭微電子26、VCO(華為面試題27、鎖相環(huán)有哪幾部分組成?(仕蘭微電子28、鎖相環(huán)電路組成,振蕩器(D)。(未知29、求鎖相環(huán)的輸出頻率,給了一個鎖相環(huán)的結(jié)構圖。(未知30RF(未知32、微波電路的匹配電阻。(未知33、DACADC?(仕蘭微電子34、A/D(未知針對簡歷上你所寫做過的東西具體問,肯定會問得很細(所以別把什么都寫上,精通之類的詞也別用太多了),這個東西各個人就不1、同步電路和異步電路的區(qū)別是什么?(仕蘭微電子2、什么是同步邏輯和異步邏輯?(漢王筆試3、什么是"線與"邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求?(漢王筆試ococ4SetupHoldup?(漢王筆試)5、setupholdup.(南山之橋)6setuptimeholdtime(未知7setupholdtimeviolation,畫圖說明,并說明解決辦法。(VIA2003.11.06上海筆試試題)Setup/holdtime??的時間。輸入信號應提前時鐘上升沿(如上升沿有效)TT??時間-Setuptime.setuptime,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。保持時間是指觸發(fā)器的時鐘信號上升沿到來以holdtime不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。建??時間(SetupTime)和保持時間(Holdtime)。建??變邊沿后數(shù)據(jù)信號需要保持不變的時間。如果不滿足建??DFFmetastability????時間裕量和8、說說對數(shù)字邏輯中的競爭和冒險的理解,并舉例說明競爭和冒險怎樣消除。(仕蘭微電子9、什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?(漢王筆試10、你知道那些常用邏輯電平?TTLCOMS?(漢王筆試12、IC(南山之橋13、MOORE與MEELEY(南山之橋14、多時域設計中,如何處理信號跨時域。(南山之橋Delay<period-setup–hold還有定最大時鐘的因素,同時給出表達式。(VIA2003.11.06上海筆試試題)18、說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺點。(VIA2003.11.0619Mux,timing。(2003.11.0622、卡諾圖寫出邏輯表達使。(VIA2003.11.0623F(A,B,C,D)=m(1,3,4,5,10,11,12,13,14,15)的和。(威盛24、pleaseshowtheCMOSinverterschmatic,layoutanditscrosssectionwithP-wellprocess.Plotitstransfercurve(Vout-Vin)AndalsoexplaintheoperationregionofPMOSandNMOSforeachsegmentofthetransfercurve?(威circuitdesign-beijing-03.11.09)25、TodesignaCMOSinvertorwithbalanceriseandfalltime,pleasedefinetherationofchannelwidthofPMOSandNMOSandexplain?27mos(揚智電子筆試28、pleasedrawthetransistorlevelschematicofacmos2inputANDgateandexplainwhichinputhasfasterresponseforoutputrisingedge.(lessdelaytime)。(circuitdesign-beijing-03.11.09)29NOT,NAND,NORtransistorlevel(Infineon30CMOStow-to-onemuxgate。(VIA2003.11.0632Y=A*B+Ccmos(科廣試題33cmosab+cd。(飛利浦-大唐筆試34CMOSY=A*B+C(D+E)。(仕蘭微電子3541F(x,y,z)=xz+yz’。(未知37NOT,NAND,NOR(Infineon38、為了實現(xiàn)邏輯(AXORB)OR(CANDD),請選用以下邏輯中的一種,并說明為什 6)XOR答案:NAND(未知)40、給出兩個門電路讓你分析異同。(華為41AB…(仕蘭微電子42、A,B,C,D,EF(A,B,C,D,E143D(揚智電子筆試)44、用傳輸門和倒向器搭一個邊沿觸發(fā)器。(揚智電子筆試45D(VIA2003.11.0647CMOSD(未知49latchfilp-flop(未知)50、LATCHDFF(未知51、latchregisterregister.latch(南山之橋52D(華為53D2?(漢王筆試54D?(東信筆試55、Howmanyflip-flopcircuitsareneededtodivideby16?(Intel)16carryoutnext-stage.(未知)57D4(華為58NJohnsonCounter,N=5。(南山之橋、數(shù)字電路設計當然必問61、BLOCKINGNONBLOCKING(南山之橋62Dverilogmodule。(揚智電子筆試)moduledff8(clk,reset,d,q); input[7:0]d;output[7:0] [7:0]always@(posedgeclkorposedgereset)q<=q<=d;63D2Verilog(漢王筆試moduledivide2(clk,clk_o,reset); clk,reset; wirein;regoutalways@(posedgeclkorposedgereset)if(reset)out<=0;out<=in;assignin=~out;assignclk_o=out;64、可編程邏輯器件在現(xiàn)代電子設計中越來越重要,請問:a)件有哪些?b)VHDLVERILOG、ABLE8D(漢王筆試)moduledff8(clk,reset,d,q); outputq;regq;always@(posedgeclkorposedgereset)q<=q<=d;的)。(VIA2003.11.06上海筆試試題)701,2,55(揚智電子筆試71soda數(shù)。(1)fsm(有限狀態(tài)機);(2)verilogfpga74FSM101101(南山之橋a:0001100110110100100110b:statemachine;RTLstatemachine。(未知76verilog/vhdlfifo(飛利浦-大唐筆試)78、sram,falshmemory,dram?(新太硬件面試79DRAM205度,增大電容存儲容量)(Infineon)80、PleasedrawschematicofacommonSRAMcellwith6transistors,pointoutwhichnodescanstoredataandwhichnodeiswordlinecontrol?(威盛筆試題circuitdesign-beijing-03.11.09)81、名詞 InterruptBIOS:BasicInputOutputSystemUSB:UniversalSerialBusVHDL:VHICHardwareDescriptionLanguageSDR:SingleDataRate壓控振蕩器的英文縮寫(VCO)動態(tài)隨機存儲器的英文縮寫(DRAM)PCI、ECC、DD

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論