電子電路技術(shù)基礎(chǔ)答案_第1頁
電子電路技術(shù)基礎(chǔ)答案_第2頁
電子電路技術(shù)基礎(chǔ)答案_第3頁
電子電路技術(shù)基礎(chǔ)答案_第4頁
電子電路技術(shù)基礎(chǔ)答案_第5頁
已閱讀5頁,還剩10頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

PAGE9PAGE11、N型半導(dǎo)體是在本征半導(dǎo)體中摻入極微量的五價元素組成的。這種半導(dǎo)體內(nèi)的多數(shù)載流子為自由電子,少數(shù)載流子為空穴,不能移動的雜質(zhì)離子帶正電。P型半導(dǎo)體是在本征半導(dǎo)體中摻入極微量的三價元素組成的。這種半導(dǎo)體內(nèi)的多數(shù)載流子為空穴,少數(shù)載流子為自由電子,不能移動的雜質(zhì)離子帶負電。2、三極管的內(nèi)部結(jié)構(gòu)是由發(fā)射區(qū)、基區(qū)、集電區(qū)區(qū)及發(fā)射結(jié)和集電結(jié)組成的。三極管對外引出的電極分別是發(fā)射極、基極和集電極。3、PN結(jié)正向偏置時,外電場的方向與內(nèi)電場的方向相反,有利于多數(shù)載流子的擴散運動而不利于少數(shù)載流子的漂移;PN結(jié)反向偏置時,外電場的方向與內(nèi)電場的方向一致,有利于少子的漂移運動而不利于多子的擴散,這種情況下的電流稱為反向飽和電流。4、PN結(jié)形成的過程中,P型半導(dǎo)體中的多數(shù)載流子由P向N區(qū)進行擴散,N型半導(dǎo)體中的多數(shù)載流子由N向P區(qū)進行擴散。擴散的結(jié)果使它們的交界處建立起一個空間電荷區(qū),其方向由N區(qū)指向P區(qū)??臻g電荷區(qū)的建立,對多數(shù)載流子的擴散起削弱作用,對少子的漂移起增強作用,當這兩種運動達到動態(tài)平衡時,PN結(jié)形成。5、檢測二極管極性時,需用萬用表歐姆擋的R×1K檔位,當檢測時表針偏轉(zhuǎn)度較大時,與紅表棒相接觸的電極是二極管的陰極;與黑表棒相接觸的電極是二極管的陽極。檢測二極管好壞時,兩表棒位置調(diào)換前后萬用表指針偏轉(zhuǎn)都很大時,說明二極管已經(jīng)被擊穿;兩表棒位置調(diào)換前后萬用表指針偏轉(zhuǎn)都很小時,說明該二極管已經(jīng)絕緣老化不通。6、單極型晶體管又稱為場效應(yīng)(MOS)管。其導(dǎo)電溝道分有N溝道和P溝道。7、穩(wěn)壓管是一種特殊物質(zhì)制造的面接觸型硅晶體二極管,正常工作應(yīng)在特性曲線的反向擊穿區(qū)。8、MOS管在不使用時應(yīng)避免柵極懸空,務(wù)必將各電極短接1、單極型半導(dǎo)體器件是(C)。A、二極管;B、雙極型三極管;C、場效應(yīng)管;D、穩(wěn)壓管。2、P型半導(dǎo)體是在本征半導(dǎo)體中加入微量的(A)元素構(gòu)成的。A、三價;B、四價;C、五價;D、六價。3、穩(wěn)壓二極管的正常工作狀態(tài)是(C)。A、導(dǎo)通狀態(tài);B、截止狀態(tài);C、反向擊穿狀態(tài);D、任意狀態(tài)。4、用萬用表檢測某二極管時,發(fā)現(xiàn)其正、反電阻均約等于1KΩ,說明該二極管(C)。A、已經(jīng)擊穿;B、完好狀態(tài);C、內(nèi)部老化不通;D、無法判斷。5、PN結(jié)兩端加正向電壓時,其正向電流是(A)而成。A、多子擴散;B、少子擴散;C、少子漂移;D、多子漂移。6、測得NPN型三極管上各電極對地電位分別為VE=2.1V,VB=2.8V,VC=4.4V,說明此三極管處在(A)。A、放大區(qū);B、飽和區(qū);C、截止區(qū);D、反向擊穿區(qū)。7、絕緣柵型場效應(yīng)管的輸入電流(C)。A、較大;B、較小;C、為零;D、無法判斷。8、正弦電流經(jīng)過二極管整流后的波形為(C)。A、矩形方波;B、等腰三角波;C、正弦半波;D、仍為正弦波。9、三極管超過(C)所示極限參數(shù)時,必定被損壞。A、集電極最大允許電流ICM;B、集—射極間反向擊穿電壓U(BR)CEO;C、集電極最大允許耗散功率PCM;D、管子的電流放大倍數(shù)。10、若使三極管具有電流放大能力,必須滿足的外部條件是(C)A、發(fā)射結(jié)正偏、集電結(jié)正偏B、發(fā)射結(jié)反偏、集電結(jié)反偏;C、發(fā)射結(jié)正偏、集電結(jié)反偏;D、發(fā)射結(jié)反偏、集電結(jié)正偏。2、已知NPN型三極管的輸入—輸出特性曲線如圖1-36所示,當(1)UBE=0.7V,UCE=6V,IC=?(2)IB=50μA,UCE=5V,IC=?圖1-36IC(mA)UCE(V)108642圖1-36IC(mA)UCE(V)108642100μA80μA60μA40μA20μAIB=0012345678(b)輸出特性曲線(a)輸入特性曲線IB(μA)12080604020UBE(V)00.10.30.50.70.9解:(1)由(a)曲線查得UBE=0.7V時,對應(yīng)IB=30μA,由(b)曲線查得IC≈3.6mA;(2)由(b)曲線可查得此時IC≈5mA;(3)由輸入特性曲線可知,UBE從0.7V變到0.75V的過程中,ΔIB≈30μA,由輸出特性曲線可知,ΔIC≈2.4mA,所以β≈2400/30≈80。1、基本放大電路的三種組態(tài)分別是:共發(fā)射極放大電路、共集電極放大電路和共基極放大電路。2、放大電路應(yīng)遵循的基本原則是:發(fā)射結(jié)正偏;集電結(jié)反偏。3、將放大器輸出信號的全部或部分通過某種方式回送到輸入端,這部分信號叫做反饋信號。使放大器凈輸入信號減小,放大倍數(shù)也減小的反饋,稱為負反饋;使放大器凈輸入信號增加,放大倍數(shù)也增加的反饋,稱為正反饋。放大電路中常用的負反饋類型有電壓串聯(lián)負反饋、電流串聯(lián)負反饋、電壓并聯(lián)負反饋和電流并聯(lián)負反饋。4、射極輸出器具有電壓增益恒小于1、接近于1,輸入信號和輸出信號同相,并具有輸入電阻高和輸出電阻低的特點。5、共射放大電路的靜態(tài)工作點設(shè)置較低,造成截止失真,其輸出波形為上削頂。若采用分壓式偏置電路,通過反饋環(huán)節(jié)調(diào)節(jié)合適的基極電位,可達到改善輸出波形的目的。6、對放大電路來說,人們總是希望電路的輸入電阻越大越好,因為這可以減輕信號源的負荷。人們又希望放大電路的輸出電阻越小越好,因為這可以增強放大電路的整個負載能力。7、反饋電阻RE的數(shù)值通常為幾十至幾千歐,它不但能夠?qū)χ绷餍盘柈a(chǎn)生負反饋作用,同樣可對交流信號產(chǎn)生負反饋作用,從而造成電壓增益下降過多。為了不使交流信號削弱,一般在RE的兩端并聯(lián)一個約為幾十微法的較大射極旁路電容CE。8、放大電路有兩種工作狀態(tài),當ui=0時電路的狀態(tài)稱為靜態(tài),有交流信號ui輸入時,放大電路的工作狀態(tài)稱為動態(tài)。在動態(tài)情況下,晶體管各極電壓、電流均包含直流分量和交流分量。放大器的輸入電阻越大,就越能從前級信號源獲得較大的電信號;輸出電阻越小,放大器帶負載能力就越強。9、電壓放大器中的三極管通常工作在放大狀態(tài)下,功率放大器中的三極管通常工作在極限參數(shù)情況下。功放電路不僅要求有足夠大的輸出電壓,而且要求電路中還要有足夠大的輸出電流,以獲取足夠大的功率。10、晶體管由于在長期工作過程中,受外界溫度及電網(wǎng)電壓不穩(wěn)定的影響,即使輸入信號為零時,放大電路輸出端仍有緩慢的信號輸出,這種現(xiàn)象叫做零點漂移??朔泓c漂移的最有效常用電路是差動放大電路。1、基本放大電路中,經(jīng)過晶體管的信號有(C)。A、直流成分;B、交流成分;C、交直流成分均有。2、基本放大電路中的主要放大對象是(B)。A、直流信號;B、交流信號;C、交直流信號均有。3、分壓式偏置的共發(fā)射極放大電路中,若VB點電位過高,電路易出現(xiàn)(B)。A、截止失真;B、飽和失真;C、晶體管被燒損。4、共發(fā)射極放大電路的反饋元件是(B)。A、電阻RB;B、電阻RE;C、電阻RC。5、功放首先考慮的問題是(A)。A、6、電壓放大電路首先需要考慮的技術(shù)指標是(A)。A、放大電路的電壓增益;B、不失真問題;C、管子的工作效率。7、射極輸出器的輸出電阻小,說明該電路的(A)A、帶負載能力強;B、帶負載能力差;C、減輕前級或信號源負荷。8、功放電路易出現(xiàn)的失真現(xiàn)象是(C)。A、飽和失真;B、截止失真;C、交越失真。9、基極電流iB的數(shù)值較大時,易引起靜態(tài)工作點Q接近(B)。A、截止區(qū);B、飽和區(qū);C、死區(qū)。10、射極輸出器是典型的(C)。A、電流串聯(lián)負反饋;B、電壓并聯(lián)負反饋;C、電壓串聯(lián)負反饋。五、計算題:+25VRCRB1C1C2++uiu0圖2-28檢測題2-5-1電路圖RB2RECE1、如圖2-28所示分壓式偏置放大電路中,已知RC=3.3KΩ,RB1=40KΩ,+25VRCRB1C1C2++uiu0圖2-28檢測題2-5-1電路圖RB2RECE解:靜態(tài)工作點為:2、畫出圖2-23所示電路的微變等效電路,并對電路進行動態(tài)分析。要求解出電路的電壓放大倍數(shù)Au,電路的輸入電阻ri及輸出電阻r0。(9分)解:圖2-23的微變等效電路如下圖所示。uiRuiRB1RB2iiibu0βibrbeRCri=RB1//RB2//rbe=40000//10000//943≈843Ωr0=RC=3.3KΩ1、若要集成運放工作在線性區(qū),則必須在電路中引入深度負反饋;若要集成運放工作在非線性區(qū),則必須在電路中引入正反饋或者在開環(huán)工作狀態(tài)下。集成運放工作在線性區(qū)的特點是輸入電流等于零和輸出電阻等于零;工作在非線性區(qū)的特點:一是輸出電壓只具有兩種狀態(tài)和凈輸入電流等于零;在運算放大器電路中,集成運放工作在線性區(qū),電壓比較器工作在非線性區(qū)。2、集成運算放大器具有同相和反相兩個輸入端,相應(yīng)的輸入方式有同相輸入、反相輸入和雙端輸入三種。3、理想運算放大器工作在線性區(qū)時有兩個重要特點:一是差模輸入電壓相等,稱為虛短;二是輸入電流等于零,稱為虛斷。4、理想集成運放的Au0=∞,ri=∞,ro=0,KCMR=∞。5、反相比例運算電路中反相輸入端為虛地,同相比例運算電路中的兩個輸入端電位等于輸入電壓。同相比例運算電路的輸入電阻大,反相比例運算電路的輸入電阻小。6、同相比例運算電路的輸入電流等于零,反相比例運算電路的輸入電流等于流過反饋電阻中的電流。同相比例運算電路的比例系數(shù)大于1,而反相比例運算電路的比例系數(shù)小于零。7、同相輸入運算電路可實現(xiàn)Au>1的放大器,反相輸入運算電路可實現(xiàn)Au<0的放大器,微分運算電路可將三角波電壓轉(zhuǎn)換成方波電壓。8、滯回電壓比較器的基準電壓UR=0時,輸入電壓每經(jīng)過一次零值,輸出電壓就要產(chǎn)生一次躍變,這時的比較器稱為過零比較器。9、集成運放的非線性應(yīng)用常見的有單門限比較器、滯回比較器和方波發(fā)生器。10、滯回比較器的電壓傳輸過程中具有回差特性。1、理想運放的開環(huán)放大倍數(shù)Au0為(A),輸入電阻為(A),輸出電阻為(B)。A、∞;B、0;C、不定。2、國產(chǎn)集成運放有三種封閉形式,目前國內(nèi)應(yīng)用最多的是(C)。A、扁平式;B、圓殼式;C、雙列直插式。3、由運放組成的電路中,工作在非線性狀態(tài)的電路是(C)。A、反相放大器;B、差分放大器;C、電壓比較器。4、理想運放的兩個重要結(jié)論是(B)。A、5、集成運放一般分為兩個工作區(qū),它們分別是(B)。A、正反饋與負反饋;B、線性與非線性;C、虛斷和虛短。6、(B)輸入比例運算電路的反相輸入端為虛地點。A、同相;B、反相;C、雙端。7、集成運放的線性應(yīng)用存在(C)現(xiàn)象,非線性應(yīng)用存在(B)現(xiàn)象。A、虛地;B、虛斷;C、虛斷和虛短。8、各種電壓比較器的輸出狀態(tài)只有(B)。A、一種;B、兩種;C、三種。9、基本積分電路中的電容器接在電路的(C)。A、反相輸入端;B、同相輸入端;C、反相端與輸出端之間。10、分析集成運放的非線性應(yīng)用電路時,不能使用的概念是(B)。A、虛地;B、虛短;C、虛斷。1、圖3-20所示電路為應(yīng)用集成運放組成的測量電阻的原理電路,試寫出被測電阻Rx與電壓表電壓U0的關(guān)系。(10分)解:從電路圖來看,此電路為一反相比例運算電路,因此:2、圖3-21所示電路中,已知R1=2K,Rf=5K,R2=2K,R3=18K,Ui圖3-21=1V,求輸出電壓Uo。(10分)圖3-21解:此電路為同相輸入電路。3、圖3-22所示電路中,已知電阻Rf=5R1,輸入電壓Ui=5mV,求輸出電壓U0。(10分)圖3-22解:U01=Ui=5mV=U圖3-221、完成下列數(shù)制的轉(zhuǎn)換(1)(256)10=(100000000)2)2=((100)16(2)(B7)16=(10110111)2)2=((183))10(3)(10110001)2=(B1)16=(261))82、將下列十進制數(shù)轉(zhuǎn)換為等值的8421BCD碼。1)256(2)4096(3)100.25(4)0.024解:(1)256[001001010110](2)4096[0100000010010110](3)100.25[000100000000.00100101](4)0.024[0000.000000100100]3、寫出下列各數(shù)的原碼、反碼和補碼。(1)[+32](2)[-48](3)[+100](4)[-86]解:(1)[+32]原碼[00100000B]反碼[00100000B]補碼[00100000B](2)[-48]原碼[10110000B]反碼[11001111B]補碼[11010000B](3)[+100]原碼[01100100B]反碼[01100100B]補碼[01100100B](4)[-86]原碼[11010110B]反碼[10101001B]補碼[10101010B]2、將寫成為最小項表達式。解:3、將化為最簡與或式。解:4、用卡諾圖化簡下列邏輯函數(shù)(1)(2)解:(1)(2)1、在時間上和數(shù)值上均作連續(xù)變化的電信號稱為模擬信號;在時間上和數(shù)值上離散的信號叫做數(shù)字信號。2、在正邏輯的約定下,“1”表示高電平,“0”表示低電平。3、數(shù)字電路中,輸入信號和輸出信號之間的關(guān)系是邏輯關(guān)系,所以數(shù)字電路也稱為邏輯電路。在邏輯關(guān)系中,最基本的關(guān)系是與邏輯、或邏輯和非邏輯。4、用來表示各種計數(shù)制數(shù)碼個數(shù)的數(shù)稱為基數(shù),同一數(shù)碼在不同數(shù)位所代表的位權(quán)不同。十進制計數(shù)各位的基是10,位權(quán)是10的冪。5、8421BCD碼和2421碼是有權(quán)碼;余3碼和格雷碼是無權(quán)碼。6、進位制是表示數(shù)值大小的各種方法的統(tǒng)稱。一般都是按照進位方式來實現(xiàn)計數(shù)的,簡稱為數(shù)制。任意進制數(shù)轉(zhuǎn)換為十進制數(shù)時,均采用按位權(quán)展開求和的方法。7、十進制整數(shù)轉(zhuǎn)換成二進制時采用除2取余法;十進制小數(shù)轉(zhuǎn)換成二進制時采用乘2取整法。8、十進制數(shù)轉(zhuǎn)換為八進制和十六進制時,應(yīng)先轉(zhuǎn)換成二進制,然后再根據(jù)轉(zhuǎn)換的二進制數(shù),按照三位一組轉(zhuǎn)換成八進制;按四位一組轉(zhuǎn)換成十六進制。9、8421BCD碼是最常用也是最簡單的一種BCD代碼,各位的權(quán)依次為8、4、2、1。8421BCD碼的顯著特點是它與二進制數(shù)碼的4位等值0~9完全相同。10、原碼、反碼和補碼是把符號位和數(shù)值位一起編碼的表示方法,是計算機中數(shù)的表示方法。在計算機中,數(shù)據(jù)常以補碼的形式進行存儲。11、邏輯代數(shù)的基本定律有分配律、結(jié)合律、交換律、反演律和非非律。12、最簡與或表達式是指在表達式中或項最少,且與項也最少。13、卡諾圖是將代表最小項的小方格按相鄰原則排列而構(gòu)成的方塊圖??ㄖZ圖的畫圖規(guī)則:任意兩個幾何位置相鄰的最小項之間,只允許一位變量的取值不同。14、在化簡的過程中,約束項可以根據(jù)需要看作“1”或“0”。1、邏輯函數(shù)中的邏輯“與”和它對應(yīng)的邏輯代數(shù)運算關(guān)系為(B)。A、邏輯加B、邏輯乘C、邏輯非2.、十進制數(shù)100對應(yīng)的二進制數(shù)為(C)。A、1011110B、1100010C、1100100D、110001003、和邏輯式表示不同邏輯關(guān)系的邏輯式是(B)。A、B、C、D、4、數(shù)字電路中機器識別和常用的數(shù)制是(A)。A、二進制B、八進制C、十進制D、十六進制5、[+56]的補碼是(D)。A、00111000BB、11000111BC、01000111BD、01001000B6、所謂機器碼是指(B)。A、計算機內(nèi)采用的十六進制碼B、符號位數(shù)碼化了的二進制數(shù)碼C、帶有正負號的二進制數(shù)碼D、八進制數(shù)五、計算題1、用代數(shù)法化簡下列邏輯函數(shù)(12分)①=②=③=④=2、用卡諾圖化簡下列邏輯函數(shù)(12分)①=②=③=④=3、完成下列數(shù)制之間的轉(zhuǎn)換(8分)①(365)10=(101101101)2=(555)8=(16D)16②(11101.1)2=(29.5)10=(35.4)8=(1D.8)16③(57.625)10=(71.5)8=(39.A)164、完成下列數(shù)制與碼制之間的轉(zhuǎn)換(5分)①(47)10=(01111010)余3碼=(01000111)8421碼②(3D)16=(00101101)格雷碼5、寫出下列真值的原碼、反碼和補碼(6分)①[+36]=[00100100B]原=[01011011B]反=[01011100B]補②[-49]=[10110001B]原=[11001110B]反=[11001111B]補1、具有基本邏輯關(guān)系的電路稱為門電路,其中最基本的有與門、或門和非門。2、具有“相異出1,相同出0”功能的邏輯門是異或門,它的反是同或門。3、數(shù)字集成門電路按開關(guān)元件的不同可分為TTL和CMOS兩大類。其中TTL集成電路是雙極型,CMOS集成電路是單極型。集成電路芯片中74LS系列芯片屬于雙極型集成電路,CC40系列芯片屬于單極型集成電路。4、功能為“有0出1、全1出0”的門電路是或非門;具有“有1出1,全0出0”功能的門電路是或門;實際中集成的與非門應(yīng)用的最為普遍。5、普通的TTL與非門具有圖騰結(jié)構(gòu),輸出只有高電平“1”和低電平“0”兩種狀態(tài);經(jīng)過改造后的三態(tài)門除了具有“1”態(tài)和“0”態(tài),還有第三種狀態(tài)高阻態(tài)。6、使用三態(tài)門可以實現(xiàn)總線結(jié)構(gòu);使用OC門可實現(xiàn)“線與”邏輯。7、一般TTL集成電路和CMOS集成電路相比,TTL集成門的帶負載能力強,CMOS集成門的抗干擾能力強;CMOS集成門電路的輸入端通常不可以懸空。8、一個PMOS管和一個NMOS管并聯(lián)時可構(gòu)成一個傳輸門,其中兩管源極相接作為輸入端,兩管漏極相連作為輸出端,兩管的柵極作為控制端。9、具有圖騰結(jié)構(gòu)的TTL集成電路,同一芯片上的輸出端,不允許并聯(lián)使用;同一芯片上的CMOS集成電路,輸出端可以并聯(lián)使用,但不同芯片上的CMOS集成電路上的輸出端是不允許并聯(lián)使用的。10、TTL門輸入端口為“與”邏輯關(guān)系時,多余的輸入端可懸空處理;TTL門輸入端口為“或”邏輯關(guān)系時,多余的輸入端應(yīng)接低電平;CMOS門輸入端口為“與”邏輯關(guān)系時,多余的輸入端應(yīng)接高電平,具有“或”邏輯端口的CMOS門多余的輸入端應(yīng)接低電平;即CMOS門的輸入端不允許懸空。11、能將某種特定信息轉(zhuǎn)換成機器識別的二進制數(shù)碼的組合邏輯電路,稱之為編碼器;能將機器識別的二進制數(shù)碼轉(zhuǎn)換成人們熟悉的十進制或某種特定信息的邏輯電路,稱為譯碼器;74LS85是常用的集成邏輯電路數(shù)值比較器。12、在多路數(shù)據(jù)選送過程中,能夠根據(jù)需要將其中任意一路挑選出來的電路,稱之為數(shù)據(jù)選擇器,也叫做多路開關(guān)。1、具有“有1出0、全0出1”功能的邏輯門是(B)。A、與非門B、或非門C、異或門D、同或門2、下列各型號中屬于優(yōu)先編譯碼器是(C)。A、74LS85B、74LS138C、74LS148D、74LS483、七段數(shù)碼顯示管TS547是(B)。A、共陽極LED管B、共陰極LED管C、極陽極LCD管D、共陰極LCD管4、八輸入端的編碼器按二進制數(shù)編碼時,輸出端的個數(shù)是(B)。A、2個B、3個C、4個D、8個5、四輸入的譯碼器,其輸出端最多為(D)。A、4個B、8個C、10個D、16個6、當74LS148的輸入端按順序輸入11011101時,輸出為(B)。A、101B、010C、001D、1107、一個兩輸入端的門電路,當輸入為1和0時,輸出不是1的門是(D)。A、與非門B、或門C、或非門D、異或門8、多余輸入端可以懸空使用的門是(B)。A、與門B、TTL與非門C、CMOS與非門D、或非門9、譯碼器的輸出量是(A)。A、二進制B、八進制C、十進制D、十六進制10、編碼器的輸入量是(C)。A、二進制B、八進制C、十進制D、十六進制1、兩個與非門構(gòu)成的基本RS觸發(fā)器的功能有清零、置1和保持。電路中不允許兩個輸入端同時為為低電平,否則將出現(xiàn)邏輯混亂。2、通常把一個CP脈沖引起觸發(fā)器多次翻轉(zhuǎn)的現(xiàn)象稱為空翻,有這種現(xiàn)象的觸發(fā)器是鐘控RS觸發(fā)器,此類觸發(fā)器的工作屬于電平觸發(fā)方式。3、為有效地抑制“空翻”,人們研制出了邊沿觸發(fā)方式的主從型JK觸發(fā)器和維持阻塞D觸發(fā)器。4、JK觸發(fā)器具有置0、置1、保持和翻轉(zhuǎn)四種功能。欲使JK觸發(fā)器實現(xiàn)的功能,則輸入端J應(yīng)接1,K應(yīng)接1。5、D觸發(fā)器的輸入端子有1個,具有置0和置1的功能。6、觸發(fā)器的邏輯功能通??捎霉δ苷嬷当?、邏輯函數(shù)式、狀態(tài)轉(zhuǎn)換圖和時序波形圖等多種方法進行描述。7、組合邏輯電路的基本單元是門電路,時序邏輯電路的基本單元是觸發(fā)器。8、JK觸發(fā)器的次態(tài)方程為;D觸發(fā)器的次態(tài)方程為。9、觸發(fā)器有兩個互非的輸出端Q和,通常規(guī)定Q=1,=0時為觸發(fā)器的“1”狀態(tài);Q=0,=1時為觸發(fā)器的“0”狀態(tài)。10、兩個與非門組成的基本RS觸發(fā)器,在正常工作時,不允許0,其特征方程為,約束條件為。11、鐘控的RS觸發(fā)器,在正常工作時,不允許輸入端R=S=1,其特征方程為,約束條件為SR=0。12、把JK觸發(fā)器的兩個輸入端連在一起就構(gòu)成了T觸發(fā)器,T觸發(fā)器具有的邏輯功能是保持和翻轉(zhuǎn)。13、讓T觸發(fā)器恒輸入“1”就構(gòu)成了T'觸發(fā)器,這種觸發(fā)器僅具有翻轉(zhuǎn)功能。1、僅具有置“0”和置“1”功能的觸發(fā)器是(C)。A、基本RS觸發(fā)器B、鐘控RS觸發(fā)器C、D觸發(fā)器D、JK觸發(fā)器2、由與非門組成的基本RS觸發(fā)器不允許輸入的變量組合為(A)。A、00B、01C、10D、113、鐘控RS觸發(fā)器的特征方程是(D)。A、B、C、D、4、僅具有保持和翻轉(zhuǎn)功能的觸發(fā)器是(B)。A、JK觸發(fā)器B、T觸發(fā)器C、D觸發(fā)器D、Tˊ觸發(fā)器5、觸發(fā)器由門電路構(gòu)成,但它不同門電路功能,主要特點是(C)A、具有翻轉(zhuǎn)功能B、具有保持功能C、具有記憶功能6、TTL集成觸發(fā)器直接置0端和直接置1端在觸發(fā)器正常工作時應(yīng)(C)A、=1,=0B、=0,=1C、保持高電平“1”D、保持低電平“0”7、按觸發(fā)器觸發(fā)方式的不同,雙穩(wěn)態(tài)觸發(fā)器可分為(C)8、按邏輯功能的不同,雙穩(wěn)態(tài)觸發(fā)器可分為(A)。9、為避免“空翻”現(xiàn)象,應(yīng)采用(B)方式的觸發(fā)器。A、主從觸發(fā)B、邊沿觸發(fā)C、電平觸發(fā)10、為防止“空翻”,應(yīng)采用(C)結(jié)構(gòu)的觸發(fā)器。A、TTLB、MOSC、主從或維持阻塞1、時序邏輯電路按各位觸發(fā)器接受時鐘脈沖控制信號的不同,可分為同步時序邏輯電路和異步時序邏輯電路兩大類。在異步時序邏輯電路中,各位觸發(fā)器無統(tǒng)一的時鐘脈沖控制信號,輸出狀態(tài)的變化通常不是同一時刻發(fā)生的。2、根據(jù)已知的邏輯電路,找出電路的輸入和其現(xiàn)態(tài)及輸出之間的關(guān)系,最后總結(jié)出電路邏輯功能的一系列步驟,稱為時序邏輯電路的分析。3、當時序邏輯電路的觸發(fā)器位數(shù)為n,電路狀態(tài)按二進制數(shù)的自然態(tài)序循環(huán),經(jīng)歷的獨立狀態(tài)為2n個,這時,我們稱此類電路為二進制計數(shù)器。二進制計數(shù)器除了按同步、異步分類外,按計數(shù)的加減規(guī)律還可分為加計數(shù)器、減計數(shù)器和可逆計數(shù)器。4、在十進制計數(shù)器中,要表示一位十進制數(shù)時,至少要用四位觸發(fā)器才能實現(xiàn)。十進制計數(shù)電路中最常采用的是8421BCD代碼來表示一位十進制數(shù)。5、時序邏輯電路中僅有存儲記憶電路而沒有邏輯門電路時,構(gòu)成的電路類型通常稱為莫爾型時序邏輯電路;如果電路中不但除了有存儲記憶電路的輸入端子,還有邏輯門電路的輸入時,構(gòu)成的電路類型稱為米萊型時序邏輯電路。6、分析時序邏輯電路時,首先要根據(jù)已知邏輯的電路圖分別寫出相應(yīng)的驅(qū)動方程、輸出方程和次態(tài)方程,若所分析電路屬于異步時序邏輯電路,則還要寫出各位觸發(fā)器的時鐘脈沖方程。7、時序邏輯電路中某計數(shù)器中的無效碼,若在開機時出現(xiàn),不用人工或其它設(shè)備的干預(yù),計數(shù)器能夠很快自行進入有效循環(huán)體,使無效碼不再出現(xiàn)的能力稱為自啟動能力。8、在分頻、控制、測量等電路中,計數(shù)器應(yīng)用得非常廣泛。構(gòu)成一個六進制計數(shù)器最少要采用三位觸發(fā)器,這時構(gòu)成的電路有6個有效狀態(tài),2個無效狀態(tài)。9、寄存器可分為數(shù)碼寄存器和移位寄存器,集成74LS194屬于雙向移位寄存器。用四位移位寄存器構(gòu)成環(huán)行計數(shù)器時,有效狀態(tài)共有4個;若構(gòu)成扭環(huán)計數(shù)器時,其有效狀態(tài)是8個。10、寄存器是可用來存放數(shù)碼、運算結(jié)果或指令的電路,通常由具有存儲功能的多位觸發(fā)器組合起來構(gòu)成。一位觸發(fā)器可以存儲1個二進制代碼,存放n個二進制代碼的寄存器,需用n位觸發(fā)器來構(gòu)成。11、74LS194是典型的四位TTL型集成雙向移位寄存器芯片,具有左移和右移、并行輸入、保持數(shù)據(jù)和清除數(shù)據(jù)等功能。12、555定時器可以構(gòu)成施密特觸發(fā)器,施密特觸發(fā)器具有回差特性,主要用于脈沖波形的整形和變換;555定時器還可以用作多諧振蕩器和單穩(wěn)態(tài)觸發(fā)器。單穩(wěn)態(tài)觸發(fā)器只有一個暫穩(wěn)態(tài)、一個穩(wěn)態(tài),當外加觸發(fā)信號作用時,單穩(wěn)態(tài)觸發(fā)器能夠從穩(wěn)態(tài)翻轉(zhuǎn)到暫穩(wěn)態(tài),經(jīng)過一段時間又能自動返回到穩(wěn)態(tài),13、用集成計數(shù)器CC40192構(gòu)成任意進制的計數(shù)器時,通常可采用反饋預(yù)置法和反饋清零法。1、描述時序邏輯電路功能的兩個必不可少的重要方程式是(B)。A、次態(tài)方程和輸出方程B、次態(tài)方程和驅(qū)動方程C、驅(qū)動方程和時鐘方程D、驅(qū)動方程和輸出方程2、用8421BCD碼作為代碼的十進制計數(shù)器,至少需要的觸發(fā)器觸發(fā)器個數(shù)是(C)。A、2B、3C、4D、53、按各觸發(fā)器的狀態(tài)轉(zhuǎn)換與時鐘輸入CP的關(guān)系分類,計數(shù)器可分(A)計數(shù)器。A、同步和異步4、能用于脈沖整形的電路是(C)。C、施密特觸發(fā)器5、四位移位寄存器構(gòu)成的扭環(huán)形計數(shù)器是(B)計數(shù)器。A、模4B、模8C、模166、下列敘述正確的是(D)A、譯碼器屬于時序邏輯電路B、寄存器屬于組合邏輯電路C、555定時器屬于時序邏輯電路D、計數(shù)器屬于時序邏輯電路7、利用中規(guī)模集成計數(shù)器構(gòu)成任意進制計數(shù)器的方法是(B)8、不產(chǎn)生多余狀態(tài)的計數(shù)器是(A)。A、同步預(yù)置數(shù)計數(shù)器B、異步預(yù)置數(shù)計數(shù)器C、復(fù)位法構(gòu)成的計數(shù)9、數(shù)碼可以并行輸入、并行輸出的寄存器有(C)A、移位寄存器B、數(shù)碼寄存器C、二者皆有10、改變555定時電路的電壓控制端CO的電壓值,可改變(C)A、555定時電路的高、低輸出電平B、開關(guān)放電管的開關(guān)電平C、比較器的閾值電壓D、置“0”端的電平值1、一個存儲矩陣有64行、64列,則存儲容量為4096個存儲單元。2、存儲器容量的擴展方法通常有字擴展、位擴展和字、位同時擴展三種方式。3、可編程邏輯器件PLD一般由輸入緩沖、與陣列、或陣列、輸出緩沖等四部分電路組成。按其陣列和輸出結(jié)構(gòu)的不同可分為PLA、PAL和GAL等基本類型。4、計算機中的內(nèi)存儲器和高速緩沖存儲器統(tǒng)稱主存,CPU可直接對主存進行訪問。內(nèi)存儲器一般由半導(dǎo)體存儲器構(gòu)成,通常裝在計算機主板上,存取速度快,但容量有限;高速緩沖存儲器位于內(nèi)存與CPU之間,一般用來解決存取速度與存儲容量之間的矛盾,可提高整個系統(tǒng)的運行速度。5、計算機內(nèi)存使用的類型主要是隨機存取存儲器和可編程邏輯器件。按其存儲信息的功能可分為只讀存儲器ROM和隨隨機存取存儲器RAM兩大類。6、GAL16V8主要有簡單型、復(fù)雜型、寄存器型三種工作模式。7、PAL的與陣列可編程,或陣列固定;PLA的與陣列可編程,或陣列可編程;GAL的與陣列可編程,或陣列固定。8、存儲器的主要技術(shù)指標有存儲容量、存取速度、功耗、可靠性和集成度等。9、RAM主要包括地址譯碼器、存儲矩陣和讀/寫控制電路等部分。10、當RAM中的片選信號=“1”時,RAM被禁止讀寫,處于保持狀態(tài);當=“0”時,RAM可在讀/寫控制輸入R/的作用下作讀出或?qū)懭氩僮鳌?1、ROM按照存儲信息寫入方式的不同可分為固定ROM、可編程的PROM、可光擦除可編程的EPROM和可電擦除可編程的E2PROM。12、目前使用的EPROM可多次寫入的存儲單元是在MOS管中置入浮置柵的方法實現(xiàn)AABCD&圖8-201、圖8-20輸出端表示的邏輯關(guān)系為(A)。A、ACDB、C、BD、2、利用電容的充電來存儲數(shù)據(jù),由于電路本身總有漏電,因此需定期不斷補充充電(刷新)才能保持其存儲的數(shù)據(jù)的是(B)A、靜態(tài)RAM的存儲單元B、動態(tài)RAM的存儲單元3、關(guān)于存儲器的敘述,正確的是(A)A、存儲器是隨機存儲器和只讀存儲器的總稱B、存儲器是計算機上的一種輸入輸出設(shè)備C、計算機停電時隨機存儲器中的數(shù)據(jù)不會丟失4、一片容量為1024字節(jié)×4位的存儲器,表示有(C)個存儲單元。A、1024B、4C、4096D、85、一片容量為1024字節(jié)×4位的存儲器,表示有(A)個地址。A、1024B、4C、4096D、86、只能讀出不能寫入,但信息可永久保存的存儲器是(A)A、ROMB、RAMC、PRAM7、ROM中譯碼矩陣固定,且可將所有輸入代碼全部譯出的是(C)。A、ROMB、RAMC、完全譯碼器8、動態(tài)存儲單元是靠(B)的功能來保存和記憶信息的。A、自保持B、柵極存儲電荷9、利用雙穩(wěn)態(tài)觸發(fā)器存儲信息的RAM叫(B)RAM。A、動態(tài)B、靜態(tài)10、在讀寫的同時還需要不斷進行數(shù)據(jù)刷新的是(A)存儲單元。A、動態(tài)B、靜態(tài)1、DAC電路的作用是將輸入的數(shù)字量轉(zhuǎn)換成與數(shù)字量成正比的輸出模擬量。ADC電路的作用是將輸入的模擬量轉(zhuǎn)換成與其成正比的輸出數(shù)字量。2、DAC電路的主要技術(shù)指標有分辨率、絕對精度和非線性度及建立時間等;ADC電路的主要技術(shù)指標有相對精度、分辨率和轉(zhuǎn)換速度等。3、DAC通常由參考電壓,譯碼電路和電子開關(guān)三個基本部分組成。為了將模擬電流轉(zhuǎn)換成模擬電壓,通常在輸出端外加運算放大器。4、按解碼網(wǎng)絡(luò)結(jié)構(gòu)的不同,DAC可分為R-2RT形電阻網(wǎng)絡(luò)、R-2R倒T形電阻網(wǎng)絡(luò)和

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論