




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、1,第6章 CMOS基本邏輯單元,本章在 “半導(dǎo)體集成電路 朱正涌編著,張開華主審, 清華大學(xué)出版杜 2001年,高等學(xué)校工科電子類規(guī)劃教材 ”中,排序為第8章 CMOS基本邏輯單元,2,第8章 CMOS基本邏輯單元,8.2 CMOS邏輯結(jié)構(gòu) 8.3 級聯(lián)級的負載 8.4 影響門的電氣和物理結(jié)構(gòu)設(shè)計的因素 8.5 各種邏輯類型的比較 8.6 傳輸門邏輯 8.7 RS觸發(fā)器 8.8 時鐘脈沖控制觸發(fā)器 8.9 D觸發(fā)器,3,8.2.1 CMOS互補邏輯,8.2 CMOS邏輯結(jié)構(gòu)(朱正涌教材,140頁),4,CMOS與非門:P并N串,CMOS或非門:P串N并,CMOS與非門、或非門的不同表示符號,
2、5,注意: 串聯(lián)方式工作時,相當(dāng)于溝道長度增長,MOS管寬長比為 為使p、n管匹配,需增大串聯(lián)管的W/L比輸入端一般不超過4個。 并聯(lián)方式工作時,等效為溝道寬度增大。 有襯底偏置效應(yīng)存在。 則:(設(shè)K為單個最小尺寸MOS管的K值,n為串、并聯(lián)的管個數(shù))對于與非門,(n2),轉(zhuǎn)換電平V*向VDD移動 VNMHM。,6,對于或非門,(n2),轉(zhuǎn)換電平V*向VSS移動 VNMLM。 基本CMOS門電路噪容僅能保證在20%VDD。,(2) 帶緩沖級的CMOS門電路 由基本線路構(gòu)成的CMOS門電路存在噪容低,輸出波形不對稱,CMOS門電路的扇出能力低的缺點,通常以加緩沖器來解決: 輸入端加倒相器。輸出端
3、加倒相器。 輸入、輸出端均加倒相器。 加緩沖器要遵循保持原門電路邏輯功能不變的原則。,7,帶緩沖級的CMOS門電路 為了穩(wěn)定輸出高低電平,可在輸入輸出端分別加倒相器作緩沖級。下圖所示為帶緩沖級的二輸入端與非門電路。,CMOS集成門的輸出緩沖級:輸出特性與倒相器相同,帶緩沖級的CMOS與非門電路,8,帶緩沖級的CMOS或非門電路,下圖所示為帶緩沖級的二輸入端或非門電路。,9,緩沖級給門電路帶來的性能上的改善: 門電路驅(qū)動能力取決于倒相器特性,與各輸入端所處邏輯狀態(tài)無關(guān)。 轉(zhuǎn)移特性得到改善,轉(zhuǎn)換區(qū)域變窄,噪容提高。 輸出電平由“0”“1”,和“1”“0”跳變時間近似相等,波形趨于對稱。 但另一方面
4、,加入緩沖級,使 Vi V0傳送過程中經(jīng)過了3、4級延遲,使延遲時間,因此多用于高噪聲干擾低速系統(tǒng)。,10,靜態(tài)CMOS邏輯門電路,靜態(tài)CMOS邏輯門具有以下特點,11,12,13,CMOS與非門的分析,14,CMOS或非門的分析,15,CMOS與非門、或非門設(shè)計,1.為減小面積:所有管子取相同尺寸 2.若使NMOS管和PMOS管有相同的導(dǎo)電因子,取串聯(lián)管子增大n倍W的設(shè)計 3. 全對稱設(shè)計KNeff=KPeff,16,We will examine the operation of these gates in this chapter. Such as NAND,NOR,XOR and s
5、o on. Power and timing are the two main design specifications for digital IC.,17,CMOS NOR and NAND gates,18,All NMOS devices have their bulk terminals connected to GND,while the PMOS devices have their bulk nodes connected to VDD.,19,CMOS組合邏輯電路設(shè)計,與或非門的設(shè)計,20,NAND gate,21,Determine the device sizes fo
6、r 3-input NAND and NOR gates in CMOS,22,Stick Diagrams,23,Layout of NAND and NOR,24,Standard Cells,25,Standard Cells,26,類似的或與非門的設(shè)計,27,實現(xiàn)不帶非的組合邏輯,28,實現(xiàn)8個變量“與”的三種方案,29,異或/同或邏輯,30,異或電路的實現(xiàn),31,用與或非門實現(xiàn) “異或” “同或”功能,32,Transistor Sizing a Complex CMOS Gate,33,8.2.2 CMOS變型電路 (偽NMOS邏輯 ) (朱正涌教材,141頁) n個輸入端的與非門
7、、或非門CMOS電路需2n個MOS管,而相應(yīng)的NMOS電路只需(n+1)個MOS管。因此,模仿NMOS電路的這一特點,對CMOS電路加以改進,將PMOS負載管柵接地VSS,即可得到類似于耗盡型NMOS的特性。應(yīng)注意此電路屬有比電路。 與實際的NMOS電路邏輯相比: 偽NMOS邏輯由于采用PMOS負載,其溝道薄層電阻或稱方塊電阻約為NMOS的23倍,導(dǎo)通電阻,功耗(與 NMOS相比) 另一方面,由于PMOS的導(dǎo)通電阻,延遲時間。,34,偽NMOS邏輯 (a) 與非門 (b) 或非門,35,For the pseudo-NMOS inverter, NAND and NOR gate in the
8、 sizing selected,36,layout and equivalent of 3X device,37,偽NMOS邏輯,38,8.2.3 動態(tài)CMOS邏輯,簡化電路,39,簡單的單時鐘動態(tài)CMOS門不能進行級聯(lián),需采用兩相和四相邏輯。,40,1. 準兩相時鐘,41,42,2. 兩相時鐘,流水線式兩相N-P CMOS邏輯級,43,2. 兩相時鐘,44,8.2.4 鐘控CMOS邏輯 (朱正涌教材,145頁),鐘控CMOS邏輯主要用來構(gòu)成鐘控邏輯,用它把鎖存器(或接口電路)和其它類型的動邏輯連接起來。,45,預(yù)充電鑒別邏輯,下圖為預(yù)充電鑒別邏輯形式三輸入與非門可見,該電路既保持了與NMO
9、S邏輯相同的管數(shù),又有CMOS電路低功耗的特點。,(1) 工作原理 預(yù)充電過程: =“0”,鑒別管Tn截止,上拉P管Tp導(dǎo)通,將輸出預(yù)充電至VDD。 鑒別過程: =“1”,Tn導(dǎo)通,Tp截止預(yù)充電停止,根據(jù)輸入端的狀態(tài),輸出相應(yīng)的邏輯電平。,預(yù)充電鑒別邏輯,46,(2) 與經(jīng)典的靜態(tài)CMOS邏輯相比,P-E邏輯的優(yōu)缺點: 優(yōu)點: 不需互補結(jié)構(gòu)(每個輸入端勿需P、N管搭配)。 無比電路,所有邏輯門可采用最小尺寸。 不存在下拉直流電流,邏輯部分可串聯(lián)較多晶體管,輸入端擴展方便。 作用在邏輯信號的負載較低,速度快。,47,缺點: 邏輯輸出易受所謂“電荷共享”現(xiàn)象影響,如邏輯部分內(nèi)部放電節(jié)點與輸出節(jié)點
10、相連,輸出節(jié)點電荷將被已放電的內(nèi)部節(jié)點共享,輸出電壓。 輸出信號有動態(tài)特性,存在最小時鐘比,最大時鐘比受電路特性制約。 鑒別過程中,輸入必須穩(wěn)定,否則錯誤值將使輸出節(jié)點誤放電。 如預(yù)充電期間需輸出信號,這段時間的輸出須先保存下來。 需加時鐘信號。,48,(3) 解決方法: 限制時鐘頻率,仔細選擇接到P-E邏輯的電路類型。,注意: 基于同一個時鐘信號的多級預(yù)充電鑒別邏輯不能進行級聯(lián),因為每一級邏輯的輸出在預(yù)充電過程已升到邏輯電平,此時,一旦時鐘信號達到高電平,此高電平輸出將驅(qū)動下級電路輸出放電,不能進行正常的邏輯運算。 通常采用多個時鐘信號控制的級聯(lián),保證鑒別過程中的輸入穩(wěn)定。,49,預(yù)充電鑒別
11、邏輯的級聯(lián)方式,50,8.2.5 CMOS多米諾(Domino)邏輯,CMOS多米諾邏輯,51,多米諾邏輯 多米諾邏輯是P-E邏輯的一種變型,是由一組動態(tài)CMOS單元和一個靜態(tài)緩沖倒相器構(gòu)成,是一種準靜態(tài)電路,具有動態(tài)和靜態(tài)邏輯兩者的優(yōu)點,克服了動態(tài)CMOS邏輯對負載電容敏感的缺點。 =“0”,為預(yù)充電階段,f點保持高電平,f=“0”。 =“1”,求值階段,根據(jù)輸入A、B、C狀態(tài),f有條件放電,再通過反相器輸出正確的邏輯電平。,邏輯部分可采用最小尺寸,倒相器尺寸按需要設(shè)計,多米諾邏輯的突出優(yōu)點是:靜態(tài)緩沖器(倒相器)可使輸出高電平達到VDD。,52,53,多米諾CMOS邏輯單元的級聯(lián),多米諾邏
12、輯的級聯(lián)方式,(多米諾邏輯可直接實現(xiàn)多級級聯(lián) ),54,55,通過分析其工作過程,可得出其名稱得由來:預(yù)充電過程中,=“0”,每級多米諾單元輸出都為低電平。 在鑒別過程中,=“1”,若滿足輸入條件,第一級邏輯輸出高電平,滿足第二級的邏輯條件,其輸出也為高電平,即在整個鑒別過程中,邏輯狀態(tài)的傳播能即刻通過整個級聯(lián)電路,象多米諾骨牌一樣,推倒一個,全部都倒。,56,57,8.3 級聯(lián)級的負載,58,8.4 影響門的電氣和物理結(jié)構(gòu)設(shè)計的因素,8.4.1 MOS管的串聯(lián)和并聯(lián),59,8.4.2 襯偏調(diào)制效應(yīng),60,8.4.3 源漏電容 朱正涌教材:p. 150,61,8.4.4 電荷的再分配,62,8
13、.5 各種邏輯類型的比較,63,傳輸門(TG) transmission gate,64,8.6 傳輸門邏輯,65,傳輸門的邏輯特點,66,67,傳輸門的傳輸特性,68,NMOS傳輸門傳輸高電平特性,69,NMOS傳輸門傳輸?shù)碗娖教匦?70,NMOS傳送晶體管 工作原理,如右圖示,輸入信號Vi通過一柵極受VG控制的NMOS FET M1送到反相器輸入端,其中M1稱為信號傳送器,此結(jié)構(gòu)多用于動態(tài)存儲電路中。,NMOS傳送晶體管,n溝道MOS傳輸門在傳輸高電平時,受到門導(dǎo)通閾電壓的限制,有閾值損失(Vomax=VDDVTN),稱為源跟隨器工作方式(由于輸出電位隨源極電位變化而變化),屬于非完美傳輸
14、;而n溝道MOS傳輸門在傳輸?shù)碗娖綍r,則可以完美傳輸?shù)碗娖剑Q為漏負載級工作方式(由于輸出電位隨漏極電位變化而變化)。,71,其工作過程如下: VG=“0” M1截止,Vi不能傳送,Vo端維持原態(tài)。,VG=“1” 設(shè)VGS=VDD ,則: (1) Vi=“0” Vi 端為S端,VGS=VDD,M1 導(dǎo)通,Vo=Vi=“0”。 (2) Vi=“1”(VDD) 若Vo=“0”(0V),則此時,Vi端為D,Vo為S端,有VGS=VDD,VDS=VDD,M1導(dǎo)通,Vo電位升高至(VDD-VTn),信號傳送范圍受到限制。 若Vo=“1”(VDD),則VGS=VDS=0,M1截止,但此時傳送的信號Vi=“
15、1”=VDD,而Vo=VDD其邏輯效果與M1導(dǎo)通等效。,72,73,p溝道MOS傳輸門在傳輸高電平時,可以完美傳輸高電平,稱為漏負載級工作方式(由于輸出電位隨漏極電位變化而變化);而p溝道MOS傳輸門在傳輸?shù)碗娖綍r,則受到門導(dǎo)通閾電壓的限制,有閾值損失,稱為源跟隨器工作方式(由于輸出電位隨源極電位變化而變化),其輸出低電平值為完美低電平值再加上一個取了絕對值的閾電壓值(pMOS管閾電壓為負值)。,74,CMOS傳輸門,CMOS傳輸門電路結(jié)構(gòu)和符號表示如左圖所示,時鐘脈沖控制信號C的范圍定為0VDD。,CMOS傳輸門電路與表示,CMOS傳輸門的電路結(jié)構(gòu),它由一個pMOS管和一個nMOS管連接構(gòu)成
16、,其連接方式為兩管的源漏互連(每管的源漏均不確定,視工作條件而定),pMOS管和nMOS管的柵極電位呈非關(guān)系。,75,1) CMOS傳輸門的工作過程 (1) 傳輸高電平(設(shè)Vo初態(tài)為“0”) P管為漏負載級(VGSp=-VDD) N管為源跟隨器(VGSn=VDSn) 傳輸門導(dǎo)通電阻ron=rn rp,比傳送晶體管導(dǎo)通電阻小。,圖 傳輸門傳輸高電平過程,76,77,78,79,(2) 傳輸?shù)碗娖?圖 傳輸門傳輸?shù)碗娖竭^程,N管為漏負載級(VGSn=VDD), P管為源跟隨器VGSp=VDSp。其分析過程與傳輸高電平時類似。,80,81,CMOS傳輸門在傳輸高電平和低電平 時的性能分析,即CMOS
17、傳輸門在傳輸高電平時,為漏負載級工作方式(由于輸出電位隨漏極電位變化而變化),注意,輸出電位是隨pMOS管漏極電位變化而變化,可以完美傳輸高電平;而CMOS傳輸門在傳輸?shù)碗娖綍r,也可以完美傳輸?shù)碗娖?,仍為漏負載級工作方式(由于輸出電位隨漏極電位變化而變化),注意,這時輸出電位是隨nMOS管漏極電位變化而變化。從而討論了為何單溝道傳輸門不能完美傳輸高電平(n溝道MOS傳輸門),或者為何不能完美傳輸?shù)碗娖剑╬溝道MOS傳輸門)的原因;討論了為何CMOS傳輸門既可完美傳輸高電平又可完美傳輸?shù)碗娖降睦碚摬⑦M行了分析。,82,CMOS傳輸門在傳輸高電平和低電平 時的性能分析,CMOS傳輸門在傳輸高電平時
18、,為漏負載級工作方式(由于輸出電位隨漏極電位變化而變化),注意,輸出電位是隨pMOS管漏極電位變化而變化,可以完美傳輸高電平;而CMOS傳輸門在傳輸?shù)碗娖綍r,也可以完美傳輸?shù)碗娖?,仍為漏負載級工作方式(由于輸出電位隨漏極電位變化而變化),注意,這時輸出電位是隨nMOS管漏極電位變化而變化。從而說明了為何單溝道傳輸門不能完美傳輸高電平(n溝道MOS傳輸門),或者為何不能完美傳輸?shù)碗娖剑╬溝道MOS傳輸門)的原因,而CMOS傳輸門既可完美傳輸高電平又可完美傳輸?shù)碗娖健?83,84,圖 九管CMOS傳輸門,3) 改進電路九管CMOS傳輸門,一種改進的CMOS傳輸門電路如圖4-31所示。TG1的n3管
19、VBS=0,無襯偏。E=“1”,TG1、TG2工作,當(dāng)Vi=“1”,TG1、TG2同時開始傳輸高電平,其各自的輸出端V0,V0狀態(tài)相同,而V0與TG1的n1管襯底相接,即VBn1=VSn3=VSn1,可等效視為n1的VBS1=0,n1管無襯偏效應(yīng)。,85,(c) CMOS型 (d) PMOS上拉管型,傳輸門邏輯,86,多路選擇器(MUX-Multiplexer ),多路選擇器或多路轉(zhuǎn)換開關(guān)(MUX)是MOS開關(guān)的一個典型應(yīng)用,圖8.27(a)給出了一個簡單的NMOS四到一轉(zhuǎn)換開關(guān)的電路和它所對應(yīng)的轉(zhuǎn)換關(guān)系。,圖8.27,87,采用CMOS結(jié)構(gòu)的MUX,CMOS結(jié)構(gòu)的多路轉(zhuǎn)換開關(guān)克服了NMOS結(jié)
20、構(gòu)所存在的傳輸高電平閾值電壓損耗和串聯(lián)電阻大的問題,但晶體管數(shù)目增加了一倍。,88,PMOS上拉管型CMOS傳輸門邏輯電路,PMOS上拉管型邏輯電平提升電路,解決了NMOS傳輸高電平存在的閾值電壓損耗問題。當(dāng)=0時,F(xiàn)=VDD,89,90,91,8.7 RS觸發(fā)器 朱正涌教材:p.154,特性表實際上是一種特殊的真值表,它對觸發(fā)器的描述十分具體。這種真值表的輸入變量(自變量)除了數(shù)據(jù)輸入外,還有觸發(fā)器的初態(tài),而輸出變量(因變量)則是觸發(fā)器的次態(tài)。特性方程是從特性表歸納出來的,比較簡潔;狀態(tài)轉(zhuǎn)換圖這種描述方法則很直觀。,92,RS觸發(fā)器的狀態(tài)轉(zhuǎn)換圖,JK觸發(fā)器的狀態(tài)轉(zhuǎn)換圖,93,T觸發(fā)器的狀態(tài)轉(zhuǎn)
21、換圖,D觸發(fā)器的狀態(tài)轉(zhuǎn)換圖,94,95,朱正涌教材:p. 156,圖例: 實線:擴散區(qū), 虛線:鋁, 陰影線:多晶硅、 黑方塊:引線孔,96,97,8.8 時鐘脈沖控制觸發(fā)器,8.8.1 NMOS結(jié)構(gòu)的時鐘脈沖控制觸發(fā)器,98,我們看到,在CP的控制下,鎖存器并非隨時受輸入信號的影響。只有當(dāng)CP信號為“1”時,輸入信號才會起作用。CP信號即時鐘信號,時鐘信號是數(shù)字系統(tǒng)的時間基準,用來協(xié)調(diào)(或同步)數(shù)字系統(tǒng)中各部分的動作。鑒于時鐘信號的重要性,設(shè)計者們采取各種措施保證其信號質(zhì)量,使之避免干擾。在數(shù)據(jù)信號不可靠而時鐘信號相對可靠的條件下,采用窄時鐘脈沖將顯著提高鎖存器的抗干擾能力。,同步RS觸發(fā)器
22、,99,除了改善抗干擾能力,CP信號還起另一個作用:消除競爭冒險。假如R信號由0變1,S信號由1變0,理想情況下,Q和Q將同時變化,Q由1變0,Q由0變1。實際上,由于傳輸路徑不同,R、S到達鎖存器會有時間差。我們不妨假設(shè)S信號落后于R信號t秒。這樣,鎖存器將在t秒內(nèi)處于S=1,R=1的非正常工作狀態(tài),輸出Q=1,Q=1,這樣的輸出在數(shù)字系統(tǒng)內(nèi)產(chǎn)生尖峰脈沖,導(dǎo)致邏輯錯誤。,100,為了消除這種競爭冒險現(xiàn)象,我們可以引入CP信號,CP信號使鎖存器接收輸入信號的時間至少推遲了t秒,輸入信號穩(wěn)定后才允許鎖存器進行邏輯運算。這種情況下,CP信號也叫選通脈沖。 脈沖選通鎖存器有一定的抗干擾能力。然而,在CP=1期間,如果輸入信號多次變化,輸出也將多次變化。所以,鎖存器又叫“透明觸發(fā)器”。,101,8.8.2 CMOS結(jié)構(gòu)的時鐘脈沖控制觸發(fā)器,102,103,8.9 D觸發(fā)器,104,8.9.2 CMOS D觸發(fā)器,x,接x,N阱,N阱,N阱,105,106,主從觸發(fā)器比脈沖選通鎖存器進了一步。主從D觸發(fā)器由兩個脈沖選通鎖存器級聯(lián)而成。這兩個脈沖選通D鎖存器的CP信號是互補,因此前級接收信號時,后級就不接收信號;后級接收信號時,前級就不接收信號。在CP=1期間,前級接收輸入信號,后級不接收輸入
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 旅游行業(yè)勞動合同模板及導(dǎo)游責(zé)任協(xié)議
- 礦山開采礦產(chǎn)資源補償費結(jié)算與支付合同范本
- 車輛質(zhì)押擔(dān)保一站式服務(wù)協(xié)議
- 水利工程項目場地勘察與治理合同
- 企業(yè)商法培訓(xùn)課件下載
- 宇宙難題考試題及答案
- 商丘運營面試題及答案
- 試驗員考試題及答案
- 遠洋大管面試題及答案
- 承包設(shè)備維保方案
- 施工現(xiàn)場交通安全培訓(xùn)
- jsp花溪食堂美食點評系統(tǒng)springmvc論文
- 農(nóng)業(yè)經(jīng)濟運行分析報告
- 臨床檢驗危急值臨床應(yīng)用的專家共識
- 醫(yī)院DRG付費知識培訓(xùn)課件
- 小升初語文閱讀理解練習(xí)100篇
- (正式版)SHT 3045-2024 石油化工管式爐熱效率設(shè)計計算方法
- 礦泉水區(qū)域總代理銷售合同
- 《養(yǎng)老護理員》-課件:協(xié)助臥床老年人使用便器排便
- 調(diào)節(jié)閥培訓(xùn)課件
- 日立電梯小組慢車調(diào)試培訓(xùn)教材(MCA)
評論
0/150
提交評論