




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、,第2章 PLD硬件特性及應(yīng)用,2.1 可編程邏輯器件概述,任何組合邏輯都可化成“與-或”表達(dá)式; 任何時序電路都可由組合電路加上存儲元件組成; 由此人們提出了一種可編程邏輯電路結(jié)構(gòu),即乘積項(xiàng)可編程結(jié)構(gòu),基本PLD的原理圖,2.1 可編程邏輯器件概述,2.1.2 可編程邏輯器件分類 1 按集成度分,PLD按集成度分類,2.1.2 可編程邏輯器件分類,2 按結(jié)構(gòu)分 1)PLD 與或陣列結(jié)構(gòu) 2)FPGA(Field Programmable Gate Array) 門陣列,2.1.2 可編程邏輯器件分類,3 按工藝分 1)熔絲或反熔絲編程器件,PROM器件 2)UEPROM編程器件,紫外線擦除/
2、電氣編程器件 3)EEPROM編程器件,電擦寫編程器件 4)SRAM器件,2.2 簡單PLD原理,2.2.1 電路符號表示,2.2.1 電路符號表示,圖2-2PLD的互補(bǔ)緩沖器 圖2-3 PLD的互補(bǔ)輸入 圖2-4 PLD中與陣列表示,圖2-5 PLD中或陣列的表示 圖2-6 陣列線連接表示,2.2.2 PROM原理,2.2.2 PROM原理,2.2.3 PLA原理,PLA:與陣列可編程;或陣列可編程,2.2.4 PAL原理,PAL:與陣列可編程;或陣列固定,2.2.5 GAL原理,邏輯宏單元,輸入/輸出口,輸入口,時鐘信 號輸入,三態(tài)控制,可編程與陣列,固定或陣列,GAL16V8,2.3 C
3、PLD/FPGA工作原理,輸入/輸出口,邏輯塊,連線資源,邏輯塊由基本邏輯單元組成,構(gòu)成了PLD器件的邏輯組成核心,連線資源連接內(nèi)部所有單元,不同的邏輯塊通過可編程的PIA布線來構(gòu)成所需的邏輯功能,CPLD/FPGA的組成結(jié)構(gòu),2.3.1 CPLD工作原理,CPLD:Complex Programmable Logic Device 內(nèi)部互連結(jié)構(gòu)由固定長度的連線資源組成,布線的延遲確定,屬確定型結(jié)構(gòu)。邏輯單元主要由“與或陣列”構(gòu)成。 以MAX3000A為例 每16個宏單元組成一個邏輯陣列塊,2.3.1 CPLD工作原理,可編程與陣列 固定或陣列,可編程寄存器,2.3.2 FPGA工作原理,FP
4、GA:Field Programmable Gate Array 內(nèi)部互連結(jié)構(gòu)由多種長度不同的連線資源組成,每次布線的延遲可不同,屬統(tǒng)計(jì)型結(jié)構(gòu)。邏輯單元主體為由靜態(tài)存儲器(SRAM)構(gòu)成的函數(shù)發(fā)生器,即查找表。通過查找表可實(shí)現(xiàn)邏輯函數(shù)功能。,2.3.2 FPGA工作原理,LUT:LUT本質(zhì)上就是一個RAM。 當(dāng)用戶通過原理圖或HDL語言描述了一個邏輯電路以后,F(xiàn)PGA開發(fā)軟件會自動計(jì)算邏輯電路的所有可能結(jié)果,并把結(jié)果事先寫入RAM,這樣每輸入一個信號進(jìn)行邏輯運(yùn)算,就等于輸入一個地址進(jìn)行查表,找出地址對應(yīng)的內(nèi)容,然后輸出即可,2.3.2 FPGA工作原理,FPGA查表單元,FPGA查找表單元內(nèi)部
5、結(jié)構(gòu),2.3.2 FPGA工作原理,FPGA內(nèi)基本LE,查表單元LUT,可編程D觸發(fā)器,2.3.3 FPGA/CPLD,FPGA:觸發(fā)器資源豐富適用時序邏輯,CPLD:乘積項(xiàng)豐富而觸發(fā)器少適用組合邏輯,CPLD:延時固定,CPLD:掉電后重新上電還能保持編程信息,FPGA:延時時間不可預(yù)測(容易產(chǎn)生競爭-冒險(xiǎn)或誤碼等),FPGA:掉電后重新上電不能保持編程信息,需使用配置芯片,2.4 產(chǎn)品介紹,三家主流公司產(chǎn)品: Altera、Xilinx:數(shù)千門 數(shù)百萬門 Lattice:數(shù)萬門以下,2.4 產(chǎn)品介紹,Lattice公司的CPLD器件系列,1. ispLSI系列器件,2. MACHXO系列,
6、3. MACH4000系列,4. LatticeSC FPGA系列,5. LatticeECP3 FPGA系列,2.4 產(chǎn)品介紹,Xilinx公司的FPGA和CPLD器件系列,1. Virtex-6系列FPGA,2. Spartan-6器件系列,3. XC9500/XC9500XL系列CPLD,4. Xilinx Spartan-3A系列器件,5. Xilinx的IP核,2.4 產(chǎn)品介紹,Altera公司的FPGA和CPLD器件系列,1. Stratix 4/6 系列FPGA,2. Cyclone 4系列FPGA,3. Cyclone系列FPGA(低成本FPGA),4. Cyclone II系
7、列FPGA,5. Cyclone III系列FPGA,6. MAX系列CPLD,7. MAX II系列器件,8. Altera宏功能塊及IP核,2.4 產(chǎn)品介紹,Actel公司的FPGA器件,低功耗Flash型FPGA :IGLOO系列、ProASIC 3系列。 混合信號FPGA:Fusion系列 耐輻射器件:RTAX-S系列、RTSX-SU系列 反熔絲器件:Axcelerator、SX-A 、eX 、MX 系列,2.4 產(chǎn)品介紹,ALTERA FPGA 常用配置芯片,2.5 編程與配置,大規(guī)模可編程邏輯器件的編程工藝有三種 (1)基于電可擦除存儲單元的EEPROM或Flash技術(shù)。 (2)基
8、于SRAM查找表的編程單元。 (3)基于反熔絲編程單元。,2.5 編程與配置,主要配置方式有三種 1)JTAG方式 2)主動配置方式AS 3)被動配置方式PS,2.5 編程與配置,1)JTAG配置方式 是由JTAG命令來配置CPLD/FPGA器件的方式。JTAG接口是IEEE 1149.1邊界掃描測試的標(biāo)準(zhǔn)接口,主要用于芯片測試等功能,2.5 編程與配置,JTAG方式是由JTAG命令來配置CPLD/FPGA器件的方式。主要用于芯片測試等功能,2.5 編程與配置,2.5 編程與配置,2)主動配置方式(AS) 由器件引導(dǎo)配置操作過程,它控制著外部存儲器和初始化過程 由FPGA控制配置過程,2.5 編程與配置,3)被動配置方式(PS) 由系統(tǒng)中的其它設(shè)備發(fā)起并控制配置過程。這些設(shè)備可以是Altera的配置芯片,或者是單板上的智能設(shè)備 FPGA器件在配置過程中完全是被動的,它僅輸出一些狀態(tài)信號來配合配置過程。,2.5 編程與配置,2.5 編程與配置,ALTERA 的 ByteBlaster(MV)下載接口,此接口既可作編 程下載口,也可作 JTAG接口,2.5 編程與配置,接口各引腳信號名稱,主系統(tǒng)通用 10針標(biāo)準(zhǔn) 配置/下載接口,目標(biāo)板10針標(biāo)準(zhǔn) 配置
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 培訓(xùn)機(jī)構(gòu)住宿管理辦法
- 現(xiàn)代教育技術(shù)支持下的教學(xué)模式創(chuàng)新研究
- 杭州概算控制管理辦法
- 粉末冶金鈦合金快速燒結(jié)過程研究:微觀組織變化及其機(jī)制
- 社區(qū)治理中的“老有所為”與積極老齡化路徑探索
- 園區(qū)低頻噪音管理辦法
- “數(shù)實(shí)融合”在皮革行業(yè)高質(zhì)量發(fā)展中的作用研究
- 公務(wù)接待超市管理辦法
- 干濕和氧化條件下生物炭對溶液中Cd2吸附機(jī)制的研究
- 農(nóng)墾食品安全管理辦法
- 發(fā)動機(jī)缸徑測量實(shí)訓(xùn)課件
- 八五普法考試答案
- 國家電網(wǎng)考試歷年真題(含解析)
- XX裝飾裝修工程施工設(shè)計(jì)方案
- 部編版九年級語文上冊教案
- 2023-2024學(xué)年黑龍江省寧安市初中語文七年級下冊期末高分通關(guān)試卷
- GB/T 6075.3-2011機(jī)械振動在非旋轉(zhuǎn)部件上測量評價(jià)機(jī)器的振動第3部分:額定功率大于15 kW額定轉(zhuǎn)速在120 r/min至15 000 r/min之間的在現(xiàn)場測量的工業(yè)機(jī)器
- GB/T 5594.4-2015電子元器件結(jié)構(gòu)陶瓷材料性能測試方法第4部分:介電常數(shù)和介質(zhì)損耗角正切值測試方法
- 預(yù)防保健科護(hù)理質(zhì)量控制考核標(biāo)準(zhǔn)
- 起重作業(yè)吊裝令
- 林州重機(jī)710采煤機(jī)電控箱裝配流程
評論
0/150
提交評論