計(jì)算機(jī)組成原理【??圃囶}】(20套)答案另附_第1頁
計(jì)算機(jī)組成原理【專科試題】(20套)答案另附_第2頁
計(jì)算機(jī)組成原理【??圃囶}】(20套)答案另附_第3頁
計(jì)算機(jī)組成原理【??圃囶}】(20套)答案另附_第4頁
計(jì)算機(jī)組成原理【??圃囶}】(20套)答案另附_第5頁
已閱讀5頁,還剩65頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、??粕谀┰嚲硪灰? 選擇題(每小題 1 分,共 20 分)1.目前我們所說的個(gè)人臺式商用機(jī)屬于_。A.巨型機(jī)B.中型機(jī)C.小型機(jī)D.微型機(jī)2.(2000)10 化成十六進(jìn)制數(shù)是_。A(7CD)16B.(7D0)16C.(7E0)16D.(7F0)163.下列數(shù)中最大的數(shù)是_。A(10011001)2B.(227)8C.(98)16D.(152)104._表示法主要用于表示浮點(diǎn)數(shù)中的階碼。A. 原碼B. 補(bǔ)碼C. 反碼D. 移碼5.在小型或微型計(jì)算機(jī)里,普遍采用的字符編碼是_。A. BCD 碼B. 16 進(jìn)制C. 格雷碼D. ASC碼6.下列有關(guān)運(yùn)算器的描述中,_是正確的。A.只做算術(shù)運(yùn)算,不

2、做邏輯運(yùn)算B. 只做加法C.能暫時(shí)存放運(yùn)算結(jié)果D. 既做算術(shù)運(yùn)算,又做邏輯運(yùn)算7.EPROM 是指_。A. 讀寫存儲器B. 只讀存儲器C. 可編程的只讀存儲器D. 光擦除可編程的只讀存儲器8.Intel80486 是 32 位微處理器,Pentium 是_位微處理器。. 設(shè)X補(bǔ) =1.x1 x2 x3x4,當(dāng)滿足_時(shí),X -1/2 成立。x1 必須為 1,x2 x3x4至少有一個(gè)為 1x1 必須為 1,x2 x3 x4 任意x1 必須為 0,x2 x3x4至少有一個(gè)為 1x1 必須為 0,x2 x3 x4 任意10. CPU 主要包括_。A.控制器B.控制器、 運(yùn)算器、cacheC.運(yùn)算器和主

3、存D.控制器、ALU 和主存11. 信息只用一條傳輸線 ,且采用脈沖傳輸?shù)姆绞椒Q為_。A.串行傳輸B.并行傳輸C.并串行傳輸D.分時(shí)傳輸12. 以下四種類型指令中,執(zhí)行時(shí)間最長的是_。A. RR 型B. RS 型C. SS 型D.程序控制指令13. 下列_屬于應(yīng)用軟件。A. 操作系統(tǒng)B. 編譯系統(tǒng)C. 連接程序D.文本處理14. 在主存和 CPU 之間增加 cache 存儲器的目的是_。A. 增加內(nèi)存容量B. 提高內(nèi)存可靠性C. 解決 CPU 和主存之間的速度匹配問題D. 增加內(nèi)存容量,同時(shí)加快存取速度15. 某單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時(shí)改變,則可以選用_作為存儲芯片。A. SRAM

4、B. 閃速存儲器C. cacheD.輔助存儲器16. 設(shè)變址寄存器為 X,形式地址為 D,(X)表示寄存器 X 的內(nèi)容,這種尋址方式的有效地址為_。A. EA=(X)+DB. EA=(X)+(D)C.EA=(X)+D)D. EA=(X)+(D)17. 在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為_。A. 隱含尋址B. 立即尋址C. 寄存器尋址D. 直接尋址18. 下述 I/O 控制方式中,主要由程序?qū)崿F(xiàn)的是_。A. PPU(外圍處理機(jī))方式B. 中斷方式C. DMA 方式D. 通道方式19. 系統(tǒng)總線中地址線的功能是_。A. 用于選擇主存單元地址B. 用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備C.

5、用于選擇外存地址D. 用于指定主存和 I/O 設(shè)備接口電路的地址20. 采用 DMA 方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)要占用_的時(shí)間。A. 一個(gè)指令周期B. 一個(gè)機(jī)器周期C. 一個(gè)時(shí)鐘周期D. 一個(gè)存儲周期二. 填空題 (每空 1 分 ,共 20 分)1. 數(shù)控機(jī)床是計(jì)算機(jī)在 A._方面的應(yīng)用,郵局把信件自動分揀是在計(jì)算機(jī) B._方面的應(yīng)用。2. 漢字的 A._、B._、C._是計(jì)算機(jī)用于漢字輸入、內(nèi)部處理、輸出三種不同用途的編碼。3. 閃速存儲器特別適合于 A._微型計(jì)算機(jī)系統(tǒng),被譽(yù)為 B._而成為代替磁盤的一種理想工具。4. 主存儲器的性能指標(biāo)主要是 A._、B._、存儲周期和存儲器帶寬。5

6、. 條件轉(zhuǎn)移、無條件轉(zhuǎn)移、轉(zhuǎn)子程序、返主程序、中斷返回指令都屬于 A._類指令,這類指令在指令格式中所表示的地址不是 B._的地址,而是 C._的地址。6. 從操作數(shù)的物理位置來說,可將指令歸結(jié)為三種類型:存儲器-存儲器型,A._,B._。7. 運(yùn)算器的兩個(gè)主要功能是:A._,B._。8. PCI 總線采用 A._仲裁方式,每一個(gè) PCI 設(shè)備都有獨(dú)立的總線請求和總線授權(quán)兩條信號線與 B._相連。9. 直接內(nèi)存訪問(DMA)方式中,DMA 控制器從 CPU 完全接管對 A._的控制,數(shù)據(jù)交換不經(jīng)過 CPU,而直接在內(nèi)存和 B._之間進(jìn)行。三. 簡答題 (每小題 5 分,共 20 分)1. 說明

7、計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)。2. 請說明指令周期、機(jī)器周期、時(shí)鐘周期之間的關(guān)系。3. 請說明 SRAM 的組成結(jié)構(gòu),與 SRAM 相比,DRAM 在電路組成上有什么不同之處?4. 請說明程序查詢方式與中斷方式各自的特點(diǎn)。四. 應(yīng)用題(每小題 5 分,共 40 分)1. 機(jī)器數(shù)字長為 8 位(含 1 位符號位),當(dāng)X= -127 (十進(jìn)制)時(shí),其對應(yīng)的二進(jìn)制表示,(X)原 表示,(X)反表示,(X)補(bǔ) 表示,(X)移 表示分別是多少?2. 已知 x=0.1011,y=-0.0101,求 x+y=?,x-y=?3. 用 16k8 位的 SRAM 芯片構(gòu)成 64K16 位的存儲器,要求畫出該存儲器的組成邏

8、輯框圖。4. 提高存儲器速度可采用哪些措施,請說出至少五種措施。5. 若機(jī)器字長 36 位,采用三地址格式訪存指令,共完成 54 種操作,操作數(shù)可在 1K 地址范圍內(nèi)尋找,畫出該機(jī)器的指令格式。6. 舉例說明存儲器堆棧的原理及入棧、出棧的過程。7. 試畫出三總線系統(tǒng)的結(jié)構(gòu)圖。8. 若顯示工作方式采用分辨率為 1024768,顏色深度為 3B,楨頻為 72Hz,計(jì)算刷新存儲器帶寬應(yīng)是多少?專科生期末試卷二一. 選擇題(每空 1 分,共 20 分)1 將有關(guān)數(shù)據(jù)加以分類、統(tǒng)計(jì)、分析,以取得有利用價(jià)值的信息,我們稱其為_。A. 數(shù)值計(jì)算B. 輔助設(shè)計(jì)C. 數(shù)據(jù)處理D. 實(shí)時(shí)控制2 目前的計(jì)算機(jī),從原

9、理上講_。A. 指令以二進(jìn)制形式存放,數(shù)據(jù)以十進(jìn)制形式存放B. 指令以十進(jìn)制形式存放,數(shù)據(jù)以二進(jìn)制形式存放C. 指令和數(shù)據(jù)都以二進(jìn)制形式存放D. 指令和數(shù)據(jù)都以十進(jìn)制形式存放3. 根據(jù)國標(biāo)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用_存儲。4. 下列數(shù)中最小的數(shù)為_。A.(101001)2B.(52)8C.(2B)16D.(44)105. 存儲器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于_。A.存放程序B.存放軟件C.存放微程序D.存放程序和數(shù)據(jù)6.設(shè)X= 0.1011,則X補(bǔ)為_。A.1.1011B.1.0100C.1.0101D.1.10017. 下列數(shù)中最大的數(shù)是_。A.(10010101)2B.(227)8C.

10、(96)16D.(143)108. 計(jì)算機(jī)問世至今,新型機(jī)器不斷推陳出新,不管怎樣更新,依然保有“存儲程序”的概念,最早提出這種概念的是_。9. 在 CPU 中,跟蹤后繼指令地指的寄存器是_。A.指令寄存器B.程序計(jì)數(shù)器 C.地址寄存器 D.狀態(tài)條件寄存器10. Pentium-3 是一種_。A.64 位處理器B.16 位處理器C.準(zhǔn) 16 位處理器D.32 位處理器11. 三種集中式總線控制中,_方式對電路故障最敏感。12. 外存儲器與內(nèi)存儲器相比,外存儲器_。A.速度快,容量大,成本高B.速度慢,容量大,成本低C.速度快,容量小,成本高D.速度慢,容量大,成本高13. 一個(gè) 256K8 的

11、存儲器,其地址線和數(shù)據(jù)線總和為_。14. 堆棧尋址方式中,設(shè)A為累加器,SP為堆棧指示器,MSP為SP指示的棧頂單元。如果進(jìn)棧操作的動作順序是(A)MSP,(SP)-1SP。那么出棧操作的動作順序應(yīng)為_。A.(MSP)A,(SP)+1SPB.(SP)+1SP,(MSP)AC.(SP-1)SP,(MSP)AD.(MSP)A, (SP)-1SP15. 當(dāng)采用_對設(shè)備進(jìn)行編址情況下,不需要專門的 I/O 指令組。A.統(tǒng)一編址法B.單獨(dú)編址法C.兩者都是D.兩者都不是16. 下面有關(guān)“中斷”的敘述,_是不正確的。A. 一旦有中斷請求出現(xiàn),CPU 立即停止當(dāng)前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請求B. CPU

12、響應(yīng)中斷時(shí)暫停運(yùn)行當(dāng)前程序,自動轉(zhuǎn)移到中斷服務(wù)程序C. 中斷方式一般適用于隨機(jī)出現(xiàn)的服務(wù)D. 為了保證中斷服務(wù)程序執(zhí)行完畢以后,能正確返回到被中斷的斷點(diǎn)繼續(xù)執(zhí)行程序,必須進(jìn)行現(xiàn)場保存操作17.下面敘述中,_是正確的。A.總線一定要和接口相連B.接口一定要和總線相連C.通道可以替代接口D.總線始終由 CPU 控制和管理18.在下述指令中,I 為間接尋址,_指令包含的 CPU 周期數(shù)最多。A.CLAB.ADD 30C.STA I 31D.JMP 2119.設(shè)寄存器位數(shù)為 8 位,機(jī)器數(shù)采用補(bǔ)碼形式(含一位符號位)。對應(yīng)于十進(jìn)制數(shù)-27,寄存器內(nèi)為_。A.27HB.9BHC.E5HD.5AH20.某

13、存儲器芯片的存儲容量為 8K12 位,則它的地址線為_。A.11B.12C.13D.14二. 填空題(每空 1 分,共 20 分)1. 計(jì)算機(jī)軟件一般分為兩大類:一類叫 A._,另一類叫 B._。操作系統(tǒng)屬于C._ 類。2. 一位十進(jìn)制數(shù),用 BCD 碼表示需 A._位二進(jìn)制碼 ,用 ASCII 碼表示需 B._位二進(jìn)制碼。3. 主存儲器容量通常以 KB 表示,其中 K=A._;硬盤容量通常以 GB 表示,其中G=B._。4. RISC 的中文含義是 A._,CISC 的中文含義是 B._。5. 主存儲器的性能指標(biāo)主要是存儲容量、A._、B._和 C._。6. 由于存儲器芯片的容量有限,所以往

14、往需要在 A._和 B._兩方面進(jìn)行擴(kuò)充才能滿足實(shí)際需求。7. 指令尋址的基本方式有兩種,A._方式和 B._方式。8. 存儲器和 CPU 連接時(shí),要完成 A._的連接;B._的連接和 C._的連接,方能正常工作。9. 操作控制器的功能是根據(jù)指令操作碼和 A._,產(chǎn)生各種操作控制信號,從而完成 B._和執(zhí)行指令的控制。三. 簡答題(每題 5 分,共 20 分)1. 指令和數(shù)據(jù)均存放在內(nèi)存中,計(jì)算機(jī)如何從時(shí)間和空間上區(qū)分它們是指令還是數(shù)據(jù)。2. 什么是指令周期?什么是機(jī)器周期?什么是時(shí)鐘周期?三者之間的關(guān)系如何?3. 簡要描述外設(shè)進(jìn)行 DMA 操作的過程及 DMA 方式的主要優(yōu)點(diǎn)。4. 在寄存器

15、寄存器型,寄存器存儲器型和存儲器存儲器型三類指令中,哪類指令的執(zhí)行時(shí)間最長?哪類指令的執(zhí)行時(shí)間最短?為什么?四.應(yīng)用題(每題 5 分,共 40 分)1. 求十進(jìn)制數(shù)-113 的原碼表示,反碼表示,補(bǔ)碼表示和移碼表示(用 8 位二進(jìn)制表示,并設(shè)最高位為符號位,真值為 7 位)。2. 某機(jī)指令格式如圖所示:OPXD15109870圖中X為尋址特征位,且X=0 時(shí),不變址;X=1 時(shí),用變址寄存器X1 進(jìn)行變址;X=2時(shí),用變址寄存器X2 進(jìn)行變址;X=3 時(shí),相對尋址。設(shè)(PC)=1234H,(X1 )=0037H, (X2)=1122H,請確定下列指令的有效地址(均用十六進(jìn)制表示,H表示十六進(jìn)制

16、)(1)4420H(2)2244H(3)1322H(4)3521H(5)6723H3. 將十進(jìn)制數(shù) 354 轉(zhuǎn)換成二進(jìn)制數(shù)、八進(jìn)制數(shù)、十六進(jìn)制數(shù)和 BCD 數(shù)。4. 浮點(diǎn)數(shù)格式如下:1 位階符,6 位階碼,1 位數(shù)符,8 位尾數(shù),請寫出浮點(diǎn)數(shù)所能表示的范圍(只考慮正數(shù)值)。5. 現(xiàn)有一 64K2 位的存儲器芯片,欲設(shè)計(jì)具有同樣存儲容量的存儲器,應(yīng)如何安排地址線和數(shù)據(jù)線引腳的數(shù)目,使兩者之和最小。并說明有幾種解答。6. 異步通信方式傳送 ASCII 碼,數(shù)據(jù)位 8 位,奇校驗(yàn) 1 位,停止位 1 位。計(jì)算當(dāng)波特率為 4800 時(shí),字符傳送的速率是多少?每個(gè)數(shù)據(jù)位的時(shí)間長度是多少?數(shù)據(jù)位的傳送速率

17、是多少?7. 已知某 8 位機(jī)的主存采用半導(dǎo)體存儲器,地址碼為 18 位,采用 4K4 位的 SRAM 芯片組成該機(jī)所允許的最大主存空間,并選用模塊條形式,問:(1) 若每個(gè)模塊條為 32K8 位,共需幾個(gè)模塊條?(2) 每個(gè)模塊條內(nèi)有多少片 RAM 芯片?(3) 主存共需多少 RAM 芯片?CPU 需使用幾根地址線來選擇各模塊?使用何種譯碼器?8. 畫出中斷處理過程流程圖。??粕谀┰嚲砣? 選擇題(每小題 1 分,共 20 分)1. 完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括_。A. 運(yùn)算器、存儲器、控制器B. 外部設(shè)備和主機(jī)C. 主機(jī)和實(shí)用程序D. 配套的硬件設(shè)備和軟件系統(tǒng)2. 下列數(shù)中最小的數(shù)為_。A.

18、 (101001)2B. (52)8C. (101001)BCDD. (233)163. 設(shè)X=0.1011,則補(bǔ) 為_。A. 1.1011B. 1.0100C. 1.0101D. 1.10014. 機(jī)器數(shù)_中,零的表示形式是唯一的。A. 原碼B. 補(bǔ)碼C. 移碼D. 反碼5. 在計(jì)算機(jī)中,普遍采用的字符編碼是_。A. BCD 碼B. 16 進(jìn)制C. 格雷碼D. ASC碼6. 運(yùn)算器的主要功能是進(jìn)行_。A. 邏輯運(yùn)算B. 算術(shù)運(yùn)算C. 邏輯運(yùn)算和算術(shù)運(yùn)算D. 只作加法7. 存儲器是計(jì)算機(jī)系統(tǒng)中的記憶設(shè)備,它主要用來_。A. 存放數(shù)據(jù) B. 存放程序 C. 存放數(shù)據(jù)和程序 D. 存放微程序8.

19、某計(jì)算機(jī)的字長 16 位,它的存儲容量是 64KB,若按字編址,那么它的尋址范圍是_。A. 64KB.32KC. 64KBD. 32KB9. 用 32 位字長(其中 1 位符號位)表示定點(diǎn)小數(shù)時(shí),所能表示的數(shù)值范圍是_。A. 0N|1-2-32B. 0N|1-2-31C. 0N|1-2-30D. 0N|1-2-2910. 用于對某個(gè)寄存器中操作數(shù)的尋址方式稱為_尋址。A. 直接B. 間接C. 寄存器直接D. 寄存器間接11. 程序控制類指令的功能是_。A. 進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算B. 進(jìn)行主存和 CPU 之間的數(shù)據(jù)傳送C. 進(jìn)行 CPU 和 I/O 設(shè)備之間的數(shù)據(jù)傳送D. 改變程序執(zhí)行的順序1

20、2. 中央處理器(CPU)是指_。A. 運(yùn)算器B. 控制器C. 運(yùn)算器、控制器和 cacheD. 運(yùn)算器、控制器和主存儲器13. 計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同時(shí)_。 A. 減少了信息傳輸量B. 提高了信息傳輸?shù)乃俣菴. 減少了信息傳輸線的條數(shù)14. 在集中式總線仲裁中,_方式對電路故障最敏感。A. 鏈?zhǔn)讲樵傿. 計(jì)數(shù)器定時(shí)查詢C. 獨(dú)立請求15. 在微型機(jī)系統(tǒng)中,外圍設(shè)備通過_與主板的系統(tǒng)總線相連接。A. 適配器B. 設(shè)備控制器C. 計(jì)數(shù)器D. 寄存器16. 35 英寸軟盤記錄方式采用_。A. 單面雙密度B. 雙面雙密度C. 雙面高密度D. 雙面單密度17. 為了便于實(shí)現(xiàn)多

21、級中斷,保存現(xiàn)場信息最有效的方式是采用_。A. 通用寄存器B. 堆棧C. 存儲器D. 外存18. 周期挪用方式多用于_方式的輸入輸出中。A. DMAB. 中斷C. 程序傳送D. 通道19. MO 型光盤和 PC 型光盤都是_型光盤。A. 只讀B. 一次C. 重寫20. 并行 I/O 標(biāo)準(zhǔn)接口 SCSI 中,一個(gè)主適配器可以連接_臺具有 SCSI 接口的設(shè)備。A. 6B. 715C. 8D. 10二. 填空題(每小題 1 分,共 20 分)1. 存儲 A._并按 B._順序執(zhí)行,這是馮 諾依曼型計(jì)算機(jī)的工作原理。2. 計(jì)算機(jī)的 A._是計(jì)算機(jī) B._結(jié)構(gòu)的重要組成部分,也是計(jì)算機(jī)不同于一般電子設(shè)

22、備的本質(zhì)所在。3. 一個(gè)定點(diǎn)數(shù)由 A._和 B._兩部分組成。4. CPU 能直接訪問 A._和 B._,但不能直接訪問磁盤和光盤。5. 指令格式是指令用 A._表示的結(jié)構(gòu)形式,通常格式中由操作碼字段和 B._字段組成。6. 主存儲器的性能指標(biāo)主要是存儲容量、存取時(shí)間、A._和 B._。7. RISC 機(jī)器一定是 A._CPU,但后者不一定是 RISC 機(jī)器,奔騰機(jī)屬于 B._機(jī)器。8. 計(jì)算機(jī)系統(tǒng)中,根據(jù)應(yīng)用條件和硬件資源不同,數(shù)據(jù)傳輸方式可采用:A._傳送、B._傳送和 C._傳送。9. 軟磁盤和硬磁盤的 A._記錄方式基本相同,但在 B._和 C._上存在較大差別。三. 簡答題(每小題

23、5 分,共 20 分)1. 說明計(jì)數(shù)器定時(shí)查詢工作原理。2. 什么是刷新存儲器?其存儲容量與什么因素有關(guān)?3. 外圍設(shè)備的 I/O 控制方式分哪幾類?各具什么特點(diǎn)?4. 什么是指令周期?什么是機(jī)器周期?什么是時(shí)鐘周期?三者有什么關(guān)系?四. 應(yīng)用題(每小題 5 分,共 40 分)1. 已知:X=0.1011,Y=0.0101,求X/2補(bǔ),X/4補(bǔ)X補(bǔ) ,Y/2補(bǔ),Y/4補(bǔ),Y補(bǔ)2. 機(jī)器數(shù)字長 8 位(含 1 位符號位),若機(jī)器數(shù)為 81(十六進(jìn)制),當(dāng)它分別表示原碼、補(bǔ)碼、反碼和移碼時(shí),等價(jià)的十進(jìn)制數(shù)分別是多少?3. 用 16K16 位的 SRAM 芯片構(gòu)成 64K32 位的存儲器。要求畫出該

24、存儲器的組成邏輯框圖。4. 指令格式如下所示,其中 OP 為操作碼,試分析指令格式特點(diǎn):15107430OP源寄存器目標(biāo)寄存器5. CPU 結(jié)構(gòu)如圖所示,其中一個(gè)累加寄存器 AC,一個(gè)狀態(tài)條件寄存器和其它四個(gè)寄存器,各部分之間的連線表示數(shù)據(jù)通路,箭頭表示信息傳送方向。(1) 標(biāo)明圖中四個(gè)寄存器的名稱。(2) 簡述指令從主存取到控制器的數(shù)據(jù)通路。(3) 數(shù)據(jù)在運(yùn)算器和主存之間進(jìn)行存/取訪問的數(shù)據(jù)通路。圖 C3.16. 總線的一次信息傳送過程大致分哪幾個(gè)階段?若采用同步定時(shí)協(xié)議,畫出讀數(shù)據(jù)的同步時(shí)序圖。7. 舉出三種中斷向量產(chǎn)生的方法。8. CDROM 光盤的外緣有 5mm 的范圍因記錄數(shù)據(jù)困難,

25、一般不使用,故標(biāo)準(zhǔn)的播放時(shí)間為 60 分鐘。請計(jì)算模式 2 情況下光盤存儲容量是多少???粕谀┰嚲硭囊?選擇題(每小題 1 分,共 20 分)1. 1946 年研制成功的第一臺電子數(shù)字計(jì)算機(jī)稱為_,1949 年研制成功的第一臺程序內(nèi)存的計(jì)算機(jī)稱為_。AEDVAC ,MARKIB.ENIAC , EDSACC.ENIAC , MARKID.ENIAC , UNIVACI2. 至今為止,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的理由是_。A節(jié)約元件B.運(yùn)算速度快C.物理器件性能決定D.信息處理方便3. (2000)10 化成十六進(jìn)制數(shù)是_。4. 下列數(shù)中最大的數(shù)是_。5. 運(yùn)算器雖有許多部件組成,但

26、核心部分是_。A數(shù)據(jù)總線B算術(shù)邏輯運(yùn)算單元C多路開關(guān)D累加寄存器6. 根據(jù)標(biāo)準(zhǔn)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用_存儲。7. 存儲單元是指_。A存放一個(gè)機(jī)器字的所有存儲元 B存放一個(gè)二進(jìn)制信息位的存儲元C存放一個(gè)字節(jié)的所有存儲元的集合 D存放兩個(gè)字節(jié)的所有存儲元的集合8. 機(jī)器字長 32 位,其存儲容量為 4MB,若按字編址,它的尋址范圍是_。9. 某一 SRAM 芯片,其容量為 5128 位,考慮電源端和接地端,該芯片引出線的最小數(shù)目應(yīng)為_。10. 寄存器間接尋址方式中,操作數(shù)處在_。11. 描述匯編語言特性的概念中,有錯(cuò)誤的句子是_。A. 對程序員的訓(xùn)練要求來說,需要硬件知識B. 匯編語言對機(jī)器

27、的依賴性高C. 用匯編語言編制程序的難度比高級語言小D. 匯編語言編寫的程序執(zhí)行速度比高級語言快12. 在 CPU 中跟蹤指令后繼地址的寄存器是_。A.主存地址寄存器B.程序計(jì)數(shù)器C.指令寄存器D.狀態(tài)條件寄存器13. 下面描述 RISC 機(jī)器基本概念中,正確的表述是_A.RISC 機(jī)器不一定是流水 CPU B.RISC 機(jī)器一定是流水 CPU C.RISC 機(jī)器有復(fù)雜的指令系統(tǒng) D.其 CPU 配備很少的通用寄存器14. 多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用_方法,對提高系統(tǒng)的吞吐率最有效。15. 以下四種類型指令中,執(zhí)行時(shí)間最長的是_。A.RR 型指令B.RS 型指令C.SS 型指令D.程序控制指

28、令16. 信息只用一條傳輸線,且采用脈沖傳送的方式稱為_。A.串行傳送B.并行傳送C.并串型傳送D.分時(shí)傳送17. 描述 PCI 總線中基本概念不正確的是_。A. PCI 總線是一個(gè)與處理器無關(guān)的高速外圍總線B. PCI 總線的基本傳輸機(jī)制是猝發(fā)式傳輸C. PCI 設(shè)備不一定是主設(shè)備D. 系統(tǒng)中只允許有一條 PCI 總線18. 帶有處理器的設(shè)備一般稱為_設(shè)備。19. 發(fā)生中斷請求的可能條件是_。A. 一條指令執(zhí)行結(jié)束 B. 一次 I/O 操作開始 C. 機(jī)器內(nèi)部發(fā)生故障 D. 一次 DMA 操作開始20. 采用 DMA 方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要用一個(gè)_時(shí)間。A. 指令周期B. 機(jī)器周

29、期C. 存儲周期D. 總線周期二.填空題(每空 1 分,共 20 分)1. 目前的 CPU 包括 A._、B._和 cache.2. 漢字的 A._、B._、C._是計(jì)算機(jī)用于漢字輸入、內(nèi)部處理、輸出三種不同用途的編碼。3. 存儲器的技術(shù)指標(biāo)有存儲容量、存取時(shí)間、A._和 B._。4. 雙端口存儲器和多模塊交叉存儲器屬于 A._存儲器結(jié)構(gòu)。前者采用 B._技術(shù),后者采用 C._技術(shù)。5. 堆棧是一種特殊的數(shù)據(jù)尋址方式,它采用 A._原理。按結(jié)構(gòu)不同,分為 B._堆棧和 C._堆棧。6. 多媒體 CPU 是帶有 A._技術(shù)的處理器。它是一種 B._技術(shù),特別適合于圖像數(shù)據(jù)處理。7. 按照總線仲裁

30、電路的位置不同,可分為 A._仲裁和 B._仲裁。8. DMA 控制器訪采用以下三種方法:A._、B._、C._。三.簡答題(每小題 5 分,共 20 分)1. 簡述 CPU 的主要功能。2. 集中式仲裁有幾種方式?3. 什么是存儲保護(hù)?通常采用什么方法?4. 什么是 RISC?RISC 指令系統(tǒng)的特點(diǎn)是什么?四.應(yīng)用題(每小題 5 分,共 40 分)1. 若浮點(diǎn)數(shù)X的二進(jìn)制存儲格式為(41360000)16,求其 32 位浮點(diǎn)數(shù)的十進(jìn)制值。2. 已知 X = -0.01111,Y = +0.11001, 求X補(bǔ),-X 補(bǔ) ,Y 補(bǔ),-Y 補(bǔ),X+Y=?,X-Y=?3. 設(shè)有一個(gè)具有 20 位

31、地址和 32 位字長的存儲器,問:(1)該存儲器能存儲多少個(gè)字節(jié)的信息?(2)如果存儲器由 512k8 位的 SRAM 芯片組成,需多少片?(3)需多少位地址作芯片選擇?4. 指令格式如下所是,其中 OP 為操作碼字段,試分析指令格式特點(diǎn)。15107430OP-源寄存器基址存儲器位移量(16 位)5. 用時(shí)空圖法證明流水 CPU 比非流水 CPU 具有更高的吞吐率。6. 畫出單機(jī)系統(tǒng)中采用的三種總線結(jié)構(gòu)。7. 某雙面磁盤每面有 220 道,內(nèi)層磁道周長 70cm,位密度 400 位/cm,轉(zhuǎn)速 3000 轉(zhuǎn)/分,問:(1)磁盤存儲容量是多少?(2)數(shù)據(jù)傳輸率是多少?8. 某刷新存儲器所需的帶寬

32、為 160MB/S。實(shí)際工作時(shí),顯示適配器的幾個(gè)功能部分要爭用刷存的帶寬。假定總帶寬的 50%用于刷新屏幕,保留 50%帶寬用于其他非刷新功能。問刷存總帶寬應(yīng)為多少?為達(dá)到這樣的刷存帶寬,應(yīng)采取何種技術(shù)措施???粕谀┰嚲砦逡贿x擇題(每小題 1 分,共 20 分)1. 對計(jì)算機(jī)的產(chǎn)生有重要影響的是_。A牛頓 維納 圖靈 B萊布尼茲 布爾 圖靈C巴貝奇 維納 麥克斯韋 D萊布尼茲 布爾 克雷2. 定點(diǎn) 16 位字長的字,采用 2 的補(bǔ)碼形式表示時(shí),一個(gè)字所能表示的整數(shù)范圍是_。3. 下列數(shù)中最小的數(shù)是_。A(101001)2B(52)8C(2B)16D(44)104. 已知X0 且X原 = X0

33、.X1X2 Xn,則X補(bǔ) 可通過_求得。A各位求反,末位加 1B求補(bǔ)C除X0 外各位求反末位加 1DX反-15. 運(yùn)算器雖有許多部件組成,但核心部件是_。A數(shù)據(jù)總線B算術(shù)邏輯運(yùn)算單元C多路開關(guān)D累加寄存器6. EPROM 是指_。7. 某計(jì)算機(jī)字長 32 位,其存儲容量為 4MB,若按半字編址,它的尋址范圍是_。8. 雙端口存儲器所以能高速進(jìn)行讀寫,是因?yàn)椴捎胈。A高速芯片B兩套相互獨(dú)立的讀寫電路C流水技術(shù)D新型器件9. 單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采用_。A堆棧尋址方式B立即尋址方式C隱含尋址方式D間接尋址方式10. 指令周期是指_。ACPU

34、 從主存取出一條指令的時(shí)間BCPU 執(zhí)行一條指令的時(shí)間CCPU 從主存取出一條指令加上執(zhí)行這條指令的時(shí)間D時(shí)鐘周期時(shí)間11. 同步控制是_。A只適用于 CPU 控制的方式B只適用于外圍設(shè)備控制的方式C由統(tǒng)一時(shí)序信號控制的方式D所有指令控制時(shí)間都相同的方式12. 從信息流的傳送效率來看,_工作效率最低。A三總線系統(tǒng)B單總線系統(tǒng)C雙總線系統(tǒng)D多總線系統(tǒng)13. 一個(gè) 256K8 的 DRAM 芯片,其地址線和數(shù)據(jù)線總和為14. 算術(shù)右移指令執(zhí)行的操作是_。A符號位填 0,并順次右移 1 位,最低位移至進(jìn)位標(biāo)志位B符號位不變,并順次右移 1 位,最低位移至進(jìn)位標(biāo)志位C進(jìn)位標(biāo)志位移至符號位,順次右移 1

35、 位,最低位移至進(jìn)位標(biāo)志位D符號位填 1,并順次右移 1 位,最低位移至進(jìn)位標(biāo)志位15. 微程序控制器中,機(jī)器指令與微指令的關(guān)系是_。A每一條機(jī)器指令由一段微指令編成的微程序來解釋執(zhí)行B每一條機(jī)器指令由一條微指令來執(zhí)行C一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行D一條微指令由若干條機(jī)器指令組成16. 以下描述中基本概念不正確的是_。APCI 總線是層次總線BPCI 總線采用異步時(shí)序協(xié)議和分布式仲裁策略CFuturebus+總線能支持 64 位地址DFuturebus+總線適合于高成本的較大規(guī)模計(jì)算機(jī)系統(tǒng)17. 計(jì)算機(jī)的外圍設(shè)備是指_。A輸入/輸出設(shè)備 B外存儲器 C遠(yuǎn)程通信設(shè)備D除了 CPU

36、和內(nèi)存以外的其它設(shè)備18. CRT 的顏色數(shù)為 256 色,則刷新存儲器每個(gè)單元的字長是_。19. 通道對 CPU 的請求形式是_。20. 中斷向量地址是_。A子程序入口地址B中斷服務(wù)例行程序入口地址C中斷服務(wù)例行程序入口地址的指示器D中斷返回地址二填空題(每空 1 分,共 20 分)1. 按 IEEE754 標(biāo)準(zhǔn),一個(gè)浮點(diǎn)數(shù)由 A._、B._、C._三個(gè)域組成。2. 閃速存儲器能提供高性能、低功耗、高可靠性以及 A._能力,因此作為 B._用于便攜式電腦中。3. 尋址方式按操作數(shù)的物理位置不同,多使用 A._型和 B._型,前者比后者執(zhí)行速度快。4. 堆棧是一種特殊的 A._尋址方式,它采用

37、 B._原理。按構(gòu)造不同,分為寄存器堆棧和 C._堆棧。5. 當(dāng)今的 CPU 芯片除了包括定點(diǎn)運(yùn)算器和控制器外,還包括 A._、B._、運(yùn)算器和 C._管理等部件。6. 奔騰 CPU 中 L2 級 cache 的內(nèi)容是 A._的子集,而 B._內(nèi)容又是 L2 級 cache的子集。7. 為了解決多個(gè) A._同時(shí)競爭總線 B._,必須具有 C._部件。8. 并行 I/O 接口 A._和串行 I/O 接口 B._是兩個(gè)目前最具權(quán)威性和發(fā)展前景的標(biāo)準(zhǔn)接口。三簡答題(每題 5 分,共 20 分)1. 什么是閃速存儲器?它有哪些特點(diǎn)?2. 說明總線結(jié)構(gòu)對計(jì)算機(jī)系統(tǒng)性能的影響。3. 什么是 CISC?CI

38、SC 指令系統(tǒng)的特點(diǎn)是什么?4. 指令和數(shù)據(jù)均存放在內(nèi)存中,CPU 如何從時(shí)間和空間上區(qū)分它們是指令還是數(shù)據(jù)?四應(yīng)用題(每題 5 分,共 40 分)1. 設(shè)X補(bǔ) = X0 .X1X2 Xn,求證: X/2補(bǔ) = X0.X0X1X2 Xn 。2. 某加法器進(jìn)位鏈小組信號為C4 C3 C2C1,低位來的進(jìn)位信號為C0 ,請按串行進(jìn)位方式寫出C 4 C3 C2 C1 的邏輯表達(dá)式。3. 存儲器容量為 32 字,字長 64 位,模塊數(shù) m = 8,用交叉方式進(jìn)行組織。存儲周期 T = 200ns, 數(shù)據(jù)總線寬度為 64 位,總線傳輸周期 = 50ns。問該存儲器的帶寬是多少?4. 指令格式結(jié)構(gòu)如下所示

39、,試分析指令格式特點(diǎn)。1512119865320OP尋址方式寄存器尋址方式寄存器源地址目標(biāo)地址5. 用時(shí)空圖法證明流水 CPU 比非流水 CPU 具有更高的吞吐率。6. 某總線在一個(gè)總線周期中并行傳送 4 個(gè)字節(jié)的數(shù)據(jù),假設(shè)一個(gè)總線周期等于一個(gè)時(shí)鐘周期,總線時(shí)鐘頻率為 33MHz,求總線帶寬是多少?7. 一個(gè)基本的 DMA 控制器應(yīng)包括哪些邏輯構(gòu)件?8. 某刷新存儲器所需的帶寬為 160MB/S。實(shí)際工作時(shí),顯示適配器的幾個(gè)功能部分要爭用刷存的帶寬。假定總帶寬的 50%用于刷新屏幕,保留 50%帶寬用于其他非刷新功能。問刷存總帶寬應(yīng)為多少?為達(dá)到這樣的刷存帶寬,應(yīng)采取何種技術(shù)措施?B. (SP

40、)+1SP,(Msp)A D. (Msp)A,(SP)1SP??粕谀┰嚲砹贿x擇題(每小題 1 分,共 20 分)1. 我國在_年研制成功了第一臺電子數(shù)字計(jì)算機(jī),第一臺晶體管數(shù)字計(jì)算機(jī)于_年完成。A. 1946,1958B. 1950,1968C. 1958,1961D. 1959,19652. 目前大多數(shù)集成電路生產(chǎn)中,所采用的基本材料為_。A. 單晶硅B. 非晶硅C. 銻化鉬D. 硫化鎘3. 下列數(shù)中最大的數(shù)是_。A. (100110001)2B. (227)8C. (98)16D. (152)104. _表示法主要用于表示浮點(diǎn)數(shù)中的階碼。5. 用 32 位字長(其中 1 位符號位)表示

41、定點(diǎn)小數(shù)時(shí),所能表示的數(shù)值范圍是_。A. 0N|1-2-32B. 0N|1-2-31C. 0N|1-2-30D. 0N|1-2-296. 定點(diǎn)運(yùn)算器用來進(jìn)行_。A. 十進(jìn)制數(shù)加法運(yùn)算B. 定點(diǎn)數(shù)運(yùn)算C. 浮點(diǎn)數(shù)運(yùn)算D. 即進(jìn)行定點(diǎn)數(shù)運(yùn)算也進(jìn)行浮點(diǎn)數(shù)運(yùn)算7. 某 SRAM 芯片,其存儲容量為 64K16 位,該芯片的地址線和數(shù)據(jù)線數(shù)目為_。A. 64,16B. 16,64C. 64,8D. 16,168. 閃速存儲器稱為_。A. 光盤B. 固態(tài)盤C. 硬盤D. 軟盤9. 二地址指令中,操作數(shù)的物理位置不可能安排在_。A. 棧頂和次棧頂 B. 兩個(gè)主存單元 C. 一個(gè)主存和一個(gè)寄存器 D. 兩個(gè)寄

42、存器10. 堆棧尋址方式中,設(shè) A 為累加寄存器,SP 為堆棧指示器,Msp 為 SP指示器的棧頂單元,如果操作的動作是:(A)Msp,(SP)1SP,那么出棧操作的動作為:11. 中央處理器(CPU)是包含_。A. 運(yùn)算器B. 控制器C. 運(yùn)算器. 控制器和 cacheD. 運(yùn)算器、控制器和主存儲器12. 指令寄存器的作用是_。A. 保存當(dāng)前指令的地址 B. 保存當(dāng)前正在執(zhí)行的指令 C. 保存下一條指令 D. 保存上一條指令13. 下面描述的 RISC 機(jī)器基本概念中正確的表達(dá)是_。A. RISC 機(jī)器不一定是流水 CPUB. RISC 機(jī)器一定是流水 CPUC. RISC 機(jī)器有復(fù)雜的指令

43、系統(tǒng)D. CPU 配備很少的通用寄存器14. 在_的微型計(jì)算機(jī)中,外設(shè)可以和主存儲器單元統(tǒng)一編址,因此可以不使用 I/O 指令。15. 描述當(dāng)代流行總線結(jié)構(gòu)中基本概念不正確的句子是_。A. 當(dāng)代流行總線結(jié)構(gòu)是標(biāo)準(zhǔn)總線B. 當(dāng)代總線結(jié)構(gòu)中,CPU 和它私有的 cache 一起作為一個(gè)模塊與總線相連C. 系統(tǒng)中只允許有一個(gè)這樣的模塊D. PCI 總線體系中有三種橋,它們都是 PCI 設(shè)備16. 磁盤驅(qū)動器向盤片磁層記錄時(shí)采用_方式寫入。A. 并行B. 串行C. 并串行D. 串并行17. 一臺計(jì)算機(jī)對 n 個(gè)數(shù)據(jù)源進(jìn)行分時(shí)采集,送入主存,然后分時(shí)處理。采集數(shù)據(jù)時(shí)最好方案是使用_。A. 堆棧緩沖區(qū)B.

44、 一個(gè)指針的緩沖區(qū)C. 兩個(gè)指針的單緩沖區(qū)D. n 個(gè)指針的 n 個(gè)緩沖區(qū)18. 為了便于實(shí)現(xiàn)多級中斷,保存現(xiàn)場信息最有效的方法是采用_。19. 下述 I/O 控制方式中,_主要由程序?qū)崿F(xiàn)。A. PPU(外圍處理機(jī))B. 中斷方式C. DMA 方式D. 通道方式20. 在下述指令中,_指令包含的周期數(shù)最多。A. RR 型B. RS 型C. SS 型D. 零地址指令二填空題(每空 1 分,共 20 分)1. 計(jì)算機(jī)軟件一般分為兩大類:一類叫 A._,另一類叫 B._。操作系統(tǒng)屬于 C._類。2. 一位十進(jìn)制數(shù),用 BCD 碼表示需要 A._位二進(jìn)制碼,用 ASC碼表示需要B._位二進(jìn)制碼。3.

45、虛擬存儲器指的是 A._層次,它給用戶提供了一個(gè)比實(shí)際 B._空間大的多 C._空間。4. 不同機(jī)器有不同的 A._,RISC 指令系統(tǒng)是 B._指令系統(tǒng)的改進(jìn)。5. 流水 CPU 中的主要問題是 A._相關(guān)、B._相關(guān)和 C._相關(guān),為此需要采用相應(yīng)的技術(shù)對策,才能保證流水暢通而不斷流。6. 總線同步定時(shí)協(xié)議中,事件出現(xiàn)在總線的時(shí)刻由 A._信號確定,總線周期的長度是 B._的。7. 不同的 CRT 顯示標(biāo)準(zhǔn)所支持的最大 A._和 B._數(shù)目是不同的。8. 數(shù)組多路通道允許 A._個(gè)設(shè)備進(jìn)行 B._型操作,數(shù)據(jù)傳送單位是C._。三簡答題(每小題 5 分,共 20 分)1. 主存儲器的性能指標(biāo)

46、有哪些?含義是什么?2. 集中式仲裁有哪幾種方式?3. 在計(jì)算機(jī)中,CPU 管理外圍設(shè)備有幾種方式?4. 簡要說明通用 I/O 標(biāo)準(zhǔn)接口 SCSI 的性能特點(diǎn)。四應(yīng)用題(每小題 5 分,共 40 分)1用補(bǔ)碼運(yùn)算方法求 x+y=?x-y=?(1)x=0.1001y=0.1100(2)x=-0.0100y=0.10012x補(bǔ)+y補(bǔ)=x+y補(bǔ)求證 : -y補(bǔ)=-y補(bǔ)3設(shè)有一個(gè)具有 20 位地址和 32 位字長的存儲器,問:(3)該存儲器能存儲多少個(gè)字節(jié)的信息?(4)如果用 512k8 位的 SRAM 組成,需多少片?(5)需要多少位地址作芯片選擇?4某雙面磁盤,每面有 220 道,已知磁盤轉(zhuǎn)速 r = 30

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論