74hc595的引腳功能和作用_第1頁
74hc595的引腳功能和作用_第2頁
74hc595的引腳功能和作用_第3頁
74hc595的引腳功能和作用_第4頁
74hc595的引腳功能和作用_第5頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、描述 74hc59574hc595是硅結(jié)構(gòu)的cmos器件, 兼容低電壓ttl電路,遵守jedec標(biāo)準(zhǔn)。 74hc595是具有8位移位寄存器和一個存儲器,三態(tài)輸出功能。 移位寄存器和存儲器是分別的時鐘。 數(shù)據(jù)在shcp的上升沿輸入,在stcp的上升沿進入的存儲寄存器中去。如果兩個時鐘連在一起,則移位寄存器總是比存儲寄存器早一個脈沖。 移位寄存器有一個串行移位輸入(ds),和一個串行輸出(q7),和一個異步的低電平復(fù)位,存儲寄存器有一個并行8位的,具備三態(tài)的總線輸出,當(dāng)使能oe時(為低電平),存儲寄存器的數(shù)據(jù)輸出到總線。 8位串行輸入/輸出或者并行輸出移位寄存器,具有高阻關(guān)斷狀態(tài)。三態(tài)。編輯本段特

2、點 8位串行輸入 /8位串行或并行輸出 存儲狀態(tài)寄存器,三種狀態(tài) 輸出寄存器可以直接清除 100mhz的移位頻率編輯本段輸出能力 并行輸出,總線驅(qū)動; 串行輸出;標(biāo)準(zhǔn)中等規(guī)模集成電路 595移位寄存器有一個串行移位輸入(ds),和一個串行輸出(q7),和一個異步的低電平復(fù)位,存儲寄存器有一個并行8位的,具備三態(tài)的總線輸出,當(dāng)使能oe時(為低電平),存儲寄存器的數(shù)據(jù)輸出到總線。編輯本段參考數(shù)據(jù) cpd決定動態(tài)的能耗, pdcpd×vcc×f1+(cl×vcc2×f0) f1輸入頻率,cl輸出電容 f0輸出頻率(mhz) vcc=電源電壓編輯本段引腳說明 符

3、號 引腳 描述 q0q7 15, 1, 7 并行數(shù)據(jù)輸出 gnd 8 地 q7 9 串行數(shù)據(jù)輸出 mr 10 主復(fù)位(低電平) shcp 11 移位寄存器時鐘輸入 stcp 12 存儲寄存器時鐘輸入 oe 13 輸出有效(低電平) ds 14 串行數(shù)據(jù)輸入 vcc 16 電源編輯本段功能表 輸入 輸出 功能 shcp stcp oe mr ds q7 qn × × l × l nc mr為低電平時僅僅影響移位寄存器 × l l × l l 空移位寄存器到輸出寄存器 × × h l × l z 清空移位寄存器,并行輸

4、出為高阻狀態(tài) × l h h q6 nc 邏輯高電平移入移位寄存器狀態(tài)0,包含所有的移位寄存器狀態(tài) 移入,例如,以前的狀態(tài)6(內(nèi)部q6”)出現(xiàn)在串行輸出位。 × l h × nc qn 移位寄存器的內(nèi)容到達保持寄存器并從并口輸出 l h × q6 qn 移位寄存器內(nèi)容移入,先前的移位寄存器的內(nèi)容到達保持寄存器并出。編輯本段注釋 h高電平狀態(tài) l低電平狀態(tài) 上升沿 下降沿 z高阻 nc無變化 ×無效 當(dāng)mr為高電平,oe為低電平時,數(shù)據(jù)在shcp上升沿進入移位寄存器,在stcp上升沿輸出到并行端口。74hc595 功能簡介 2011-02-07

5、18:27         74hc595,是為motorola的spi總線開發(fā)的一款串并轉(zhuǎn)換芯片。由于74hc595的輸入輸出電平兼容lsttl,nmos,cmos電平,且具有較強的輸出負載能力,而被廣泛地運用于mcu(微控制器)、mpu(微處理器)的i/o口擴展。74hc595在5v供電的時候能夠達到30mhz的時鐘速度,每個并行輸出端口均能承受20ma的灌電流和拉電流。這個特點保證了不用增加額外的擴流電路即可輕松的驅(qū)動led。它輸入端允許500ns的上升(下降)時間,對嚴(yán)重畸形的時鐘脈沖仍能檢測。這樣就可以容

6、納較大的傳輸線對地電容,使本設(shè)計的抗干擾能力增強。74hc595并行輸出端與led模塊列線之間通過20的電阻連接,這里電阻起到分壓,去除紅色led的并聯(lián)嵌位作用。使紅綠兩組led均能正常發(fā)光。由于led顯示屏的工作電流時刻在變化,造成了系統(tǒng)電壓的波動。這種電壓波動有高頻成分,也有低頻成分。輕則對周圍無線電環(huán)境造成電磁污染,重則使系統(tǒng)時鐘紊亂,邏輯錯誤。為避免此,在每個74hc595的電源vcc和gnd旁邊都并聯(lián)了兩個電容,用于濾波和退耦。穩(wěn)定系統(tǒng)電壓,旁路掉電源中的高頻脈動成份。消除自激,減小對外雜散電磁輻射,提高emi電磁兼容性。74hc595的引腳及邏輯功能如圖4.2  

7、;      圖4.2  74hc595管腳圖                            74hc595邏輯圖  74hc595的管腳功能描述見表4.1:管腳號管腳名稱管腳功能描述1qb鎖存器輸出,三態(tài)2qc

8、鎖存器輸出,三態(tài)3qd鎖存器輸出,三態(tài)4qe鎖存器輸出,三態(tài)5qf鎖存器輸出,三態(tài)6qg鎖存器輸出,三態(tài)7qh鎖存器輸出,三態(tài)8gnd電源地9sqh串行輸出,用于級聯(lián)。無三態(tài)輸出功能10reset低電平有效,當(dāng)此管腳上出現(xiàn)低電平時,將復(fù)位內(nèi)部的移位寄存器,但不影響8位鎖存器的值11shift clk移位寄存器時鐘輸入,上升沿將把a腳上的數(shù)據(jù)移入內(nèi)部寄存器12latch clk鎖存時鐘輸入,上升沿將把內(nèi)部移位寄存器的值鎖存起來13output enable低電平有效,將鎖存器的輸出映射到輸出并行口(qa-qh)上。當(dāng)輸入高電平時,高阻態(tài),同時本芯片的串行輸出無效14a串行數(shù)據(jù)輸入,數(shù)據(jù)從這個管腳

9、移進內(nèi)部的8位串行移位寄存器15qa鎖存器輸出,三態(tài)16vcc電源正,2-6v dc表4.1  74hc595的管腳功能描述595貌似有很多功能的,點陣中用到的串行輸入并行輸出是其中的一個功能,是通過寄存器選折的。在點陣中595用來做行的掃描,列掃描一般用譯碼器,74hc154或者138之類的。行掃描主要處理字模,需要把整個字的字模都打入到595芯片,通過595來處理,通過子模各個位的移動來實現(xiàn)要顯示的字(該 情況用于動態(tài)的移動),靜態(tài)直接就是把所有字模一次打入后直接顯示一下。剛做過一個595的驅(qū)動,就是串行轉(zhuǎn)并行,配合時序sck,rck,data就可以了void shif

10、t_b595_out1(uchar *dat, uchar count)  srck =0;rck =0;data_tp =datcount;for(i=0; i<16; i+)     switch(i)case 3:case 4:case 5:case 8:case 9:if(data_tp&0x80) / ensure the effecient bit is the higher 5 bits.ser_in =1;   else   ser_in =0;data_tp <<=1;srck =1;_nop_();

11、_nop_();srck= 0;  break;default:ser_in =0;srck =1;_nop_();_nop_();srck =0;break;  rck= 1;_nop_();_nop_();rck= 0;    /write 2 bytes to 6b595   void shift_b595_out2(uchar *dat, uchar count1 , uchar count2)   srck =0;rck =0;   data_tp =datcount1;for(i=0; i<16; i+)

12、    if(data_tp&0x80)   ser_in =1;   else   ser_in =0; data_tp <<=1;if(i=7)data_tp =datcount2; srck =1;_nop_();_nop_();srck= 0;    rck= 1;_nop_();_nop_();rck= 0;   595一般作行選,還有列選的芯片吧?一般是138.在點陣屏 中,74hc595 的主要作用應(yīng)該為:1、驅(qū)動,cmos的74hc595 驅(qū)動led點陣屏沒有問題;2、串轉(zhuǎn)并,非

13、常節(jié)約資源,從而可以降低對處理器的gpio的需求量,一般點陣屏都需要串轉(zhuǎn)并的ic3、具有三態(tài)輸出鎖存  4、多個級聯(lián),可以很方便的用于更大的led點陣屏驅(qū)動74hc595n,8 位移位寄存器,具有三態(tài)輸出鎖存  型號標(biāo)識 / 參數(shù)  74hc595n型號標(biāo)識及主要參數(shù):74hc595n 型號標(biāo)識  74hc 產(chǎn)品系列  595 基本型號  n 封裝類型,dip  74hc595n 主要參數(shù)  電壓 2.06.0 v  驅(qū)動電流 +/- 7.8 ma  傳輸延遲 16 ns5v  邏輯電

14、平 cmos  74hc595n封裝信息:類型:dip引腳:16寬度:300 mil  74hc595 概述74hc595是一款高速cmos器件,74hc595引腳兼容低功耗肖特基ttl(lsttl)系列。74hc595遵循jedec標(biāo)準(zhǔn)no.7a。74hc595是8階串行移位寄存器,帶有存儲寄存器和三態(tài)輸出。移位寄存器和存儲寄存器分別采用單獨的時鐘。在sh_cp的上升沿,數(shù)據(jù)發(fā)生移位,而在st_cp的上升沿,數(shù)據(jù)從每個寄存器中傳送到存儲寄存器。如果兩個時鐘信號被綁定到一起,則移位寄存器將會一直領(lǐng)先存儲寄存器一個時鐘脈沖。移位寄存器帶有一個串行輸入(ds)端和一個串行標(biāo)準(zhǔn)輸

15、出(q7')端,用于級聯(lián)。74hc595還為移位寄存器的8個階提供了異步的復(fù)位(低有效)。存儲寄存器帶有8個三態(tài)總線驅(qū)動輸出,當(dāng)輸出使能(oe)端為低時,存儲寄存器中的數(shù)據(jù)可被正常輸出。 74hc595 參數(shù)  74hc595 基本參數(shù)  電壓 2.06.0v  驅(qū)動電流 +/-7.8 ma(并行輸出)  傳輸延遲 16 ns5v  74hc595 其他特性  最大頻率 108 mhz  邏輯電平 cmos  功耗考量 低功耗或電池供電應(yīng)用  74hc595 封裝與引腳  so16, s

16、sop16, dip16, tssop16   74hc595 特性  8位串行輸入  8為串行或并行輸出  存儲寄存器帶有三態(tài)輸出  移位寄存器可直接清零  100 mhz(典型)移出頻率  esd保護  hbm eia/jesd22-a114-a超過2000 v  mm eia/jesd22-a115-a超過200 v 產(chǎn)品名稱:8位帶有輸出鎖存功能的移位寄存器 74hc595產(chǎn)品類型:通用類電路產(chǎn)品型號:74hc595    產(chǎn)品型號: 74hc595    產(chǎn)品名稱: 8位帶有輸出鎖存功能的移位寄存器       產(chǎn)品概述:           74hc595是一款低噪聲、低功耗、高速的coms移位寄存器,能夠驅(qū)動15個ls-ttl的負載。該器件包含一個8位串行輸入,并行輸出的移位寄存器及帶有三態(tài)輸出控制的8位d型存儲器。移位寄存器和存儲器分別由獨立的時鐘提供信號。移位寄存器內(nèi)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論