微機(jī)原理及接口技術(shù)鄭大測試題_第1頁
微機(jī)原理及接口技術(shù)鄭大測試題_第2頁
微機(jī)原理及接口技術(shù)鄭大測試題_第3頁
微機(jī)原理及接口技術(shù)鄭大測試題_第4頁
微機(jī)原理及接口技術(shù)鄭大測試題_第5頁
已閱讀5頁,還剩16頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、【精品文檔】如有侵權(quán),請(qǐng)聯(lián)系網(wǎng)站刪除,僅供學(xué)習(xí)與交流微機(jī)原理及接口技術(shù)鄭大測試題剩余時(shí)間:59:51窗體頂端第一題、單項(xiàng)選擇題(每題1分,5道題共5分) 1、Pentium屬于位結(jié)構(gòu)的處理器。A、8B、16C、32D、64 2、處理器也稱為。A、控制器B、運(yùn)算器C、中央處理器D、系統(tǒng)總線 3、微機(jī)系統(tǒng)中各個(gè)功能部件通過相互連接。A、系統(tǒng)總線B、芯片組C、I/O接口D、主存芯片 4、在計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)中,屬于物理機(jī)。A、用戶層B、操作系統(tǒng)層C、機(jī)器語言層D、高級(jí)語言層 5、軟件兼容的關(guān)鍵是保證。A、向后兼容B、向前兼容C、向下兼容D、向下兼容

2、第二題、多項(xiàng)選擇題(每題2分,5道題共10分) 1、微型機(jī)硬件主要由和系統(tǒng)總線等組成。A、處理器(CPU)B、存儲(chǔ)器C、I/O接口D、操作系統(tǒng)E、外設(shè) 2、地址總線上傳輸?shù)男畔?。A、存儲(chǔ)器地址B、存儲(chǔ)器數(shù)據(jù)C、I/O地址D、I/O數(shù)據(jù)E、控制信息 3、在計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)中,屬于物理機(jī)。A、數(shù)字電路層B、操作系統(tǒng)層C、機(jī)器語言層D、高級(jí)語言層E、匯編語言層 4、按照馮諾伊曼思想,計(jì)算機(jī)的5大基本部件有。A、處理器B、控制器C、運(yùn)算器D、輸入設(shè)備E、輸出設(shè)備 5、Pentium 4及之后的IA-32處理器具有多媒體指令。A、MMXB、SSE

3、C、SSE2D、SEE3E、3D NOW!第三題、判斷題(每題1分,5道題共5分) 1、微機(jī)主存只要使用RAM芯片就可以了。正確錯(cuò)誤 2、處理器進(jìn)行讀操作,就是把數(shù)據(jù)從處理器內(nèi)部讀出傳送給主存或外設(shè)。正確錯(cuò)誤 3、IA-64結(jié)構(gòu)是IA-32結(jié)構(gòu)的64位擴(kuò)展,也就是Intel 64結(jié)構(gòu)。正確錯(cuò)誤 4、處理器字長是處理器每個(gè)時(shí)間單位可以處理的二進(jìn)制位數(shù)。正確錯(cuò)誤 5、時(shí)鐘頻率是處理器的基本性能參數(shù)之一。正確錯(cuò)誤窗體底端微機(jī)原理及接口技術(shù)第02章在線測試剩余時(shí)間:59:49窗體頂端第一題、單項(xiàng)選擇題(每題1分,5道題共5分) 1、在DOS/

4、Windows平臺(tái),匯編語言源程序文件通常采用作為擴(kuò)展名。A、ASMB、MAPC、LSTD、OBJ 2、匯編語言源程序中,每個(gè)語句由四項(xiàng)組成,不影響語句功能的是。A、名字項(xiàng)B、操作碼C、操作數(shù)D、注釋 3、某次求和結(jié)果最高位為1,則SF。A、0B、1C、任意D、不影響 4、匯編語言中的”end start “中的start指的是。A、程序開始執(zhí)行的位置B、程序終止執(zhí)行的位置C、程序開始匯編的位置D、程序終止匯編的位置 5、寄存器EDX的低8位部分可以用表達(dá)。A、EXB、DXC、DHD、DL第二題、多項(xiàng)選擇題(每題2分,5道題共10分) 1、處理

5、器的基本結(jié)構(gòu)主要是三部分。A、算術(shù)邏輯單元(運(yùn)算器)B、寄存器組C、系統(tǒng)總線D、指令處理單元(控制器)E、外設(shè) 2、“mov ebx+10h,edx”指令的兩個(gè)操作數(shù)采用的尋址方式有。Ab,ac,adA、寄存器間接B、寄存器C、寄存器相對(duì)D、直接E、立即數(shù) 3、MASM匯編語言中,可以作為有效的名字,如標(biāo)號(hào)、變量名等。A、0fffhB、var00C、loop1D、espE、data 4、IA-32處理器支持的工作方式有。A、實(shí)地址方式B、保護(hù)方式C、系統(tǒng)管理方式D、多媒體指令方式E、浮點(diǎn)指令方式 5、用于指明段基地址的寄存器有。A、BSB、CSC、DSD

6、、ESE、SS第三題、判斷題(每題1分,5道題共5分) 1、IA-32處理器的指令指針EIP寄存器屬于通用寄存器。正確錯(cuò)誤 2、匯編語言的語句由明顯的4部分組成,不需要分隔符區(qū)別。正確錯(cuò)誤 3、8086處理器中,讀取指令和執(zhí)行指令可以重疊操作。正確錯(cuò)誤 4、在IA-32的實(shí)方式下,將內(nèi)存物理地址35001H的轉(zhuǎn)換為邏輯地址,如果段地址為3400H,則其偏移地址應(yīng)為1001H。正確錯(cuò)誤 5、按照馮諾伊曼的計(jì)算機(jī)設(shè)計(jì)思想,主存儲(chǔ)器采用“哈佛結(jié)構(gòu)”。正確錯(cuò)誤窗體底端微機(jī)原理及接口技術(shù)第03章在線測試剩余時(shí)間:59:48窗體頂端第一題、單項(xiàng)選擇題(每題

7、1分,5道題共5分) 1、十進(jìn)制數(shù)165用二進(jìn)制表達(dá)為。A、11001101B、00100111C、01001101D、10010101 2、執(zhí)行“sar ebx,1”指令后,EBX最高D31位一定等于。A、0B、1C、D0D、D30 3、與“l(fā)ea ebx, array”功能相同的指令是。A、mov ebx, arrayB、mov ebx, seg arrayC、mov ebx, offset arrayD、mov ebx, array 4、設(shè)EAXABDFH,則在執(zhí)行指令“AND EAX, 0lH”后,EAX寄存器的內(nèi)容為。A、ABDFHB、FFFF

8、HC、0001HD、0000H 5、假設(shè)V1和V2是用DWORD偽指令定義的變量,下列指令中正確的是。A、mov V1,20hB、mov V1,V2C、mov al,V1D、mov 2000h,V2第二題、多項(xiàng)選擇題(每題2分,5道題共10分) 1、將AL中的大寫字母轉(zhuǎn)換為小寫,可用指令。A、sub al,20hB、add al,20hC、cmp al ,20hD、test al,20hE、or al,20h 2、下面的XCHG指令中,語法不正確的有。A、xchg eax, bxB、xchg ebx, ecxC、xchg eax, 0fhD、xchg esi, e

9、diE、xchg eax,eax 3、如下符合匯編語言語法的數(shù)據(jù)定義語句有。A、var byte 80hB、var byte 0ff00hC、var dword 3000D、var dword 2 dup(?)E、var byte ? dup(0) 4、能夠取得變量VAR偏移地址給EBX的語句有。A、mov ebx, varB、mov ebx, offset varC、mov ebx, seg varD、mov ebx, org varE、lea ebx,var 5、在DOS/Windows平臺(tái),ASCII碼中控制光標(biāo)回到本行首位的回車字符,可以表達(dá)為。A、10B

10、、13C、0dhD、07hE、0bh第三題、判斷題(每題1分,5道題共5分) 1、如果0307H是一個(gè)非壓縮BCD碼編碼,它表達(dá)的真值是37 。正確錯(cuò)誤 2、雖然ADD指令和SUB指令執(zhí)行后會(huì)影響標(biāo)志狀態(tài),但執(zhí)行前的標(biāo)志并不影響它們的執(zhí)行結(jié)果。正確錯(cuò)誤 3、無符號(hào)數(shù)在前面加零擴(kuò)展,數(shù)值大小不變;有符號(hào)數(shù)前面進(jìn)行符號(hào)擴(kuò)展,位數(shù)加長一位、數(shù)值增加一倍。正確錯(cuò)誤 4、“sub esi,edi”是一條正確的IA-32處理器指令。正確錯(cuò)誤 5、指令“PUSH EDI”執(zhí)行后,寄存器ESP被加4。正確錯(cuò)誤窗體底端微機(jī)原理及接口技術(shù)第04章在線測試剩余時(shí)間:

11、59:55窗體頂端第一題、單項(xiàng)選擇題(每題1分,5道題共5分) 1、IA-32處理器條件轉(zhuǎn)移指令Jcc采用的指令尋址方式是尋址。A、相對(duì)B、直接C、寄存器間接D、存儲(chǔ)器間接 2、JECXZ指令發(fā)生轉(zhuǎn)移的條件是。A、ECX0B、ECX0C、ECX1D、ECX2 3、JZ指令的助記符還可以用表示。A、JNZB、JNEC、JCD、JE 4、標(biāo)志CF1時(shí)發(fā)生跳轉(zhuǎn)的條件轉(zhuǎn)移指令是。A、JOB、JNOC、JNCD、JC 5、主程序?qū)?shù)據(jù)本身傳遞給子程序,這是。A、傳數(shù)值的入口參數(shù)B、傳地址的入口參數(shù)C、傳數(shù)值的出口參數(shù)D、傳地址的出口參數(shù)第二題、多項(xiàng)選擇題

12、(每題2分,5道題共10分) 1、已知again是一個(gè)標(biāo)號(hào),則指令”jnz again”中,again包含屬性。A、near類型B、byte類型C、邏輯地址D、far類型E、word類型 2、IA-32處理器實(shí)現(xiàn)段間控制轉(zhuǎn)移,需要改變的寄存器有。A、CSB、DSC、SSD、EIPE、ESP 3、程序的基本結(jié)構(gòu)有。A、順序結(jié)構(gòu)B、分支結(jié)構(gòu)C、循環(huán)結(jié)構(gòu)D、轉(zhuǎn)移結(jié)構(gòu)E、返回結(jié)構(gòu) 4、由ZF標(biāo)志狀態(tài)確定是否轉(zhuǎn)移的條件轉(zhuǎn)移指令有。A、JZB、JNEC、JCD、JOE、JNC 5、IA-32處理器中,判斷溢出標(biāo)志OF的條件轉(zhuǎn)移指令是。A、JCB、JNCC、

13、JOD、JNOE、JPO第三題、判斷題(每題1分,5道題共5分) 1、JA和JG指令的條件都是“大于”,所以是同一個(gè)指令的兩個(gè)助記符。正確錯(cuò)誤 2、測試ECX是否等于0,可以使用“cmp ecx,0”指令,也可以使用“test ecx,ecx”指令。正確錯(cuò)誤 3、對(duì)無符號(hào)數(shù)和有符號(hào)數(shù)進(jìn)行加減采用同樣的指令,所以比較兩者大小的條件轉(zhuǎn)移指令也可以采用同樣的指令。正確錯(cuò)誤 4、CS不變,只改變EIP值,不能改變程序的執(zhí)行順序。正確錯(cuò)誤 5、條件轉(zhuǎn)移指令Jcc采用相對(duì)尋址方式獲得目標(biāo)地址。正確錯(cuò)誤窗體底端微機(jī)原理及接口技術(shù)第05章在線測試剩余時(shí)間:58

14、:24窗體頂端第一題、單項(xiàng)選擇題(每題1分,5道題共5分) 1、8086處理器的M/IO*和RD*引腳同時(shí)為低,說明其正在執(zhí)行操作。A、存儲(chǔ)器數(shù)據(jù)傳送到處理器B、處理器數(shù)據(jù)傳送到存儲(chǔ)器C、I/O數(shù)據(jù)傳送到處理器D、處理器數(shù)據(jù)傳送到I/O 2、8086處理器的數(shù)據(jù)總線是總線。A、單向兩態(tài)B、單向三態(tài)C、雙向兩態(tài)D、雙向三態(tài) 3、8086處理器上電后,執(zhí)行的第一條指令所在的主存儲(chǔ)器物理地址是。A、0B、3FFHC、FFFF0HD、FFFFFH 4、總線操作實(shí)現(xiàn)數(shù)據(jù)傳輸,可以不使用時(shí)鐘信號(hào)的同步方式是。A、同步時(shí)序B、半同步時(shí)序C、異步時(shí)序D、交叉時(shí)序

15、0;5、8086處理器最小組態(tài)時(shí),若RD*為低電平,M/IO*為高電平,則說明8086處理器處于總線周期。A、存儲(chǔ)器讀B、存儲(chǔ)器寫C、I/O讀D、I/O寫第二題、多項(xiàng)選擇題(每題2分,5道題共10分) 1、8086處理器的引腳M/IO*具有特性。Abc,abd,bc,A、輸入B、輸出C、低電平有效D、高電平有效E、三態(tài) 2、8086處理器的引腳READY具有特性。 Abde ,A、輸入B、輸出C、低電平有效D、高電平有效E、三態(tài) 3、Pentium處理器的基本讀寫控制信號(hào)。Abce,abe ,abd,abA、M/IO*B、W/R*C、D/C*D、HOLDE、CLK

16、 4、總線帶寬是指單位時(shí)間傳輸?shù)臄?shù)據(jù)量,常使用的單位為。A、兆赫茲(MHz)B、兆字節(jié)每秒(MB/s)C、位(bit)D、兆位每秒(Mb/s)E、位每秒(b/s) 5、總線的基本數(shù)據(jù)傳輸類型是。adeA、同步時(shí)序B、讀?。≧ead)C、寫入(Write)D、異步時(shí)序E、半同步時(shí)序第三題、判斷題(每題1分,5道題共5分) 1、8086總線周期的T1狀態(tài)發(fā)出地址,屬于總線操作的尋址階段。正確錯(cuò)誤 2、由于總線具有共用的特點(diǎn),所以某一時(shí)刻可以由多個(gè)總線主控設(shè)備來控制系統(tǒng)總線。正確錯(cuò)誤 3、由于總線具有共用的特點(diǎn),所以某一時(shí)刻可以有多個(gè)接收者從總線接收

17、信號(hào)。正確錯(cuò)誤 4、ISA總線是指IBM PC/AT機(jī)上使用的系統(tǒng)總線,共有98線。正確錯(cuò)誤 5、當(dāng)CPU與外設(shè)進(jìn)行數(shù)據(jù)傳送時(shí),如果外設(shè)來不及處理數(shù)據(jù),則可以通過準(zhǔn)備好信號(hào)提出插入等待狀態(tài)Tw的請(qǐng)求。正確錯(cuò)誤窗體底端微機(jī)原理及接口技術(shù)第06章在線測試 微機(jī)原理及接口技術(shù)第06章在線測試剩余時(shí)間:59:45窗體頂端 答題須知:1、本卷滿分20分。           2、答完題后,請(qǐng)一定要單擊下面的“交卷”按鈕交卷,否則無法記錄本試卷的成績。 &#

18、160;         3、在交卷之前,不要刷新本網(wǎng)頁,否則你的答題結(jié)果將會(huì)被清空。 第一題、單項(xiàng)選擇題(每題1分,5道題共5分) 1、向SRAM芯片某個(gè)存儲(chǔ)單元寫入數(shù)據(jù),該芯片控制信號(hào)組合是。A、片選有效,寫入信號(hào)有效B、片選有效,寫入信號(hào)無效C、片選無效,寫入信號(hào)有效D、片選無效,寫入信號(hào)無效 2、與DRAM芯片相比,SRAM芯片的特點(diǎn)是。A、集成度高、存取周期長B、集成度低、存取周期長C、集成度高、存取周期短D、集成度低、存取周期短 3、下列存儲(chǔ)器在斷電后,存儲(chǔ)信息會(huì)消失的是。

19、A、EPROMB、Flash memoryC、EEPROMD、SRAM 4、如果在8088處理器地址總線A19A130001110時(shí),選中某個(gè)存儲(chǔ)器芯片,則這個(gè)存儲(chǔ)器芯片占用的地址范圍是。A、1C000H1FFFFHB、1D000H1DFFFHC、1C000H1CFFFHD、1C000H1DFFFH 5、反映存儲(chǔ)器存取速度的指標(biāo)中,從讀/寫命令發(fā)出、到數(shù)據(jù)傳輸操作完成所經(jīng)歷的時(shí)間被稱為。A、存取周期B、存取時(shí)間C、尋道時(shí)間D、旋轉(zhuǎn)速度第二題、多項(xiàng)選擇題(每題2分,5道題共10分) 1、相對(duì)SRAM,DRAM芯片的特點(diǎn)有。A、速度較快B、需要刷新C、單位容量價(jià)格較低

20、D、集成度高E、功耗高 2、程序代碼的特點(diǎn)體現(xiàn)了存儲(chǔ)訪問的局部性原理。A、順序執(zhí)行B、循環(huán)執(zhí)行C、僅使用一次的局部變量D、數(shù)組元素連續(xù)存放和訪問E、頻繁跳轉(zhuǎn)執(zhí)行 3、地址對(duì)齊的數(shù)據(jù)存儲(chǔ)有。A、16位數(shù)據(jù)起始于偶地址B、16位數(shù)據(jù)起始于奇地址C、4字節(jié)數(shù)據(jù)起始于模2地址D、4字節(jié)數(shù)據(jù)起始于模4地址E、8字節(jié)數(shù)據(jù)起始于模8地址 4、從寄存器向下,層次結(jié)構(gòu)的存儲(chǔ)系統(tǒng)具有規(guī)律。A、訪問頻度逐漸增加B、存儲(chǔ)容量逐漸增加C、存取時(shí)間逐漸增加D、單位價(jià)格逐漸減少E、虛擬存儲(chǔ)空間逐漸減少 5、如果在8088處理器地址總線A19A14111110時(shí),選中某個(gè)存儲(chǔ)器芯片,則

21、物理地址將訪問這個(gè)存儲(chǔ)器芯片。A、FFFFFHB、FC000HC、FB000HD、FA000HE、F8000H第三題、判斷題(每題1分,5道題共5分) 1、數(shù)據(jù)存儲(chǔ)實(shí)現(xiàn)地址對(duì)齊將比不對(duì)齊具有更高的程序執(zhí)行性能。正確錯(cuò)誤 2、存取周期不小于存取時(shí)間。正確錯(cuò)誤 3、存儲(chǔ)系統(tǒng)的刷新地址通常提供給所有DRAM芯片。正確錯(cuò)誤 4、讀取SRAM某個(gè)存儲(chǔ)單元的內(nèi)容后,該存儲(chǔ)單元的內(nèi)容就為空。正確錯(cuò)誤 5、74LS138譯碼器如果控制端E3為低無效,則輸出Y0*Y7*至少有一個(gè)為低有效。正確錯(cuò)誤窗體底端微機(jī)原理及接口技術(shù)第07章在線測試剩余時(shí)間:59:55窗體

22、頂端第一題、單項(xiàng)選擇題(每題1分,5道題共5分) 1、I/O接口電路中,數(shù)據(jù)輸出寄存器保存。A、CPU發(fā)往外設(shè)的數(shù)據(jù)B、外設(shè)發(fā)往CPU的數(shù)據(jù)C、I/O接口或外設(shè)的狀態(tài)D、CPU給I/O接口或外設(shè)的命令 2、實(shí)地址方式,IA-32處理器向量號(hào)為21H的中斷服務(wù)程序的入口地址被保存在物理地址。A、210HB、42HC、84HD、21H 3、DMA傳送前的應(yīng)答過程中,總線請(qǐng)求信號(hào)是提出的。A、外設(shè)向處理器B、外設(shè)向DMA控制器C、DMA控制器向處理器D、處理器向DMA控制器 4、DMA傳送期間,控制數(shù)據(jù)傳送的部件是。A、處理器B、DMA控制器C、主存儲(chǔ)器D、外

23、設(shè) 5、I/O接口電路是指主機(jī)系統(tǒng)與間協(xié)助完成數(shù)據(jù)傳送和控制任務(wù)的邏輯電路。A、主存儲(chǔ)器B、CPUC、系統(tǒng)總線D、外設(shè)第二題、多項(xiàng)選擇題(每題2分,5道題共10分) 1、從應(yīng)用角度,微機(jī)I/O接口的內(nèi)部結(jié)構(gòu)可以歸結(jié)為3類寄存器,它們是。A、數(shù)據(jù)寄存器B、狀態(tài)寄存器C、控制寄存器D、時(shí)鐘寄存器E、查詢寄存器 2、I/O端口獨(dú)立編址的缺點(diǎn)是。A、占用存儲(chǔ)空間B、I/O指令沒有存儲(chǔ)器指令豐富C、必須設(shè)計(jì)I/O指令D、I/O程序不易與其他程序區(qū)別E、系統(tǒng)中既有存儲(chǔ)器地址空間,還有I/O地址空間 3、IA-32處理器的IN/OUT指令中,尋址I/O地址的形式可以是

24、。A、0FFHB、0FFFFHC、BXD、CXE、DX 4、查詢傳送方式的特點(diǎn)包括。A、需要查詢環(huán)節(jié)B、具有傳送環(huán)節(jié)C、不浪費(fèi)CPU大量時(shí)間D、當(dāng)查詢對(duì)象增加時(shí),并不影響實(shí)時(shí)性E、簡單可靠 5、IA-32處理器獲得中斷向量號(hào)后,接著的響應(yīng)過程包括。A、標(biāo)志入棧保護(hù)B、開放外部可屏蔽中斷C、斷點(diǎn)地址保護(hù)D、產(chǎn)生中斷響應(yīng)周期E、從中斷描述符表(中斷向量表)獲得中斷服務(wù)程序地址第三題、判斷題(每題1分,5道題共5分) 1、Intel 8086支持I/O端口獨(dú)立編址方式。正確錯(cuò)誤 2、中斷傳送方式下,由硬件實(shí)現(xiàn)數(shù)據(jù)傳送,不需要處理器執(zhí)行IN或OUT指令。正確錯(cuò)誤

25、 3、處理器的可屏蔽中斷的優(yōu)先權(quán)高于非屏蔽中斷。正確錯(cuò)誤 4、查詢傳送方式是處理器主動(dòng)進(jìn)行的,而中斷方式是外設(shè)主動(dòng)提出的。正確錯(cuò)誤 5、不論是查詢輸入接口,還是查詢輸出接口,查詢外設(shè)狀態(tài)總是利用IN指令讀取。正確錯(cuò)誤窗體底端微機(jī)原理及接口技術(shù)第08章在線測試 微機(jī)原理及接口技術(shù)第08章在線測試剩余時(shí)間:59:55窗體頂端第一題、單項(xiàng)選擇題(每題1分,5道題共5分) 1、8253芯片是芯片。A、定時(shí)計(jì)數(shù)器B、中斷控制器C、DMA控制器D、通用并行接口 2、每個(gè)8253芯片占用個(gè)I/O地址。A、2B、4C、6D、8 3、8255的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論