EDA實驗 FPGA vhdl 兩個數(shù)碼管顯示12進(jìn)制_第1頁
EDA實驗 FPGA vhdl 兩個數(shù)碼管顯示12進(jìn)制_第2頁
EDA實驗 FPGA vhdl 兩個數(shù)碼管顯示12進(jìn)制_第3頁
EDA實驗 FPGA vhdl 兩個數(shù)碼管顯示12進(jìn)制_第4頁
EDA實驗 FPGA vhdl 兩個數(shù)碼管顯示12進(jìn)制_第5頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、一、實驗?zāi)康膶W(xué)習(xí)時序電路的設(shè)計,特別是計數(shù)器的設(shè)計、仿真和硬件測試, 進(jìn)一步熟悉VHDL設(shè)計技術(shù)。二、實驗要求1、用VHDL語言設(shè)計4位加法計數(shù)器為同步十二進(jìn)制計數(shù)器,并 具有異步清零,同步使能的功能。2、用EDA6000實驗儀進(jìn)行實驗結(jié)果的驗證。三、實驗原理設(shè)計帶有異步復(fù)位和同步時鐘使能的4位加法計數(shù)器,所謂同步 或異步都是相對時鐘而言的。不依賴于時鐘而有效的信號稱為異步信 號,反之為同步信號。因此,在使用VHDL語言設(shè)計該電路時,要 注意時鐘的使能信號發(fā)生時刻,以及進(jìn)程語句的啟動信號處理。四、實驗內(nèi)容1、用VHDL語言編寫出含異步清零和同步時鐘使能的加法器電 路程序;通過QuartysII

2、進(jìn)行編輯、編譯、綜合、適配、仿真 測試,給出其所有的信號的時序仿真波形。2、按實驗要求鎖定管腳,重新綜合。3、在EDA6000軟件中建立實驗?zāi)J健?、下載設(shè)計文件;硬件驗證計數(shù)器的工作性能。5、熟悉嵌入式邏輯分析儀,使用Signaltag 2對此計數(shù)器進(jìn)行實 時測試。五、實驗結(jié)果1、調(diào)試首先建工程按照實驗要求寫好程序,確定程序運(yùn)行無誤后,進(jìn)行 波形仿真,這里有一點(diǎn)非常重要,就是輸入,輸出的進(jìn)制問題,還有 就是該電路為時序電路,要做成時序電路進(jìn)行仿真。其次定義管腳,在Quartus II軟件上進(jìn)行管腳定義,為了方便這里 定義管腳如上面所示。然后再運(yùn)行程序。在對EDA6000建立相應(yīng)實 驗?zāi)J健S?/p>

3、先前的定義管腳,在EDA6000中找到對應(yīng)的IO腳,對軟 件中的數(shù)碼管連接類型進(jìn)行相應(yīng)設(shè)置,分別設(shè)置好按鍵。在EDA6000 的CLK0(I030)設(shè)置1HZ,也就是自動產(chǎn)生1HZ脈沖波進(jìn)行計數(shù)。2、驗證(1)當(dāng)RST為高電平,EN為低電平時,CQ輸出為0,即計數(shù)清 零,禁止計數(shù)。(2)當(dāng)RST為低電平時,EN為高電平時,每一個CLK的上升 沿后,CQ輸出加1,當(dāng)有第一個上升沿時,CO輸出進(jìn) 位信號。當(dāng)兩個數(shù)碼管顯示為11時,CO、CQ清零,從新 計數(shù)。3、波形圖lieelkenrstcqCoValue atlieelkenrstcqCoValue at14.08 nsA 1A 1A 0A 0

4、A 0JLrwwLrLrLrLrwLrLrwwLrLrLrLnTLrLrLrLrLrLrLrLrLrLrLnjLrLrLnrh0c0XtilX0XtilX0psIbU.U ns14.075 he拠 JU nmauiJ4、實驗程序library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity CNT12 isport( clk,rst,en : in std_logic;Co: out std_logic_vector( 3 DOWNTO 0);cq: out std_logic_vector( 3

5、DOWNTO 0);end CNT12;architecture rtl of CNT12 issignal q1 : std_logic_vector(3 downto 0);signal q2 : std_logic_vector(3 downto 0); beginCo=0001 when (q2= 0001 ) else 0000; cq=q1(3 downto 0);process (clk, rst, en)beginif rst = 1 thenq1= 0000; q2= 0000;elsif (clkevent and clk = 1) thenif en = 1 thenif(q2= 0001 and q1= 0001) then q1= 0000; q2= 0000;elsif (q1=1001)thenq1=0000;q2=q2+1;else q1=q1+1;end if;end if;end if;end process;end rtl;六、心得體會這次試驗,我們預(yù)習(xí)的很不充分,所需程序沒有在課前準(zhǔn)備好, 所以把實驗的時間花在了修改程序上。這樣對我們來說是很大的損 失。而且在修改程序時遇到很多問題,證明我們沒有掌握好VHDL 的基本語法。所以以后一定要認(rèn)真學(xué)習(xí)VHDL。并且要在做實驗之前

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論