版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
Ceasetostruggleandyouceasetolive.--ThomasCarlyle
生命不止,奮斗不息.--卡萊爾BACKEXIT第四篇使用AltiumDesigner6繪制電路原理圖Project4DrawthecircuitprinciplediagrambyAltiumDesigner6
Ceasetostruggleandyouceas(1)會(huì)利用自上而下的方式繪制層次電路;(2)會(huì)利用自下而上的方式繪制層次電路;(3)會(huì)在層次式原理圖之間進(jìn)行切換。最終目標(biāo):會(huì)用AltiumDesigner6軟件進(jìn)行層次電路圖的繪制。促成目標(biāo):4.1學(xué)習(xí)目標(biāo)在AltiumDesigner6原理圖窗口中構(gòu)建圖4-4-1所示“核心控制器”電路。要求:(1)正確調(diào)用所需元器設(shè)計(jì)層次電路;(2)生成層次結(jié)構(gòu)以及層次報(bào)表;(3)編譯原理圖;(4)保存所構(gòu)建的電路,推出操作環(huán)境。4.2工作任務(wù)項(xiàng)目4繪制數(shù)據(jù)采集器電路(1)會(huì)利用自上而下的方式繪制層次電路;最終目標(biāo):會(huì)用Alt項(xiàng)目4繪制數(shù)據(jù)采集器電路4.3.1層次電路設(shè)計(jì)概念圖4-4-1核心處理器電路原理圖1.層次原理圖的概念2.層次電路的構(gòu)成4.3知識(shí)準(zhǔn)備項(xiàng)目4繪制數(shù)據(jù)采集器電路4.3.1層次電路設(shè)計(jì)概念項(xiàng)目4繪制數(shù)據(jù)采集器電路3.層次電路的設(shè)計(jì)方法4.層次電路設(shè)計(jì)流程項(xiàng)目4繪制數(shù)據(jù)采集器電路3.層次電路的設(shè)計(jì)方法4.項(xiàng)目4繪制數(shù)據(jù)采集器電路1.新建PCB工程并啟動(dòng)原理圖設(shè)計(jì)編輯器執(zhí)行菜單命令“文件”→“新建”→“工程”→“PCB工程”命令,命名為“核心控制器.PrjPcb”,保存工程。2.建立母圖文件執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,用于繪制母圖。重新命名為“核心控制器.SchDoc”,保存圖紙。圖4-4-4帶著方塊電路的鼠標(biāo)狀態(tài)4.3.2自上而下設(shè)計(jì)層次電路項(xiàng)目4繪制數(shù)據(jù)采集器電路1.新建PCB工程并啟動(dòng)原理項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-5“方塊符號(hào)”對(duì)話(huà)框圖4-4-6方塊電路圖圖4-4-7“方塊符號(hào)文件名”對(duì)話(huà)框圖4-4-8在母圖中放置的方塊電路3.繪制母圖(1)依次放置各模塊的圖紙符號(hào)。在原理圖編輯環(huán)境下,單擊布線(xiàn)工具欄中的圖標(biāo),或者執(zhí)行“放置”→“圖表符”命令。此時(shí)光標(biāo)變?yōu)槭中?,并帶著圖紙符號(hào)(方塊電路)出現(xiàn)在工作窗口中,如圖4-4-4所示。項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-5“方塊符號(hào)”對(duì)項(xiàng)目4繪制數(shù)據(jù)采集器電路
圖4-4-9放置方塊電路的圖紙入口圖4-4-10“方塊入口”對(duì)話(huà)框(2)繪制方塊電路圖的出入口(3)連接方塊電路圖4-4-13完成后的母圖項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-9放置項(xiàng)目4繪制數(shù)據(jù)采集器電路4.生成并編輯子圖圖4-4-14Power模塊的子圖圖4-4-15由方塊電路生成的“Process.SchDoc”子圖的端口圖4-4-16Process模塊的子圖項(xiàng)目4繪制數(shù)據(jù)采集器電路4.生成并編輯子圖圖4-4-項(xiàng)目4繪制數(shù)據(jù)采集器電路5.生成層次結(jié)構(gòu)圖4-4-19層次結(jié)構(gòu)1.新建PCB工程并啟動(dòng)原理圖設(shè)計(jì)編輯器2.編輯子圖文件(1)繪制Process模塊執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,重新命名為“Process.SchDoc”,保存圖紙,在原理圖上放置元件并連線(xiàn),完成后的子圖如圖4-4-16所示。4.3.3自下而上設(shè)計(jì)層次電路項(xiàng)目4繪制數(shù)據(jù)采集器電路5.生成層次結(jié)構(gòu)圖4-4-1項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-17Input模塊的子圖圖4-4-18
Output模塊的子圖(2)繪制其他模塊選擇“文件”→“新建”→“原理圖”命令,新建原理圖文件。用同樣的方法繪制分別繪制Power模塊的子圖、Input模塊的子圖以及Output模塊的子圖。完成后,如圖4-4-14、圖4-4-17和圖4-4-18所示。項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-17Input模3.由子圖文件生成方塊電路(1)執(zhí)行菜單命令“設(shè)計(jì)”→“HDL文件或圖紙生成圖表符”,出現(xiàn)如圖4-4-20所示的選擇待繪文件對(duì)話(huà)框。圖4-4-20選擇待繪制文件對(duì)話(huà)框(2)選擇想要生成方塊電路的文件Process模塊,單擊“確定”按鈕,此時(shí)系統(tǒng)會(huì)自動(dòng)生成如圖4-4-21所示的方塊電路。在圖紙適當(dāng)位置單擊鼠標(biāo)左鍵放置該方塊電路。圖4-4-21由Process模塊生成的方塊電路項(xiàng)目4繪制數(shù)據(jù)采集器電路3.由子圖文件生成方塊電路圖4-4-20選擇待繪制文件(3)選擇“設(shè)計(jì)”→“HDL文件或圖紙生成圖表符”命令,用同樣的方法生成其余三個(gè)方塊電路。(4)調(diào)整端口的位置以方便連線(xiàn),將相同名稱(chēng)的端口連接起來(lái)。若端口為總線(xiàn)端口,就要用總線(xiàn)連接,并放置網(wǎng)絡(luò)標(biāo)識(shí)。連線(xiàn)后的母圖如圖4-4-22所示。圖4-4-22。圖4-4-22母圖電路項(xiàng)目4繪制數(shù)據(jù)采集器電路(3)選擇“設(shè)計(jì)”→“HDL文件或圖紙生成圖4.生成層次結(jié)構(gòu)(1)執(zhí)行菜單命令“工程”→“CompilePCB核心控制器.PrjPcb”,或者在項(xiàng)目面板中選擇“Projects”→“CompilePCB核心控制器.PrjPcb”來(lái)編譯項(xiàng)目,編譯后生成層次結(jié)構(gòu)。(2)執(zhí)行菜單命令“報(bào)告”→“ReportProjectHierarchy”,系統(tǒng)就會(huì)生成設(shè)計(jì)層次報(bào)表“核心控制器.REP”文檔,并自動(dòng)添加到當(dāng)前工程中,如圖4-4-23所示。項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-23系統(tǒng)生成設(shè)計(jì)層次報(bào)表文檔4.生成層次結(jié)構(gòu)項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-2項(xiàng)目4繪制數(shù)據(jù)采集器電路(3)雙擊打開(kāi)該文件,如圖4-4-24所示。從圖4-4-24可知,生成的報(bào)表中包含了本工程的原理圖之間的相互層次關(guān)系。
圖4-4-24層次報(bào)表5.修改錯(cuò)誤編譯項(xiàng)目后,系統(tǒng)生成編譯信息(message),如圖4-4-25所示。圖4-4-25編譯信息項(xiàng)目4繪制數(shù)據(jù)采集器電路(3)雙擊打開(kāi)該文件,如圖4-項(xiàng)目4繪制數(shù)據(jù)采集器電路1.設(shè)計(jì)管理器切換原理圖層次2.從母圖切換到子圖3.從子圖切換到母圖1.新建工程執(zhí)行菜單命令“文件”→“新建”→“工程”→“PCB工程”命令,命名為“核心控制器.PrjPcb”,保存工程。2.利用自下而上的方式繪制層次電路(1)繪制子圖按照表4-4-1以及圖4-4-1放置元件,并相應(yīng)設(shè)置各元件參數(shù)。表4-4-1工程元件清單DesignatorLibRefFootprintCommentQuantityC1~C3,C4,C6CapRAD-0.30.1uF5C5,C7,C8CapRAD-0.30.01uF3C9~C11CapPol2POLAR0.810uF3D1DZenerDIODE-0.7DZener1J1~J7Header2HDR1X2Header27J8Phonejack3JACK/6-V3Phonejack31K1,K2Relay-SPSTMODULE4Relay-SPST2Q1~Q4NPNTO-226NPN4R1~R3Res2AXIAL-0.410K3R4~R8Res2AXIAL-0.41K5S1~S3SW-PBSPST-2SW-PB3U1SN54ALS04BJJ014SN54ALS04BJ1U2BellPIN2Bell1U3Optoisolator1DIP-4Optoisolator11U4VoltRegD2PAKVoltReg1U5DS87C520-WCLCERDIP40DS87C520-WCL1U6DM74ALS373NN20ADM74ALS373N1U7M27128A3F1FDIP28WM27128A3F11Y1XTALR38XTAL14.3.4層次原理圖的切換4.4任務(wù)實(shí)施項(xiàng)目4繪制數(shù)據(jù)采集器電路1.設(shè)計(jì)管理器切換原理圖層次項(xiàng)目4繪制數(shù)據(jù)采集器電路1)繪制Power模塊執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,重新命名為“Power.SchDoc”,保存圖紙,在原理圖上放置元件并連線(xiàn)。2)繪制Input模塊執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,重新命名為“Input.SchDoc”,保存圖紙,在原理圖上放置元件并連線(xiàn),完成后如圖4-4-17所示。Input模塊和Process模塊之間的連線(xiàn)主要有XIN1~XIN4、KEY1和KEY2信號(hào)。需要依次放置相應(yīng)的I/O端口,端口屬性設(shè)置可參照表格4-4-2。4.4任務(wù)實(shí)施表4-4-2Input模塊端口屬性名稱(chēng)類(lèi)型I/O類(lèi)型XIN1~XIN4RightOutputKEY1、KEY2RightOutput項(xiàng)目4繪制數(shù)據(jù)采集器電路1)繪制Power模塊4.43)繪制Process模塊執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,重新命名為“Process.SchDoc”,保存圖紙,在原理圖上放置元件并連線(xiàn),完成后如圖4-4-16所示。Process模塊和Input模塊之間的連線(xiàn)主要有XIN1~XIN4、KEY1和KEY2信號(hào);Process模塊和Output模塊之間的連線(xiàn)主要有CTRL1~CTRL4信號(hào)。相應(yīng)的端口屬性設(shè)置可參照表格4-4-3。表4-4-3Process模塊端口屬性名稱(chēng)類(lèi)型I/O類(lèi)型XIN1~XIN4RightInputKEY1、KEY2RightInputCTRL1~CTRL4LeftOutput項(xiàng)目4繪制數(shù)據(jù)采集器電路4.4任務(wù)實(shí)施3)繪制Process模塊表4-4-3Process模塊項(xiàng)目4繪制數(shù)據(jù)采集器電路
4)繪制Output模塊執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,重新命名為“Output.SchDoc”,保存圖紙,在原理圖上放置元件并連線(xiàn),完成后如圖4-4-18所示。Output模塊和Process模塊之間的連線(xiàn)主要有CTRL1~CTRL4信號(hào)。相應(yīng)的端口屬性設(shè)置可參照表格4-4-4。表4-4-4Output模塊端口屬性名稱(chēng)類(lèi)型I/O類(lèi)型CTRL1~CTRL4RightInput(2)建立母圖執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,重新命名為“核心控制器.SchDoc”。執(zhí)行菜單命令“設(shè)計(jì)”→“HDL文件或圖紙生成圖表符”,在“ChooseDocumenttoPlace”對(duì)話(huà)框中選擇想要生成方塊電路的文件模塊,單擊“確定”按鈕,在圖紙適當(dāng)位置單擊鼠標(biāo)左鍵放置該方塊電路。對(duì)方塊電路進(jìn)行連線(xiàn),完成后如圖4-4-22所示。4.4任務(wù)實(shí)施項(xiàng)目4繪制數(shù)據(jù)采集器電路4)繪制Output模塊表4項(xiàng)目4繪制數(shù)據(jù)采集器電路3.生成層次結(jié)構(gòu)以及層次報(bào)表(1)生成層次結(jié)構(gòu)執(zhí)行菜單命令“工程”→“CompilePCB核心控制器.PrjPcb”來(lái)編譯項(xiàng)目,編譯后系統(tǒng)自動(dòng)生成層次結(jié)構(gòu)。(2)生成層次報(bào)表執(zhí)行菜單命令“報(bào)告”→“ReportProjectHierarchy”,系統(tǒng)生成設(shè)計(jì)層次報(bào)表“核心控制器.REP”文檔。4.編譯工程在項(xiàng)目面板中選擇“Projects”→“CompilePCB核心控制器.PrjPcb”來(lái)編譯項(xiàng)目。查看“Messages”面板中是否有錯(cuò)誤提示,若有則檢查原理圖,按照需要進(jìn)行改正。5.保存所構(gòu)建的電路,推出操作環(huán)境。4.4任務(wù)實(shí)施項(xiàng)目4繪制數(shù)據(jù)采集器電路3.生成層次結(jié)構(gòu)以及層次報(bào)表Ceasetostruggleandyouceasetolive.--ThomasCarlyle
生命不止,奮斗不息.--卡萊爾BACKEXIT第四篇使用AltiumDesigner6繪制電路原理圖Project4DrawthecircuitprinciplediagrambyAltiumDesigner6
Ceasetostruggleandyouceas(1)會(huì)利用自上而下的方式繪制層次電路;(2)會(huì)利用自下而上的方式繪制層次電路;(3)會(huì)在層次式原理圖之間進(jìn)行切換。最終目標(biāo):會(huì)用AltiumDesigner6軟件進(jìn)行層次電路圖的繪制。促成目標(biāo):4.1學(xué)習(xí)目標(biāo)在AltiumDesigner6原理圖窗口中構(gòu)建圖4-4-1所示“核心控制器”電路。要求:(1)正確調(diào)用所需元器設(shè)計(jì)層次電路;(2)生成層次結(jié)構(gòu)以及層次報(bào)表;(3)編譯原理圖;(4)保存所構(gòu)建的電路,推出操作環(huán)境。4.2工作任務(wù)項(xiàng)目4繪制數(shù)據(jù)采集器電路(1)會(huì)利用自上而下的方式繪制層次電路;最終目標(biāo):會(huì)用Alt項(xiàng)目4繪制數(shù)據(jù)采集器電路4.3.1層次電路設(shè)計(jì)概念圖4-4-1核心處理器電路原理圖1.層次原理圖的概念2.層次電路的構(gòu)成4.3知識(shí)準(zhǔn)備項(xiàng)目4繪制數(shù)據(jù)采集器電路4.3.1層次電路設(shè)計(jì)概念項(xiàng)目4繪制數(shù)據(jù)采集器電路3.層次電路的設(shè)計(jì)方法4.層次電路設(shè)計(jì)流程項(xiàng)目4繪制數(shù)據(jù)采集器電路3.層次電路的設(shè)計(jì)方法4.項(xiàng)目4繪制數(shù)據(jù)采集器電路1.新建PCB工程并啟動(dòng)原理圖設(shè)計(jì)編輯器執(zhí)行菜單命令“文件”→“新建”→“工程”→“PCB工程”命令,命名為“核心控制器.PrjPcb”,保存工程。2.建立母圖文件執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,用于繪制母圖。重新命名為“核心控制器.SchDoc”,保存圖紙。圖4-4-4帶著方塊電路的鼠標(biāo)狀態(tài)4.3.2自上而下設(shè)計(jì)層次電路項(xiàng)目4繪制數(shù)據(jù)采集器電路1.新建PCB工程并啟動(dòng)原理項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-5“方塊符號(hào)”對(duì)話(huà)框圖4-4-6方塊電路圖圖4-4-7“方塊符號(hào)文件名”對(duì)話(huà)框圖4-4-8在母圖中放置的方塊電路3.繪制母圖(1)依次放置各模塊的圖紙符號(hào)。在原理圖編輯環(huán)境下,單擊布線(xiàn)工具欄中的圖標(biāo),或者執(zhí)行“放置”→“圖表符”命令。此時(shí)光標(biāo)變?yōu)槭中危е鴪D紙符號(hào)(方塊電路)出現(xiàn)在工作窗口中,如圖4-4-4所示。項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-5“方塊符號(hào)”對(duì)項(xiàng)目4繪制數(shù)據(jù)采集器電路
圖4-4-9放置方塊電路的圖紙入口圖4-4-10“方塊入口”對(duì)話(huà)框(2)繪制方塊電路圖的出入口(3)連接方塊電路圖4-4-13完成后的母圖項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-9放置項(xiàng)目4繪制數(shù)據(jù)采集器電路4.生成并編輯子圖圖4-4-14Power模塊的子圖圖4-4-15由方塊電路生成的“Process.SchDoc”子圖的端口圖4-4-16Process模塊的子圖項(xiàng)目4繪制數(shù)據(jù)采集器電路4.生成并編輯子圖圖4-4-項(xiàng)目4繪制數(shù)據(jù)采集器電路5.生成層次結(jié)構(gòu)圖4-4-19層次結(jié)構(gòu)1.新建PCB工程并啟動(dòng)原理圖設(shè)計(jì)編輯器2.編輯子圖文件(1)繪制Process模塊執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,重新命名為“Process.SchDoc”,保存圖紙,在原理圖上放置元件并連線(xiàn),完成后的子圖如圖4-4-16所示。4.3.3自下而上設(shè)計(jì)層次電路項(xiàng)目4繪制數(shù)據(jù)采集器電路5.生成層次結(jié)構(gòu)圖4-4-1項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-17Input模塊的子圖圖4-4-18
Output模塊的子圖(2)繪制其他模塊選擇“文件”→“新建”→“原理圖”命令,新建原理圖文件。用同樣的方法繪制分別繪制Power模塊的子圖、Input模塊的子圖以及Output模塊的子圖。完成后,如圖4-4-14、圖4-4-17和圖4-4-18所示。項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-17Input模3.由子圖文件生成方塊電路(1)執(zhí)行菜單命令“設(shè)計(jì)”→“HDL文件或圖紙生成圖表符”,出現(xiàn)如圖4-4-20所示的選擇待繪文件對(duì)話(huà)框。圖4-4-20選擇待繪制文件對(duì)話(huà)框(2)選擇想要生成方塊電路的文件Process模塊,單擊“確定”按鈕,此時(shí)系統(tǒng)會(huì)自動(dòng)生成如圖4-4-21所示的方塊電路。在圖紙適當(dāng)位置單擊鼠標(biāo)左鍵放置該方塊電路。圖4-4-21由Process模塊生成的方塊電路項(xiàng)目4繪制數(shù)據(jù)采集器電路3.由子圖文件生成方塊電路圖4-4-20選擇待繪制文件(3)選擇“設(shè)計(jì)”→“HDL文件或圖紙生成圖表符”命令,用同樣的方法生成其余三個(gè)方塊電路。(4)調(diào)整端口的位置以方便連線(xiàn),將相同名稱(chēng)的端口連接起來(lái)。若端口為總線(xiàn)端口,就要用總線(xiàn)連接,并放置網(wǎng)絡(luò)標(biāo)識(shí)。連線(xiàn)后的母圖如圖4-4-22所示。圖4-4-22。圖4-4-22母圖電路項(xiàng)目4繪制數(shù)據(jù)采集器電路(3)選擇“設(shè)計(jì)”→“HDL文件或圖紙生成圖4.生成層次結(jié)構(gòu)(1)執(zhí)行菜單命令“工程”→“CompilePCB核心控制器.PrjPcb”,或者在項(xiàng)目面板中選擇“Projects”→“CompilePCB核心控制器.PrjPcb”來(lái)編譯項(xiàng)目,編譯后生成層次結(jié)構(gòu)。(2)執(zhí)行菜單命令“報(bào)告”→“ReportProjectHierarchy”,系統(tǒng)就會(huì)生成設(shè)計(jì)層次報(bào)表“核心控制器.REP”文檔,并自動(dòng)添加到當(dāng)前工程中,如圖4-4-23所示。項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-23系統(tǒng)生成設(shè)計(jì)層次報(bào)表文檔4.生成層次結(jié)構(gòu)項(xiàng)目4繪制數(shù)據(jù)采集器電路圖4-4-2項(xiàng)目4繪制數(shù)據(jù)采集器電路(3)雙擊打開(kāi)該文件,如圖4-4-24所示。從圖4-4-24可知,生成的報(bào)表中包含了本工程的原理圖之間的相互層次關(guān)系。
圖4-4-24層次報(bào)表5.修改錯(cuò)誤編譯項(xiàng)目后,系統(tǒng)生成編譯信息(message),如圖4-4-25所示。圖4-4-25編譯信息項(xiàng)目4繪制數(shù)據(jù)采集器電路(3)雙擊打開(kāi)該文件,如圖4-項(xiàng)目4繪制數(shù)據(jù)采集器電路1.設(shè)計(jì)管理器切換原理圖層次2.從母圖切換到子圖3.從子圖切換到母圖1.新建工程執(zhí)行菜單命令“文件”→“新建”→“工程”→“PCB工程”命令,命名為“核心控制器.PrjPcb”,保存工程。2.利用自下而上的方式繪制層次電路(1)繪制子圖按照表4-4-1以及圖4-4-1放置元件,并相應(yīng)設(shè)置各元件參數(shù)。表4-4-1工程元件清單DesignatorLibRefFootprintCommentQuantityC1~C3,C4,C6CapRAD-0.30.1uF5C5,C7,C8CapRAD-0.30.01uF3C9~C11CapPol2POLAR0.810uF3D1DZenerDIODE-0.7DZener1J1~J7Header2HDR1X2Header27J8Phonejack3JACK/6-V3Phonejack31K1,K2Relay-SPSTMODULE4Relay-SPST2Q1~Q4NPNTO-226NPN4R1~R3Res2AXIAL-0.410K3R4~R8Res2AXIAL-0.41K5S1~S3SW-PBSPST-2SW-PB3U1SN54ALS04BJJ014SN54ALS04BJ1U2BellPIN2Bell1U3Optoisolator1DIP-4Optoisolator11U4VoltRegD2PAKVoltReg1U5DS87C520-WCLCERDIP40DS87C520-WCL1U6DM74ALS373NN20ADM74ALS373N1U7M27128A3F1FDIP28WM27128A3F11Y1XTALR38XTAL14.3.4層次原理圖的切換4.4任務(wù)實(shí)施項(xiàng)目4繪制數(shù)據(jù)采集器電路1.設(shè)計(jì)管理器切換原理圖層次項(xiàng)目4繪制數(shù)據(jù)采集器電路1)繪制Power模塊執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,重新命名為“Power.SchDoc”,保存圖紙,在原理圖上放置元件并連線(xiàn)。2)繪制Input模塊執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,重新命名為“Input.SchDoc”,保存圖紙,在原理圖上放置元件并連線(xiàn),完成后如圖4-4-17所示。Input模塊和Process模塊之間的連線(xiàn)主要有XIN1~XIN4、KEY1和KEY2信號(hào)。需要依次放置相應(yīng)的I/O端口,端口屬性設(shè)置可參照表格4-4-2。4.4任務(wù)實(shí)施表4-4-2Input模塊端口屬性名稱(chēng)類(lèi)型I/O類(lèi)型XIN1~XIN4RightOutputKEY1、KEY2RightOutput項(xiàng)目4繪制數(shù)據(jù)采集器電路1)繪制Power模塊4.43)繪制Process模塊執(zhí)行菜單命令“文件”→“新建”→“原理圖”命令,新建原理圖文件,重新命名為“Process.SchDoc”,保存圖紙,在原理圖上放置元件并連線(xiàn),完成后如圖4-4-16所示。Process模塊和Input模塊之間的連線(xiàn)主要有XIN1~XIN4、KEY1
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年L-乳酸合作協(xié)議書(shū)
- 八年級(jí)英語(yǔ)下冊(cè) Unit 4 單元綜合測(cè)試卷(人教河南版 2025年春)
- 2022高等教育自學(xué)考試《心理學(xué)》能力測(cè)試試題-含答案
- 2025年二手商鋪購(gòu)房合同格式版(2篇)
- 2025年五年級(jí)英語(yǔ)下學(xué)期工作總結(jié)(二篇)
- 2025年個(gè)人房屋租賃合同條款范文(2篇)
- 2025年五年級(jí)班主任工作總結(jié)例文(5篇)
- 2025年事業(yè)單位試用期勞動(dòng)合同樣本(2篇)
- 2025年五年級(jí)讀書(shū)活動(dòng)總結(jié)模版(二篇)
- 2025年個(gè)人房買(mǎi)賣(mài)合同范文(2篇)
- 2025年1月浙江省高考政治試卷(含答案)
- 教體局校車(chē)安全管理培訓(xùn)
- 湖北省十堰市城區(qū)2024-2025學(xué)年九年級(jí)上學(xué)期期末質(zhì)量檢測(cè)綜合物理試題(含答案)
- 導(dǎo)播理論知識(shí)培訓(xùn)班課件
- 空氣能安裝合同
- 電廠檢修安全培訓(xùn)課件
- 初二上冊(cè)的數(shù)學(xué)試卷
- 四大名繡課件-高一上學(xué)期中華傳統(tǒng)文化主題班會(huì)
- 起重機(jī)械生產(chǎn)單位題庫(kù)質(zhì)量安全員
- 高中生物選擇性必修1試題
- 電氣工程及其自動(dòng)化專(zhuān)業(yè)《畢業(yè)設(shè)計(jì)(論文)及答辯》教學(xué)大綱
評(píng)論
0/150
提交評(píng)論