![模電與數(shù)電課件_第1頁](http://file4.renrendoc.com/view/75ad2cd6c6f756ab612a8d0c177b3204/75ad2cd6c6f756ab612a8d0c177b32041.gif)
![模電與數(shù)電課件_第2頁](http://file4.renrendoc.com/view/75ad2cd6c6f756ab612a8d0c177b3204/75ad2cd6c6f756ab612a8d0c177b32042.gif)
![模電與數(shù)電課件_第3頁](http://file4.renrendoc.com/view/75ad2cd6c6f756ab612a8d0c177b3204/75ad2cd6c6f756ab612a8d0c177b32043.gif)
![模電與數(shù)電課件_第4頁](http://file4.renrendoc.com/view/75ad2cd6c6f756ab612a8d0c177b3204/75ad2cd6c6f756ab612a8d0c177b32044.gif)
![模電與數(shù)電課件_第5頁](http://file4.renrendoc.com/view/75ad2cd6c6f756ab612a8d0c177b3204/75ad2cd6c6f756ab612a8d0c177b32045.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
數(shù)字電路DigitalCircuits數(shù)字電路如果用模擬電路來表示Π到14位小數(shù)3.14159265358979,則幾乎是不可能的,因為制造公差、溫度、電源電壓、宇宙射線和其它電路的噪聲都會影響它。邏輯信號和門電路一個邏輯值,0或1,通常稱為一個二進制數(shù)字或bit,如果需要表示多于兩個值的時候,則可以用多個二進位來表示,例有n個二進位就能表示2n個值。物理現(xiàn)象中的兩個狀態(tài)都可以分別表示0或1。在CMOS和TTL電子邏輯線路中,有時用”低”或“高”來代替0或1。用LOW表示0,HIGH表示1,這種情況稱為正邏輯(positivelogic);相反用LOW表示1,而HIGH表示0,這種情況稱為負邏輯(negativelogic)。邏輯信號和門電路Ⅰ狀態(tài)狀態(tài)技術(shù)01技術(shù)01氣動邏輯低壓高壓PROM熔絲燒斷熔絲不燒繼電器邏輯斷開閉合磁泡存儲器無磁泡有磁泡CMOS0~1.5V3.5~5V磁盤/帶磁化”N”磁化”S”TTL0~0.8V2~5V聚合存儲器分子A態(tài)分子B態(tài)光纖光暗光亮光盤無凹坑*有凹坑*動態(tài)存儲器電容放電電容充電可擦寫光盤液晶態(tài)非晶態(tài)可擦存儲器電子俘獲電子釋放
在邏輯電路中,往往會忽略線路的電氣性質(zhì),而只考慮輸入和輸出間的邏輯關(guān)系。就把邏輯線路看成一個”黑箱”(不關(guān)心線路的具體構(gòu)成)。邏輯信號和門電路Ⅱ一個邏輯電路中,它的輸出僅僅取決于當(dāng)前的輸入,這種電路稱為組合電路(combinationalcircuit)。一個邏輯電路它的輸入端的個數(shù)總是有限的,輸入的取值要么是0,要么是1,而且輸出的取值也是要么是0,要么是1,所以就可以把輸入所有可能取值的組合,及其相應(yīng)的輸出取值都列成一張表,這張表稱為真值表(truthtable)。例表3-2。XYZF00000011010001101000101011011111邏輯信號和門電路Ⅲ最基本的門電路有三種:與(AND)、或(OR)和非(NOT)。AND門:輸出為1,當(dāng)且僅當(dāng)所有輸入都為1。OR門:輸出為1,當(dāng)且僅當(dāng)有一個或多個為1。NOT門:也稱反相器(inverter),輸出值和輸入值相反。XYXORY000011101111XYXANDY000010100111XNOTX0110邏輯信號和門電路Ⅳ反相器用這樣的符號表示,其表示反相的是那個小圈(inversionbubble)小圈加到與門上,此門將成為與非門(NAND);小圈加到或門上,此門將成為或非門(NOR);XYXNANDY001011101110XYXNORY001010100110NAND門:輸出為0,當(dāng)且僅當(dāng)所有的輸入為1。NOR門:輸出為0,當(dāng)且僅當(dāng)有一個或多個輸入為1。邏輯信號和門電路Ⅴ圖3-4是真值表3-2的相應(yīng)的線路。該線路的邏輯表達式:F=X·Y+X’·Y’·Z真值表、線路圖和邏輯表達式表示的是同一個線路。圖3-5是上述線路的時間圖,表示了輸入信號X、Y和Z,與相應(yīng)的輸出信號F之間的時間上的關(guān)系。當(dāng)X=1且Y=1時,F(xiàn)=1;或者當(dāng)X=0且Y=0且Z=1時,F(xiàn)=1。但F=1的時間比X=1且Y=1的時間要稍微晚一些,這說明線路本身有延遲。其余F=1的情況也是如此。當(dāng)不是X=1且Y=1或X=0且Y=0且Z=1,則F=0。邏輯家族邏輯線路在30年代是用繼電器,40年代用電子管,50年代用晶體管,60年代開始用集成電路。集成電路分兩大類:一類是雙極型的TTL電路(transistor-transistorlogic);另一類是場效應(yīng)的MOS電路(metal_oxidesemiconductorfield-effecttransistor),目前MOS電路中主要是指CMOS(complementaryMOS)。CMOS邏輯ⅠCMOS的邏輯電平典型的CMOS邏輯線路的電源是5V。邏輯0(LOW)是0~1.5V;邏輯1(HIGH)是3.5~5V。而且不希望信號出現(xiàn)在1.5~3.5V的范圍內(nèi),除非信號在轉(zhuǎn)換的過程中經(jīng)過這個區(qū)域。參看圖3-6。MOS晶體管一個MOS晶體管可以等效為一個壓控電阻,如圖3-7,在邏輯電路中,這個電阻要么很大(晶體管截止);要么很小(晶體管導(dǎo)通)。這里有兩種類型的MOS晶體管,n-溝道(n-channel)和p-溝道(p-channel)CMOS邏輯Ⅱ左圖是圖3-8,它表示NMOS的線路符號。正常情況下,Vgs是正的(≧0),隨著Vgs的增加,漏源之間的等效電阻Rds隨之變小。當(dāng)Vgs=0時,Rds非常大,至少1MΩ;當(dāng)Vgs增加時,Rds可以變得非常小,例如變成10Ω。左圖是圖3-9,它表示PMOS的線路符號。正常情況下,Vgs是負的(≦0),隨著Vgs的減少,漏源之間的等效電阻Rds隨之變小。當(dāng)Vgs=0時,Rds非常大,至少1MΩ,因此流過漏源間的電流只有1μA,該電流稱為泄漏電流;當(dāng)Vgs變負減少時,Rds可以變得非常小,例如變成10Ω。CMOS反相器線路ⅠNMOS和PMOS可以組合在一起形成CMOS邏輯。最簡單的CMOS線路是反相器,只要一個NMOS管和一個PMOS管,如左圖(圖3-10)。它的電源是VDD,典型的范圍是2~6V,為了和TTL線路兼容,一般取5V。輸入電壓為0.0V時,NMOS管截止(它的Vgs=0V);但對于PMOS,它的Vgs=-5V,因此PMOS管通導(dǎo),它的等效電阻非常小,電源電壓是5V,于是輸出電壓為5V。輸入電壓為5.0V時,NMOS管通導(dǎo)(它的Vgs=+5V);但對于PMOS,它的Vgs=0V,因此PMOS管截止。由于NMOS的等效電阻是非常小的(輸出端和地之間),于是輸出電壓是0V。VINQ1Q2VOUT0.0(L)offON5.0(H)5.0(H)ONoff0.0(L)CMOS反相器線路Ⅱ另一種解釋CMOS反相器工作原理的方法是用開關(guān)的方式,參看圖3-11。圖(a)說明當(dāng)輸入電壓為低電平時,NMOS為開路,PMOS為短路,輸出電壓為電源電壓;圖(b)說明當(dāng)輸入電壓為高電平時,NMOS為短路,PMOS為開路,輸出電壓為地電平。左圖(圖3-12)是CMOS反相器的開關(guān)表示法。Q1是NMOS當(dāng)一個HIGH電壓加到它的柵極時,Q1通導(dǎo),電流從漏極流向源極,它表示了正特性;Q2是相反的特性,當(dāng)一個LOW電壓加到它的柵極時,Q2通導(dǎo),為了表示這種相反的特性,因此在它的柵極上加一個inversionbubble(小圈)。CMOS的與非和或非門ⅠCMOS可以構(gòu)成與非門和或非門。一個k-輸入的門要用k個NOMS管和k個PMOS管。圖3-13表示一個2輸入的NAND門,當(dāng)輸入中有一個是LOW,PMOS的Q2或Q4通導(dǎo),使VDD和Z之間是低阻抗;而NMOS的Q1或Q3截止,使Z和地之間是高阻抗。因而輸出電壓為HIGH。當(dāng)輸入都是HIGH時,PMOS的Q2和Q4都截止,使VDD和Z之間是高阻抗;而NMOS的Q1和Q3都通導(dǎo),使Z和地之間是低阻抗。因而輸出電壓為LOW。圖3-14是用開關(guān)方式來解釋2輸入的NAND門,結(jié)論和用阻抗的解釋是一樣的。ABQ1Q2Q3Q4ZLLoffONoffONHLHoffONONoffHHLONoffoffONHHHONoffONoffLCMOS的與非和或非門Ⅱ圖3-15表示一個2輸入的NOR門,當(dāng)輸入都是LOW,PMOS的Q2和Q4都通導(dǎo),使VDD和Z之間是低阻抗;而NMOS的Q1和Q3都截止,使Z和地之間是高阻抗。因而輸出電壓為HIGH。當(dāng)輸入中有一個是HIGH時,PMOS的Q2或Q4截止,使VDD和Z之間是高阻抗;而NMOS的Q1或Q3通導(dǎo),使Z和地之間是低阻抗。因而輸出電壓為LOW。ABQ1Q2Q3Q4ZLLoffONoffONHLHoffONONoffLHLONoffoffONLHHONoffONoffL圖3-16是3輸入的NAND門及它的功能表。扇入(Fanin)門電路允許的輸入端的數(shù)目,稱為該門電路的扇入系數(shù)。典型門電路的扇入系數(shù)對NOR為4,對NAND為6。門電路輸入端的增加,會使串聯(lián)的MOS管的總的等效電阻增加,會使輸出電壓偏離電源電壓或地電平。為了構(gòu)成一個8輸入的NAND門,可以像圖3-17那樣,用兩個4輸入的NAND門,一個2輸入的NOR門和一個反相器組合成一個8輸入的NAND門。它的延遲比8輸入NAND門要小。同相門在CMOS線路中,最簡單門的是反相器,其次是與非門和或非門。這個”非”功能是”免費”的,為了去掉這個”非”功能,要增加另一個非門。CMOS的同相緩沖器,與門和或門都是在相應(yīng)的反相器,與非門和或非門的輸出端再增加一個反相器。圖3-18是同相緩沖器,圖3-19是2輸入的與門AQ1Q2Q3Q4ZLoffONONoffLHONoffoffONHABQ1Q2Q3Q4Q5Q6ZLLoffONoffONONoffLLHoffONONoffONoffLHLONoffoffONONoffLHHONoffONoffoffONHCMOS的與-或-非門和或-與-非門CMOS電路較容易實現(xiàn)兩級邏輯功能。如在圖3-20中,是兩路-2輸入的與-或-非門電路。它的功能表在圖3-20(b)中,它的邏輯圖在圖3-21中。在圖3-22中,是兩路-2輸入的或-與-非門電路。它的功能表在圖3-22(b)中,它的邏輯圖在圖3-23中。與-或-非門(AOI)和或-與-非門(OAI)的結(jié)構(gòu)和NAND或NOR是一樣的,用一級的延遲完成兩級邏輯操作,但設(shè)計人員一般不直接使用AOI或OAI來設(shè)計線路,而HDL綜合工具能把AND/OR邏輯轉(zhuǎn)換成AOI門。CMOS電路的電氣特性Ⅰ概況邏輯電壓電平:LOW信號和HIGH信號都規(guī)定有一定的范圍,輸入信號在此范圍內(nèi),CMOS線路才能產(chǎn)生正確的輸出,才能和其他CMOS電路兼容,才能和例如TTL線路互連。直流噪音邊界:開門電平Von:使輸出電平達到最高低電平的輸入高電平;關(guān)門電平Voff:使輸出電平達到最低高電平的輸入低電平。扇出(fanout):一個門的輸出端所能連接的下一級門輸入端的個數(shù)。速度:它取決于從LOW變成HIGH及從HIGH變成LOW的時間。它和線路本身的結(jié)構(gòu)有關(guān),也與負載有關(guān)。速度和兩個概念有關(guān),躍遷時間及傳輸延遲(參看圖3-5)。CMOS電路的電氣特性Ⅱ功耗:CMOS的功耗和若干因素有關(guān),例如它的結(jié)構(gòu),輸入信號,它的負載以及LOW與HIGH之間的變化頻度。噪音:宇宙射線附近機床的磁場電源的擾動邏輯線路本身的開關(guān)動作靜電放電:您觸摸了CMOS芯片。漏極開路輸出:某些CMOS輸出忽略p-channel管的通導(dǎo)的等效小電阻。三態(tài)輸出:某些CMOS有三個狀態(tài),LOW、HIGH和高阻抗。三態(tài)門的輸出端允許接在一起(一般的CMOS線路不允許輸出端連接在一起),用以構(gòu)成總線(Bus)。數(shù)據(jù)一覽表和詳細說明表3-3是CMOS中54/74HC00系列的4
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 大理石瓷磚購銷合同
- 購房抵押合同
- 宣傳片拍攝合同
- 公司股權(quán)轉(zhuǎn)讓協(xié)議合同書
- 即時適應(yīng)性干預(yù)在身體活動促進中應(yīng)用的范圍綜述
- 植保無人機飛行參數(shù)對油茶授粉霧滴沉積分布及坐果率的影響
- 2025年昌都貨運從業(yè)資格證好考嗎
- 2025年粵教滬科版九年級地理上冊階段測試試卷
- 智能家居產(chǎn)品合作開發(fā)合同(2篇)
- 2025年宜賓職業(yè)技術(shù)學(xué)院高職單招語文2018-2024歷年參考題庫頻考點含答案解析
- 華為HCIA-Storage H13-629考試練習(xí)題
- 遼寧省撫順五十中學(xué)2024屆中考化學(xué)全真模擬試卷含解析
- 2024年中國科學(xué)技術(shù)大學(xué)少年創(chuàng)新班數(shù)學(xué)試題真題(答案詳解)
- 煤礦復(fù)工復(fù)產(chǎn)培訓(xùn)課件
- 三年級上冊口算題卡每日一練
- 《性激素臨床應(yīng)用》課件
- 眼科疾病與視覺健康
- 2024年九省聯(lián)考高考數(shù)學(xué)卷試題真題答案詳解(精校打?。?/a>
- 洗滌塔操作說明
- 繪本分享《狐貍打獵人》
- 撤銷因私出國(境)登記備案國家工作人員通知書
評論
0/150
提交評論