模擬電子第三章課件_第1頁
模擬電子第三章課件_第2頁
模擬電子第三章課件_第3頁
模擬電子第三章課件_第4頁
模擬電子第三章課件_第5頁
已閱讀5頁,還剩79頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

第3章集成邏輯門電路一、邏輯門電路二、數(shù)字集成電路的分類三、本章內(nèi)容3.1分立元件門電路一、二極管“與門”電路二、二極管“或門”電路三、“非”門電路(反相器)13.2TTL門電路一、典型TTL與非門二、改進型TTL與非門三、其它類型的TTL門電路3.4CMOS門電路一、CMOS反相器二、其它類型的CMOS電路2第3章集成邏輯門電路(1)掌握雙極性晶體管和MOS管的開關特性和有關參數(shù)。(2)了解TTL、CMOS基本邏輯門的功能和主要外部電氣特性。3二、數(shù)字集成電路的分類1.按集成度SSIMSILSIVLSI574/54AC/ACT2.按制造工藝雙極型TTLECLI2LMOS型PMOSNMOSCMOS400054/74AS54/7454/74H54/74S54/74LS54/74ALS54/74HC/HCT54/74FASTBi-CMOS型63.1分立元件門電路結論:F=AB一、二極管“與門”電路二極管為理想的0V邏輯03V邏輯13V0ABF12V二極管“與門”電路7三、“非”門電路(反相器)1.三極管開關特性(1)截止條件:e結反偏,c結反偏(2)飽和條件:e結正偏,c結正偏;在數(shù)字電路中,只利用截止區(qū)(關態(tài))和飽和區(qū)(開態(tài))ton、toff限制了電路的最高工作速度。(3)三極管瞬時開關特性ton(開啟時間)、toff(關閉時間)92.三極管反相器(1)工作原理結論:P=A1AF(b)邏輯符號R1VccF(uO)(+12V)VD(+3V)-VBB(-12V)A(u1)iBiCRCDR23.4V0.2V(a)電路圖3.1.4三極管反相器電路(2)負載能力灌電流負載拉電流負載103.2TTL門電路一、典型TTL與非門1.電路結構:輸入級、中間級、輸出級2.工作原理:設UIH=3.4VUIL=0.2VUon=0.7VVCC=5V結論:Y=AB(1)A=B=1,(2)A=0,B=1,Y=0開態(tài)Y=1關態(tài)(3)A=1,B=0,Y=1關態(tài)(4)A=0,B=0,Y=1關態(tài)11(2)輸入特性iI/mAO-0.5-1.0-1.5-2.0-1.0-0.50.51.01.52.0uI/V1.4(a)輸入特性uIVccuO&V+_mAiI(b)測試電路圖3.2.5輸入特性曲線①輸入短路電流:IIS=-1.07mA②輸入漏電流:IIH=IB1(<0.01)約為40A2個或2個以上輸入端并聯(lián)時,輸入電流如何?13(3)輸入負載特性①當uI<1.3V時,T5截止

T2截止或T2導通,但忽略其分流作用,因其處于放大狀態(tài)。②當uI=1.4V時,T5導通,箝位于1.4V③穩(wěn)定輸出高電平,則RI

0.91①④穩(wěn)定輸出低電平,則RI

2.5(此時uI=1.4V)14⑤&“1”直流5V檔內(nèi)阻20K5⑥多余輸入端的處理與信號端并接;經(jīng)一個電阻(大于1)接電源正極;接地。懸空引腳為1.4V左右15③扇入系數(shù):NI④扇出系數(shù):NO從輸出特性曲線能看出允許的最大拉電流和灌電流。(如高電平≥2.4V;低電平≤0.4V)通常NO≥8。和,中較小的一個。17(5)動態(tài)特性①傳輸延遲tPHLtPLHuIuO圖3.2.11TTL與非門的傳輸延遲&uIuO1854/74系列,10ns左右1u0uI已知tpd=10nsuI/Vt3.40.20.1nsu0/Vt3.40.219二、改進型TTL與非門1.54H/74H系列圖3.2.1354H/74H系列與非門(54H/74H00)的電路結構(1)輸出級采用達林頓結構三極管;(2)降低電阻的阻值tpd≈6ns,但加大了電路的靜態(tài)功耗。減小了門電路輸出高電平時的輸出電阻。提高了三極管的開關速度使tpd

↓。212.54S/74S系列圖3.2.1454S/74S系列與非門(54S/74S00)的電路結構(1)引入抗飽和三極管。(2)引入有源泄放電路。tpd=3~5ns,電路的靜態(tài)功耗仍比較大。減輕三極管的飽和深度,使tpd

↓。加速T5的導通或截止,使tpd

↓。223.02.01.0O0.40.81.21.6uI/Vu0/V(b)電壓傳輸特性圖3.2.1454S/74S系列與非門(54S/74S00)的電路結構23表3.2.1不同系列TTL門電路的性能比較參數(shù)名稱TTL門電路系列名稱54/7454H/74H54S/74S54LS/74LStpd(ns)106410功耗/每門(mW)1022.5202pd(ns·mW)100135802025三、其它類型的TTL門電路典型TTL與非門的輸入、輸出特性仍適用1.TTL或非門2.TTL異或門

3.集電極開路的門電路(OC門)(1)引入OC門的原因①由于是推拉式輸出,輸出端不能直接并聯(lián),不能實現(xiàn)線與功能。26③不能直接驅動大電流、高電壓的負載。②輸出高電平是固定的,缺乏靈活性。(2)OC門①概念②邏輯符號③使用時,需外接電源和電阻27②只有一個OC門輸出低電平:IIL:負載門低電平輸入電流IG(max):OC門最大灌電流29③作驅動器(4)OC門的應用①線與②用于接口電路,實現(xiàn)TTLCMOS電平轉換304.三態(tài)輸出TTL門(TS門)(1)三態(tài)輸出與非門組成及工作原理(2)典型用途①構成總線結構②雙向數(shù)據(jù)傳輸三態(tài)門應用舉例-1三態(tài)門應用舉例-231第四節(jié)CMOS門電路CMOS門電路的特點:CMOS反相器(串聯(lián)互補)、CMOS傳輸門(并聯(lián)互補)是CMOS集成電路的基本組件。①制作工藝簡單,集成度高;②工作電源允許的變化范圍大,功耗低;③輸入阻抗高,扇出系數(shù)大;④抗干擾能力強。32一、CMOS反相器1.電路結構NMOS、PMOS管串聯(lián)互補。開啟電壓分別為UTN、UTP,為正常工作,要求:VDD>UTP+UTN2.工作原理3.電壓傳輸特性和電流轉移特性33靜態(tài)參數(shù)②③噪聲容限①UOL=0V,UOH=VDD

(電壓利用率高)在CC4000系列CMOS電路的性能指標中規(guī)定:在輸出高、低電平的變化不大于10%VDD的條件下,輸入信號低,高電平允許的最大變化量。344.加電后,CMOS器件輸入端不能懸空①輸入電位不定(此時輸入電位由保護二極管的反向電阻比來決定),從而破壞了電路的正常邏輯關系;②由于輸入阻抗高,易接受外界噪聲干擾,使電路產(chǎn)生誤動作;③極易使柵極感應靜電,造成柵擊穿。35二、其它類型的CMOS電路兩個反相器的負載管并聯(lián),驅動管串聯(lián)。1.CMOS與非門(1)電路結構(2)工作原理帶緩沖級的CMOS與非門362.CMOS或非門(1)電路結構兩個反相器的負載管串聯(lián),驅動管并聯(lián)。(2)工作原理帶緩沖級的CMOS或非門CMOS電路舉例-4373.CMOS雙向傳輸門(1)電路結構NMOS、PMOS管并聯(lián)互補。(2)工作原理CMOS電路舉例-538作業(yè)題3.93.113.163.43.53.63.1(a)3.23.339圖3.1.1三極管開關電路40圖3.1.2三極管截止和飽和時的等效電路41圖3.1.3三極管瞬時開關特性42tontoffuIuO43(a)灌電流負載等效圖圖3.1.5負載等效電路若ICS>ICM則若ICS<ICM則最大灌電流時:三極管處于臨界飽和且滿足ICM要求44圖3.1.5負載等效電路(iD=0)最大拉電流的確定:45(a)電路AF&B(b)邏輯符號圖3.2.1典型TTL與非門46圖3.2.2T1結構及輸入級邏輯等效電路4700.51.01.5uI/Vabcde3.02.01.0uO/VUT

(a)電壓傳輸特性uIVccuO&VV+_(b)測試電路圖3.2.3TTL與非門電壓傳輸特性48①ab段(截止區(qū))③cd段(轉折區(qū))閥值電壓(開啟電壓)UT=1.4V②bc段(線性區(qū))結論:UI=0.2V時,T1深飽和uI<0.6V,T1深飽和,uB2<0.7V,uO=3.4V0.6V<uI<1.3V,T2放大,T5截止1.3V<uI<1.5V,T2放大→飽和,T5放大→飽和④de段(飽和區(qū))結論:UI=3.4V時,T1倒置放大。1.5V<uI,T2、T5飽和,uO=0.2V00.51.01.5uI/Vabcde3.02.01.0uO/VUT

(a)電壓傳輸特性492.4UoffUon0.41.00uO/VuI/V3.02.02.52.01.51.00.5≥0.8V≤2.0V50UNHUNL10100.4V0.8VuIuO2.0V2.4V11uOuIG1G2圖3.2.4輸入端噪聲容限示意圖51定義時,只用一個輸入端,當有2個或2個以上輸入端并聯(lián)時,輸入電流如何?IIH2IIH&UIH&IIS1IIS252圖3.2.6輸入負載特性53圖3.2.6輸入負載特性uIRI(c)等效電路5455圖3.2.8uO=UOH時TTL與非門輸出特性(a)uO=UOH時輸出特性(b)拉電流負載示意56圖3.2.9uO=UOL時TTL與非門輸出特性(a)uO=UOL時輸出特性(b)灌電流負載示意57圖3.2.10TTL與非門的扇出58圖3.2.15抗飽和三極管59(a)電路BAVccR1R2R3R4T4T1T2T5Y(b)邏輯符號≥1BAY圖3.2.17TTL或非門電路60(a)電路圖3.2.18TTL異或門電路61BA(b)國標符號YBA(b)曾用符號Y圖3.2.18TTL異或門電路62Y&BA圖3.2.19推拉式輸出級并聯(lián)的情況Y1&DCY2YG1G2(a)63(a)電路&BA(b)國標符號YBA(c)曾用符號Y圖3.2.20集電極開路與非門的電路和圖形符號64圖3.2.21OC門輸出并聯(lián)的接法及邏輯圖65圖3.2.22RL(max)的確定66圖3.2.23RL(min)的確定67(a)控制端高電平有效BAVccT4T1T2T5YDP11ENEN&BA國標符號YENBA曾用符號YEN圖3.2.24三態(tài)與非門68BA曾用符號YEN(b)控制端低電平有效BAVccT4T1T2T5YDP1ENEN&BA國標符號YEN圖3.2.24三態(tài)與非門69圖3.2.25用三態(tài)門構成總線結構EN1A1G1EN1EN1A2G2EN2EN1AnGnENn…70圖3.2.26用三態(tài)門實現(xiàn)數(shù)據(jù)的雙向傳輸EN1D0ENEN1D1總線D0/D171例1寫出下圖電路的輸出表達式。EN1ABEN1F1&解:當B=0時,當B=1時,F(xiàn)=A;F=A。所以,F(xiàn)=AB+ABA1A0BF的卡諾圖72例2如下圖所示電路、及其輸入信號的波形,試畫出輸出信號P和G的電壓波形并寫出P的邏輯表達式。EN&ABP&CDGABCDGP解:當C=0時,當C=1時,P=AB+D。所以,P=ABC+DP=D;73(b)邏輯符號1AP圖3.4.1CMOS反相器設UTP=-3V,UTN=3V,VDD=10V。(1)UIL=0V(2)UIH=VDDT1、T2構成一種推拉式輸出。故輸出端不能并接實現(xiàn)“線與”功能。74圖3.4.2電壓傳輸特性和電流轉移特性uIiDABCDEF(b)電流轉移特性OuIVDDuOUTNABCDEFUTUTPVDDO(a)電壓傳輸特性75UNHUNL1010uIuOUOH(min)11uOuIG1G2輸入端噪聲容限示意圖UOL(max)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論