FPGA原理圖方式設計流程_第1頁
FPGA原理圖方式設計流程_第2頁
FPGA原理圖方式設計流程_第3頁
FPGA原理圖方式設計流程_第4頁
FPGA原理圖方式設計流程_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

/2QuartusII軟件的運用、開發(fā)板的運用 本章將通過3個完整的例子,一步一步的手把手的方式完成設計。完成這3個設計,并得到正確的結果,將會快速、有效的駕馭在AlteraQuartusII軟件環(huán)境下進行FPGA設計和開發(fā)的方法、流程,并熟識開發(fā)板的運用。2.1原理圖方式設計3-8譯碼器一、設計目的 1、通過設計一個3-8譯碼器,駕馭祝組合邏輯電路設計的方法。 2、初步了解QuartusII采納原理圖方式進行設計的流程。 3、初步駕馭FPGA開發(fā)的流程以及基本的設計方法、基本的仿真分析方法。二、設計原理三、設計內容四、設計步驟1、建立工程文件1)雙擊桌面上的QuartusII的圖標運行此軟件。起先界面2)選擇File下拉菜單中的NewProjectWizard,新建一個工程。如圖所示。新建工程向導3)點擊圖中的next進入工作書目。新建工程對話框4)第一個輸入框為工程書目輸入框,用來指定工程存放路徑,建議可依據自己須要更改路徑,若干脆運用默認路徑,可能造成默認書目下存放多個工程文件影響自己的設計,本步驟結束后系統(tǒng)會有提示(當然你可不必理睬,不會出現(xiàn)錯誤的)。其次個輸入框為工程名稱輸入框。第三個輸入框為頂層實體名稱輸入框,一般狀況下保證工程名稱和頂層實體名稱相同。設定完成后點擊next。指定工程路徑、名稱5)設計中須要包含的其它設計文件,在此對話框中不做任何修改,干脆點擊next。工程所需其它文件對話框6)在彈出的對話框中進行器件的選擇。在DeviceFamily框中選用CycloneII,然后在Availabledevice框中選擇EP2C35F484C8,點擊next進入下一步。器件選擇界面7)下面的對話框提示可以勾選其它的第三方EDA設計、仿真的工具,短暫不作任何選擇,在對話框中按默認選項,點擊next。第三方EDA工具選擇8)出現(xiàn)新建工程以前全部的設定信息后,點擊finish完成新建工程的建立。工程信息2、建立圖形設計文件1)在創(chuàng)建好設計工程后,選擇File下拉菜單中New菜單。工程下新建設計文件2)在New對話框中選擇DeviceDesignFiles頁下的BlockDiagram/SchematicFile,點擊OK,出現(xiàn)原理圖編輯窗口。建立BlockDiagram/SchematicFile原理圖編輯界面圖形編輯器3)在圖形編輯器窗口的工作區(qū)雙擊鼠標左鍵,或點擊圖中的符號工具按鈕,用鼠標點擊單元庫前面的“+”號,綻開元件庫,選擇所須要的元器件,點擊OK按鈕,所選的符號將顯現(xiàn)在圖形編輯器的工作區(qū)域。元件庫對話框選擇所需的元件用庫元件按原理圖完成設計設計好的原理圖頂層文件4)完成圖形編輯的輸入后,須要保存設計文件,該原理圖文件作為本設計的頂層文件,留意頂層文件的名稱要和工程名一樣。保存頂層文件對設計文件進行編譯點擊菜單欄中的Startcompiler按鈕進行設計文件的全編譯。假如文件有錯,在軟件的下方會提示錯誤的緣由和位置。整個編譯完成,軟件會提示編譯勝利。編譯對設計文件進行仿真1)創(chuàng)建一個波形文件,在File下拉菜單中選擇New,選取對話框的OtherFile標簽下的VectorWaveformFile,點擊OK,打開一個空的波形編輯器窗口。建立一個仿真波形文件波形文件設置界面2)加入輸入、輸出端口,在波形編輯器窗口的左邊端口名列表區(qū)雙擊,在彈出的菜單中選擇NodeFinder按鈕。InsertNodeorBus對話框3)出現(xiàn)NodeFinder界面后,在Filer列表中選擇Pins:all,點擊List,在NodeFinder窗口出現(xiàn)全部的信號名稱,點擊中間的“》”按鈕則SelectedNodes窗口下方出現(xiàn)被選擇的端口名稱,點擊OK。NodeFinder對話框NodeorBus其他設置(暫不設置時點擊OK)波形編輯器中已加入的端口5)制定輸入端口的邏輯電平改變,最終保存該仿真波形文件,文件名和工程名相同。波形編輯器工具欄編輯輸入端口波形保存波形文件6)進行仿真設置。在軟件中選擇Assignments下拉菜單下的setting吩咐,打開仿真器設置窗口。設置菜單選擇SimulatorSettings頁面下的simulatormode下的Funtional,即做功能仿真,(也可選擇simulatormode下的Timing,即做時序仿真,則下面的產生功能仿真網表文件可以跳過,干脆Startsimulation)然后點擊OK即可。仿真設置功能仿真(or時序仿真)設置然后產生功能仿真網表文件,選擇Processing下拉菜單下GenerateFunctionSimulation,產生功能

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論