參考概念復習題_第1頁
參考概念復習題_第2頁
參考概念復習題_第3頁
參考概念復習題_第4頁
參考概念復習題_第5頁
已閱讀5頁,還剩13頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

參考概念復習題概念題參考答案一、數制和碼制1.十進制數254.75的二進制編碼11111110.11,十六進制編碼FE.C。2.將〔459〕10(0111100011003

編成〔010********* 〕8421BCD,以下數中,哪個數最大D〔A、B、C、D〕。A111B、八進制110C101D1008進制數B〔A、B、C、D〕。A、128B、120C、912D、1A25.[N]補=10100101,則其[N]原=11011011。63100010002421C。A.01010101B.10000101C.10111011D.111010117.在計算機中進展加減運算時常承受D。AASCIIB原碼C反碼D補碼8.二進制小數-0.01101.1010。9.02形式,反碼有2形式,補碼有1形式。BCD碼中,有權碼有8421、2421、5211等,無權碼有格雷碼、余三碼,其中格雷碼是高牢靠性編碼。二、門電路CMOS“與非”門用的多余輸入端的處理方法有:A。A、接規(guī)律“1”B、接規(guī)律“0”C、懸空CMOSTTL門電路的功耗小(大、小)。TTLCMOS門電路速度快〔快、慢〕。一片與非門芯片具有三個三輸入端與非門,該芯片引腳數至少14〔14、16、18、20〕。三態(tài)門除了具有高電平和低電平兩種狀態(tài)外,還有第三種狀態(tài)叫高阻狀態(tài)。將2輸入端與非門當作非門使用時,則另一輸入端接1〔0,1〕;2輸入端或非門當作非門使用時,則另一輸入端接0〔0,1〕。74LS00是TTL電路〔TTL電路、CMOS電路〕。74HC00CMOS〔TTL電路、CMOS電路〕。TTL門電路主要外部特性參數有標稱電平、開門電平、關門電74LS0074HC00芯片,74LS00芯片速度更快。芯片54LS0074LS00相比,溫度范圍更寬。22上圖中,Y1=L,Y2=L。〔H=高電平、L=低電平〕以下真值表完成的規(guī)律函數為C。A、F=ABB、F=A-BC、F=A⊕BD、F=A+B23.X⊕0⊕1⊕1⊕1⊕0=。以下規(guī)律函數中,與AF=相等的是B。)(A11⊕=AF)(BAF=2⊙1)(C13?=AF)(D04+=AF三、規(guī)律函數化簡和冒險三變量A、B、C,最小項m0=1,m1=0,m2=0。x⊕0⊕1⊕0⊕1=x?!瞂是一位二進制數〕X(X1X2Y(Y1Y2X>Y的規(guī)律函數由函數構成的規(guī)律電路有〔有,無〕險象。消退方法。FAECDEAC=++構成的規(guī)律電路,〔有、無〕無規(guī)律冒險。說法“一個沒有冒險現(xiàn)象的規(guī)律表達式是最簡規(guī)律表達式”錯誤?!舱_、錯誤〕說法“用卡諾圖簡化規(guī)律函數時,從沒有多種入圈方式的最小1諾圈,這樣將不會產生多余圈”正確?!舱_、錯誤〕說法“卡諾圈中最小項對應1的個數應當為2的整數倍,如2、4、6(1)錯誤?!舱_、錯誤〕規(guī)律函數的表達方法有表達式、電路圖、真值表等。競爭冒險是由于門電路延時產生的。35.n1。四、組合規(guī)律電路常用MSI組合規(guī)律電路有編碼器、譯碼器、數據選擇器數值比較器、全加器等。說法“組合規(guī)律電路的輸出只和即時輸入有關,與過去的輸入和輸出無關”正確?!舱_、錯誤〕與門、或門和非門是組合規(guī)律電路的根本單元。奇偶校驗器只能檢測奇次〔奇次、偶次〕數據傳輸錯誤。承受偶校驗方法傳送8bit數據10110010,添加的校驗位為0〔01〕,假設承受奇校驗方法,添加的校驗位為1。數據選擇器的功能是C〔A、B、C、D〕。A、從兩路輸入信號中選一路輸出。B、把一路信號分時從幾路輸出。C、從多路輸入信號中選一路輸出。D、依據掌握信號,打算是輸出輸入信號,還是輸出處于高阻狀態(tài)。42.超前進位加法器與串行進位加法器相比,速度更快。假設要某共陰極數碼管顯示數字“3”,則abcdefg1111001〔0000000~1111111〕假設要某共陽極數碼管顯示數字“3”,則abcdefg為0000110〔0000000~1111111〕74LS138是3線-8線譯碼器,譯碼輸出為低電平有效,假設輸入A2A1A0=101110111118線-3線優(yōu)先編碼器74LS1487I的優(yōu)先級最高,74LS1480602==II1,輸出=012FFF00174138是譯碼器寫出F的表達式,F(xiàn)=。74153F1=。五、時序電路觸發(fā)器是時序規(guī)律電路的根本單元。就總體而言,主從觸發(fā)器在CP的一個變化周期中,它的狀態(tài)1次,抑制了空翻現(xiàn)象。C〔A、B、C、D〕抑制了空翻現(xiàn)象。AJK觸發(fā)器B、時鐘JK觸發(fā)器〔JK觸發(fā)器〕CJK觸發(fā)器DRS觸發(fā)器與主從觸發(fā)器相比,邊沿觸發(fā)器抗干擾性能更好。集成JK觸發(fā)器芯片某管腳標記為DR,DR是強制復位端。當電路正常工JK信號的狀態(tài)來掌握輸出狀態(tài)時,必需使DR為高電平。觸發(fā)器按構造可分為根本觸發(fā)器、鐘控觸發(fā)器、主從觸發(fā)器、邊沿觸發(fā)器等。RS觸發(fā)器、JK觸發(fā)器、D觸發(fā)器、T觸發(fā)器等。JK觸發(fā)器的狀態(tài)由Qn=0轉換到Qn+1=1,J和KA〔A、B、C、D〕。A、1XB、0XC、X1D、X0(X10)要設計一個14進制加法計數器,該電路至少需要4個觸發(fā)器。時序電路的規(guī)律功能可以用特征方程、驅動方程、狀態(tài)圖、時序圖等方式描述。請列舉三種常用集成時序規(guī)律部件計數器、存放器、節(jié)拍發(fā)生器。兩片十進制計數器級聯(lián)后,最多可構成100進制計數器。狀態(tài)編碼時,狀態(tài)表中消滅次數最多的次態(tài)應安排規(guī)律0〔0、1〕。異步時序電路中,觸發(fā)器狀態(tài)的變化不是〔是、不是〕同時發(fā)生的。異步時序電路分為脈沖異步時序電路和電位異步時序電路。設計某同步時序電路,狀態(tài)簡化后有9個狀態(tài),狀態(tài)編碼需要4制數,電路實現(xiàn)時需要4個觸發(fā)器。4個D觸發(fā)器構成,它最多可以存放4位二進制數。某密碼箱輸入1011001序列后,密碼鎖開,設計密碼鎖開關掌握電路,原始狀態(tài)圖有7個狀態(tài)。用274161〔16〕最多能構成模256的計數器。下面哪種說法正確B〔A、B、C〕。A、同樣的輸入,對于RS邊沿觸發(fā)器與RS主從觸發(fā)器,輸出狀態(tài)一樣。B、同樣的輸入,對于RS邊沿觸發(fā)器與RS主從觸發(fā)器,輸出狀態(tài)未必一樣。C、同樣的輸入,對于RS時鐘觸發(fā)器與RS主從觸發(fā)器,輸出狀態(tài)一樣。圖示電路是〔同步時序電路,異步時序電路〕異步時序電路。如下電路是模11的同步加法計數器。某同步時序電路,狀態(tài)轉移圖如下圖,其功能是具有自啟動功能的模5二進制加法同步計數器。IN/OUT某同步時序電路,狀態(tài)轉移圖如下圖,其功能是111設計同步時序電路時,必需簡化狀態(tài),假設不化簡,將得不到正確的電路圖。這種說法錯誤〔正確、錯誤〕。某自動飲料售賣機連續(xù)投入兩個一元硬幣時,給出一瓶飲料,給飲料掌握信號應當用時序規(guī)律電路〔組合規(guī)律電路、時序規(guī)律電路〕產生。某密碼箱當連續(xù)按兩次“1”鍵,再按一次“2”鍵時,密碼箱翻開,密碼箱開鎖掌握信號應當用時序規(guī)律電路〔組合規(guī)律電路、時序規(guī)律電路〕產生。以下電路中,實現(xiàn)規(guī)律功能nnQQ=+1BD。)(A)(C(D)77A〔ABCD〕。A、依題意畫出狀態(tài)轉換圖,列狀態(tài)表,簡化狀態(tài)表,狀態(tài)編碼,畫鼓勵和輸出卡諾圖,得到鼓勵函數和輸出函數表達式,依據鼓勵函數和輸出函數表達式畫電路圖。B、依題意畫出狀態(tài)轉換圖,列狀態(tài)表,狀態(tài)編碼,簡化狀態(tài)表,畫鼓勵和輸出卡諾圖,得到鼓勵函數和輸出函數表達式,依據鼓勵函數和輸出函數表達式畫電路圖。C、依題意畫出狀態(tài)轉換圖,進展狀態(tài)編碼,畫電路圖,得到鼓勵函數和輸出函數表達式。D、依題意畫出狀態(tài)轉換圖,簡化狀態(tài)圖,得到鼓勵函數和輸出函數表達式,進行狀態(tài)編碼,畫電路圖。CPQCPQCPQ0CP某移位存放器的時鐘脈沖頻率為100KHZ,欲將存放在該存放器中的數左移8位,完成該操作需要B時間。A.10μSB.80μSC.100μSD.800ms移位存放器74LS1941個CP周期后,=0123QQQQ2CP周期后,=0123QQQQ。第3個CP周期后,=0123QQQQ。第4個CP周期后,=0123QQQQ。如下電路是模10的同步加法計數器。狀態(tài)編碼方案不是唯一的,獨立的狀態(tài)編碼方案不是〔是,不是〕唯一的。六、存儲器和可編程器件CY7C128A-15的容量211字節(jié),數據寬度為8位。屬于RAM。〔RAM、ROM〕。依據寫入的方式不同,只讀存儲器 ROM分為MROM,PROM,EPROM,E2PROM〔EEPROM〕。動態(tài)MOS存儲單元〔DRAM〕是利用電容存儲信息的,為不喪失信息,必需定期刷,所以DRAM工作時必需輔以刷電路。85.EEPROMROM。用ROM實現(xiàn)的規(guī)律函數如上圖右所示,寫出規(guī)律函數〔不要化簡〕。。某存儲器有10條地址線和8條數據線,該儲存器的容量是210字節(jié)。存儲器的地址譯碼器和存儲矩陣分別由與陣列和或陣列組成。寫出規(guī)律函數F3,F(xiàn)0的表達式F0=F3=用16片8K*116K*891.4片16K*8bit存儲芯片組成64K字節(jié)的存儲器,存儲器地址空間為〔最低地址〕0000,0000,0000,0000~1111,1111,1111,1111〔最高地址〕??删幊桃?guī)律器件有PLA、PAL、GAL、FPGA等種類。ROM可以〔可以,不行以〕實現(xiàn)規(guī)律函數。GAL與陣列可編程,或陣列固定,輸出可組態(tài)。全部的可編程器件與陣列均可編程。RAMDRAM和SRAM等種類。存儲器必需有掌握線、地址線和數據線。七、其他規(guī)律功能可由用戶依據自己的需要來設計并通過編程實現(xiàn)的器件是PLD。〔組合規(guī)律器件、時序規(guī)律器件、A/D、D/A、PLD〕99.74LS00芯片應用時,電源引腳應接A〔A、B、C、D〕。A、5VB、10VC、12VD、220V100.做數字電路試驗時,C〔A、B、C、D〕。A、開電源時:先開試驗箱的電源,再開芯片工作電源〔如+5V〕;關電源時:先關試驗箱的電源,再關芯片工作電源〔如+5V〕。B、開電源時:先開芯片工作電源〔如+5V〕,再開試驗箱的電源;關電源時:先關試驗箱的電源,再關芯片工作電源〔如+5V〕。C、開電源時:先開試驗箱的電源,再開芯片工作電源〔如+5V〕;關電源時:先關芯片工作電源〔如+5V〕,再關試驗箱的電源。D、開電源時:先開芯片工作電源〔如+5V〕,再開試驗箱的電源;關電源時:先關芯片工作電源〔如+5V〕,再關試驗箱的電源。101.推斷門電路芯片引腳號,D〔A、B、C、D〕。A1腳的引腳就是1腳。B1腳的引腳就是1腳。C1腳的引腳就是1腳。D1腳的引腳就是1腳。102.A/D103.數字電路的開發(fā)步驟是:B〔A、B、C、D〕。A、購置元器件,再進展仿真試驗,然后制作印刷電路板,最終把器件焊接到電路板上,進展調試。B、進展仿真試驗,再購置元器件,然后制作印刷電路板,最終把器件焊接到電路板上,進展調試。C、制作印刷電路板,再購置元器件,然后進展仿真試驗,最終把器件焊接到電路板上,進展調試。D、制作印刷電路板,再購置元器件,然后把器件焊接到電路板上,進展調試。最終進展仿真試驗。104.“對于電路仿真試驗,觀看試驗結果時,只能看波形,發(fā)光元件不能模擬發(fā)光,發(fā)聲元件不能模擬發(fā)出聲音”,這種說法錯〔對、錯〕。105.“對于電路仿真試驗,數字規(guī)律器件引腳號和真實器件引腳號不相對應”,這種說法錯〔對、錯〕。數字規(guī)律課程主要內容有規(guī)律函數簡化、組合規(guī)律電路的分析與設計、時序規(guī)律電路分析與設計、存儲器和可編程器件、〔常用中大規(guī)模集成電路與應用〕。電路仿真時,通過修改元件屬性可以轉變元件值。試驗時,TTL芯片發(fā)燙,不行能的緣由是D。A、插反芯片B、電源使用12VC、電源與地短路D4V用與非門實現(xiàn)規(guī)律函數F=AB+CD,規(guī)律函數應當改成F=。將84213碼,應當使用A。〔A、B〕A、組合規(guī)律電路B、時序規(guī)律電路LSID/A指的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論