齊魯師范學(xué)院《計(jì)算機(jī)基礎(chǔ)》2019-2020期末試卷_第1頁
齊魯師范學(xué)院《計(jì)算機(jī)基礎(chǔ)》2019-2020期末試卷_第2頁
齊魯師范學(xué)院《計(jì)算機(jī)基礎(chǔ)》2019-2020期末試卷_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

學(xué)院 學(xué)院專業(yè)班級(jí)姓名:學(xué)號(hào):座號(hào):———————————密———————————————封———————————————線————————————第一學(xué)期期末試卷一二三四五總分1.將十進(jìn)制數(shù)53轉(zhuǎn)換成二進(jìn)制數(shù)是,轉(zhuǎn)換成八進(jìn)制數(shù)是,轉(zhuǎn)換成十六進(jìn)制數(shù)是。2.8421碼10000101對(duì)應(yīng)的十進(jìn)制數(shù)為,將余3碼11001001轉(zhuǎn)換成8421碼可表示為。3.已知信息碼為(1111101)2,按照偶校驗(yàn)約定進(jìn)行數(shù)據(jù)發(fā)送時(shí),校驗(yàn)位的值是,按照奇校驗(yàn)約定進(jìn)行數(shù)據(jù)發(fā)送時(shí),校驗(yàn)位的值是。4、(43)10的8位二進(jìn)制原碼表示為,其反碼表示為,其補(bǔ)碼表示為。5.時(shí)序電路按照其觸發(fā)器是否有統(tǒng)一的時(shí)鐘控制分為時(shí)序電路和時(shí)序電路。6.對(duì)多變量“異或”電路,用“0”、“1”代替各變量,可得:奇數(shù)個(gè)“1”相異或結(jié)果為,偶數(shù)個(gè)“1”相異或結(jié)果為。 7.邏輯函數(shù)F(A,B,C)=A.C+A.B的對(duì)偶函數(shù)為,其反函數(shù)為 ,其最小項(xiàng)表達(dá)式為。8.判斷一個(gè)電路是否可能產(chǎn)生險(xiǎn)象的方法有判別法和判別法。9.三態(tài)門的輸出端有三種可能出現(xiàn)的狀態(tài),即邏輯0、邏輯1及狀態(tài)。1.邏輯函數(shù)的表示方法中具有唯一性的是。()(A)表達(dá)式(B)邏輯圖(C)真值表(D)以上都具有(A)可編程陣列邏輯(B)可編程邏輯陣列(C)通用可編程邏輯陣列(D)靜態(tài)隨機(jī)存取存儲(chǔ)器3.以下表達(dá)式中符合邏輯運(yùn)算法則的是。() 2(B)14.只讀存儲(chǔ)器ROM中的內(nèi)容,當(dāng)電源斷掉后又接通,存儲(chǔ)器中的內(nèi)容。()(A)保持不變(B)全部為0(C)全部改變(D)不可預(yù)料5.下圖所示為觸發(fā)器的狀態(tài)圖。()(A)SR(B)T(C)D(D)JK6.下列編碼中,不屬于可靠性編碼。()(A)海明校驗(yàn)碼(B)BCD碼(C)奇偶校驗(yàn)碼(D)格雷碼7.時(shí)序邏輯電路一定包含。()(A)數(shù)據(jù)比較器(B)全加器(C)移位寄存器(D)觸發(fā)器8.在下列邏輯器件中,不屬于時(shí)序邏輯電路的是。()(A)編碼器(B)寄存器(C)觸發(fā)器(D)計(jì)數(shù)器9.Moore型時(shí)序邏輯電路的輸出。()(A)僅與當(dāng)前外部輸入有關(guān)(B)僅與時(shí)序電路的現(xiàn)態(tài)有關(guān)(C)與外部輸入和時(shí)序電路的現(xiàn)態(tài)都有關(guān)(D)與外部輸入和時(shí)序電路的現(xiàn)態(tài)都無關(guān)10.寄存器要存放n位二進(jìn)制數(shù)碼時(shí),需要個(gè)觸發(fā)器。()(A)n(B)2n(C)log2n(D)n 學(xué)院專業(yè)班級(jí)姓名:學(xué)號(hào):座號(hào): 學(xué)院專業(yè)班級(jí)姓名:學(xué)號(hào):座號(hào):———————————密———————————————封———————————————線————————————1.如圖所示D觸發(fā)器CLK及A、B波形已知,假設(shè)Q端初態(tài)為0,則在CLK脈沖的作用下,試畫出Q端的波形。(CLK上升沿有效5分)2.分別用公式法和卡諾圖法化簡(jiǎn)下面函數(shù)為最簡(jiǎn)“與或”表達(dá)式。(每小題5分,共102.用一片74LS138譯碼器和適當(dāng)?shù)呐c非門實(shí)現(xiàn)如下真值表所示的電路功能。(6分)(1)F=A.C+2.用一片74LS138譯碼器和適當(dāng)?shù)呐c非門實(shí)現(xiàn)如下真值表所示的電路功能。(6分)(2)F=Σm4((請(qǐng)用卡諾圖法化簡(jiǎn))1.用紅、綠二個(gè)指示燈表示三臺(tái)設(shè)備的工作情況,綠燈亮表示全部設(shè)備工作正常,紅燈亮表示至少有一臺(tái)設(shè)備工作不正常。列出控制電路真值表,并選用合適的門電路來實(shí)現(xiàn)。(提示:三臺(tái)設(shè)備分別用A、B、C來表示,設(shè)備無故障即工作正常用0表示,3.使用8輸入1位多路選擇器74LS151實(shí)現(xiàn)邏輯函數(shù)F(x,y,z1.用紅、綠二個(gè)指示燈表示三臺(tái)設(shè)備的工作情況,綠燈亮表示全部設(shè)備工作正常,紅燈亮表示至少有一臺(tái)設(shè)備工作不正常。列出控制電路真值表,并選用合適的門電路來實(shí)現(xiàn)。(提示:三臺(tái)設(shè)備分別用A、B、C來表示,設(shè)備無故障即工作正常用0表示,(6分) 學(xué)院 學(xué)院專業(yè)班級(jí)姓名:學(xué)號(hào):座號(hào):———————————密———————————————封———————————————線————————————1.分析下圖所示電路,寫出輸出函數(shù)表達(dá)式,并列出輸出函數(shù)的真值表。(5分)2.分析如圖所示的時(shí)序邏輯電路是幾進(jìn)制計(jì)數(shù)器,要求通

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論