時序比較器課程設(shè)計報告_第1頁
時序比較器課程設(shè)計報告_第2頁
時序比較器課程設(shè)計報告_第3頁
時序比較器課程設(shè)計報告_第4頁
時序比較器課程設(shè)計報告_第5頁
已閱讀5頁,還剩21頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

課程設(shè)計報告課程名稱:電子技術(shù)課程設(shè)計題目:時序比擬器學(xué)院:系:專業(yè)班級:學(xué)號:學(xué)生姓名:起訖日期:2013-6-24——2013-7-1指導(dǎo)教師:學(xué)院審核〔簽名〕:審核日期:目錄第一章技術(shù)指標 31.1整體功能要求 31.2系統(tǒng)的結(jié)構(gòu)要求 31.3電氣指標 31.4設(shè)計條件 4第二章整體電路的設(shè)計 42.1設(shè)計原理 42.1.1數(shù)據(jù)處理器的功能 52.1.2控制器的功能 52.1.3顯示電路 52.2建立算法流程圖 62.2.1算法流程圖 62.2.2ASM圖 62.3建立處理器的明細表 8建立明細表的分析 92.3.2存放器 9一,A存放器 9二,B存放器 10三,CNT存放器 122.3.3比擬器 142.3.4數(shù)據(jù)選擇器 16譯碼顯示電路 18分頻器 222.4控制器設(shè)計 23方案選擇 23求鼓勵函數(shù) 23控制器發(fā)出的命令 23外部發(fā)出的命令 24發(fā)光二極管的邏輯表達式 24畫圖 24仿真 26分析仿真結(jié)果 27結(jié)論 28第三章頂層圖 283.1分頻器圖 283.2處理器圖 283.3控制器圖 293.4整體圖 29整體圖 293.4.2仿真圖 30分析仿真結(jié)果 31結(jié)論 323.5整體結(jié)論 32第四章實驗小結(jié) 334.1實驗小結(jié) 334.2心得體會 33第一章技術(shù)指標1.1整體功能要求現(xiàn)代工業(yè)控制和微機系統(tǒng)中離不開數(shù)據(jù)處理器。時序比擬器是數(shù)據(jù)處理器的一個局部,它能將輸入的8421BCD碼存儲并進行比擬,最終以十進制數(shù)顯示其大小。時序比擬器的功能是,用同一組輸入端口分兩次送入兩組數(shù)據(jù),經(jīng)過比擬顯示出數(shù)值大的一組數(shù)據(jù)值。1.2系統(tǒng)的結(jié)構(gòu)要求時序比擬器的總體結(jié)構(gòu)方框圖如圖1-1所示。在圖1-1中:RESET:開機后按復(fù)位鍵,低電平有效,為整個系統(tǒng)的復(fù)位。AJ:當一組數(shù)據(jù)〔X3~X0〕設(shè)置完畢時,按“確認”鍵后輸入的這組數(shù)據(jù)有效。Y1:第一組X3~X0數(shù)據(jù)輸入,假設(shè)第一組為大數(shù),那么Y1=1,LED1亮。Y2:第二組X3~X0數(shù)據(jù)輸入,假設(shè)第二組為大數(shù),那么Y2=1,LED2亮。D3~D0:較大數(shù)輸出端,驅(qū)動顯示電路顯示十進制。1.3電氣指標〔1〕數(shù)據(jù)輸入采用并行送數(shù),系統(tǒng)先后收到兩組8421BCD碼后比擬其大小,將大數(shù)輸出,用十進制數(shù)顯示出來?!?〕顯示時間8S,顯示結(jié)束電路自動清零,進入初始狀態(tài)。〔3〕僅在開機后人工操作RESET開關(guān),使RESET=0整機清零,整機立即進入工作狀態(tài);LED1點亮表示允許輸入第一組數(shù)據(jù)Xa。〔4〕按一次AJ鍵,表示輸入一脈沖信號,Xa被確認后LED2點亮,表示允許輸入第二組數(shù)據(jù)Xb?!?〕再按一次AJ鍵,Xb被確認,電路立即比擬大小,輸出顯示大數(shù)?!?〕比照擬結(jié)果:Xa>Xb,Xa=Xb或Xa<Xb,應(yīng)有LED顯示。Xa>Xb時,LED1閃亮;Xa<Xb時,LED2閃亮;Xa=Xb時,兩燈交替閃亮?!?〕系統(tǒng)設(shè)計要求采用ASM圖法。1.4設(shè)計條件〔1〕電源條件,直流穩(wěn)壓電源輸出+5V?!?〕必須采用ASM圖法進行設(shè)計,否那么設(shè)計無效。〔3〕可供選擇的元件器件范圍如下表1-1所示。表1-1型號名稱及功能數(shù)量74160十進制計數(shù)器3片741944位雙向移位存放器2片74854位比擬器1片74157四2選1數(shù)據(jù)選擇器1片7448七段顯示譯碼器1片741614位二進制計數(shù)器1片7402四2輸入或非門2片74273三輸入與非門1片74004二輸入與非門3片第二章整體電路的設(shè)計2.1設(shè)計原理時序比擬器是一個小型的數(shù)字系統(tǒng),它包含控制器和受控器兩大局部,其原理框圖如圖2-1所示。圖2-1時序比擬器原理框圖2.1.1數(shù)據(jù)處理器的功能由框圖2-1可以看出,數(shù)據(jù)處理器的功能是:〔1〕輸入數(shù)據(jù)進行存放,比擬數(shù)據(jù)大小,選擇比擬結(jié)果?!?〕大數(shù)送顯示存放器,通過譯碼器顯示大數(shù)。同時比擬器將結(jié)果送組合電路驅(qū)動兩只發(fā)光二極管。2.1.2控制器的功能由框圖2-1可以看出,控制器工作過程為:(1)開機后接收RESET鍵的復(fù)位信號,使控制器處于初始狀態(tài)?!?〕確認按鍵送來的單脈沖信號使控制器由初始狀態(tài)進入工作狀態(tài)。〔3〕控制器根據(jù)自身工作狀態(tài)來控制數(shù)據(jù)存放器,接收輸入數(shù)據(jù)和將存放器中的數(shù)據(jù)比擬結(jié)果顯示出來。2.1.3顯示電路顯示電路二—十進制譯碼器電路輸入數(shù)據(jù)為二進制碼,顯示為十進制數(shù)。二進制碼轉(zhuǎn)換為十進制數(shù)的電路,需要加修正電路,列出二—十進制數(shù)轉(zhuǎn)換的真值表,找出其修正電路的特點。十進制數(shù)轉(zhuǎn)換的真值表,找出其修正電路的特點。其參考電路見“課題十六數(shù)字式電纜對線器”中的“二、電路設(shè)計提示”。2.2建立算法流程圖2.2.1算法流程圖根據(jù)前面介紹的電氣指標,設(shè)計條件和設(shè)計原理可以得到如下所示的時序比擬器的算法流程圖2-2:圖2-2時序比擬器算法流程圖2.2.2ASM圖1,從算法流程圖—>ASM圖:原那么1:在算法的起始點安排一個狀態(tài);如:圖2-2圖2-2原那么2:必須用狀態(tài)來分開不能同時實現(xiàn)的存放器傳輸操作;如:圖2-3圖2-3原那么3:如果判斷框中的轉(zhuǎn)移條件受前一個存放器操作的影響,應(yīng)在它們之間安排一個狀態(tài)。如:圖2-4圖2-42,根據(jù)課題分析,RESET信號為外部控制信號,即根據(jù)算法流程圖可以得到ASM圖2-5。圖2-5時序比擬器ASM圖2.3建立處理器的明細表根據(jù)ASM圖可列出處理器的明細表,如表2-1所示:2.3.1建立明細表的分析首先根據(jù)明細表可知,處理器有三個存放器,即:A存放器、B存放器和CNT存放器;其次處理器有比擬器、數(shù)據(jù)選擇器、譯碼器和振蕩器。2.3.2存放器一,A存放器1,A存放器的功能從處理器明細表,可知A存放器有三個功能:保持、置數(shù)和清零。2,討論,求出其控制命令根據(jù)分析A存放器的功能以及數(shù)字電路第六章的學(xué)習(xí),我們選取74194芯片作為實現(xiàn)其三個功能存放器。從74194功能表可知,它有兩個功能控制端M1M0,即:功能控制端的功能表如表2-2所示。同時74194芯片清零為異步清零。3,獲得電路圖〔1〕芯片設(shè)計圖〔如圖2-6〕:〔2〕仿真設(shè)計圖〔如圖2-7〕:4,分析仿真結(jié)果〔1〕RESET=1,T0=T1=AJ=0,系統(tǒng)整體清“0”,即雖然X3—X0=0110,但是A3—A0=0000;〔2〕RESET=0,T0=1,T1=AJ=0,系統(tǒng)整體清“0”,即雖然X3—X0=0110,但是A3—A0=0000;〔3〕RESET=T0=0,T1=1,AJ=0,因為AJ=0,故不可以置數(shù):A3—A0=0000;〔4〕RESET=T0=T1=0,電路保持,即雖然AJ=1,但是A3—A0=0000;〔5〕RESET=T0=0,T1=AJ=1,X3—X0=0110,置數(shù)成功:A3—A0=0110。5,結(jié)論〔1〕RESET和T0中只要有一個置為1,那么系統(tǒng)整體清“0”;〔2〕T1和AJ中兩個都為1時,置數(shù)才會成功;反之,保持?!?〕通過仿真,該74194能到達所要滿足的A存放器的功能。二,B存放器1,B存放器的功能從處理器明細表,可知B存放器有三個功能:保持、置數(shù)和清零。2,討論,求出其控制命令根據(jù)分析B存放器的功能以及數(shù)字電路第六章的學(xué)習(xí),我們同樣選取74194芯片作為實現(xiàn)其三個功能存放器。從74194功能表可知,它有兩個功能控制端M1M0,即:功能控制端的功能表如表3所示。那么M1=M0=SETXb=T2·AJ,CR=RESET+T0。3,獲得電路圖〔1〕芯片設(shè)計圖〔如圖2-9〕:〔2〕仿真設(shè)計圖〔如圖2-10〕:4,分析仿真結(jié)果〔1〕RESET=1,T0=T1=AJ=0,系統(tǒng)整體清“0”,即雖然X3~X0=1001,但是A3~A0=0000;〔2〕RESET=0,T0=1,T1=AJ=0,系統(tǒng)整體清“0”,即雖然X3~X0=1001,但是A3~A0=0000;〔3〕RESET=T0=0,T1=1,AJ=0,因為AJ=0,故不可以置數(shù):A3~A0=0000;〔4〕RESET=T0=T1=0,電路保持,即雖然AJ=1,但是A3~A0=0000;〔5〕RESET=T0=0,T1=AJ=1,X3~X0=1001,置數(shù)成功:A3~A0=1001。4,結(jié)論〔1〕RESET和T0中只要有一個置為1,那么系統(tǒng)整體清“0”,RESET信號為外部清零,T0信號為系統(tǒng)同步信號;〔2〕T1和AJ中兩個都為1時,置數(shù)才會成功;反之,保持?!?〕通過仿真,該74194能到達所要滿足的B存放器的功能。三,CNT存放器1,CNT存放器的功能從處理器明細表可知,它主要是作為定時器使用。定時長度為:8s,即為M=8的加法計數(shù)器。當控制器進入T3狀態(tài)時,計數(shù)器開始計數(shù);當所計的數(shù)為“8”時,計數(shù)器停止計數(shù)并清零返回到初始狀態(tài)。因此,CNT存放器的功能有3個:清零、計數(shù)和預(yù)置零。2,討論,求出其控制命令根據(jù)以上分析CNT存放器以及數(shù)字電路第六章的學(xué)習(xí),我們可選用74161芯片來實現(xiàn)它的3個功能。同時74161芯片為異步清零,同步置數(shù)。CP=2HZ。即:功能控制端的功能表如表2-3所示:3,獲得電路圖(1)芯片設(shè)計圖〔如圖2-12〕:〔2〕仿真設(shè)計圖〔如圖2-13〕:4,分析仿真結(jié)果〔1〕RESET=1,T0=T3=0,系統(tǒng)整體清“0”;〔2〕RESET=0,T0=1,T3=0,系統(tǒng)整體清“0”;〔3〕RESET=T0=0,T3=1,當16個脈沖〔即8S〕后,CNT8=1,且CNT8維持1個脈沖;〔4〕RESET=T0=0,T3=0,74161存放器不工作,CNT8始終為0。5,結(jié)論〔1〕RESET和T0只要有一個為1,那么系統(tǒng)整體清“0”;〔2〕T3=1,74161工作,周期為8s;反之,T3=0,74161不工作。〔3〕通過仿真,該74161能到達所要滿足的CNT存放器的功能。2.3.3比擬器1,分析根據(jù)分析處理器明細表以及數(shù)字電路第六章的學(xué)習(xí),我們可選用7485芯片來實現(xiàn)Xa,Xb的比擬。其〔A=B〕i=1,〔A<B〕i=0,〔A>B〕i=0。2,比擬器的功能〔1〕、A3~A0接A存放器的Q3~Q0;〔2〕、B3~B0接B存放器的Q3~Q0;〔3〕、輸出FA>B、FA<B、FA=B;A3~A0=B3~B0,那么FA=B=1,F(xiàn)A>B=FA<B=0A3~A0>B3~B0,那么FA>B=1,F(xiàn)A=B=FA<B=0A3~A0<B3~B0,那么FA<B=1,F(xiàn)A=B=FA>B=03,獲得電路圖〔1〕芯片設(shè)計圖〔圖2-15〕:〔2〕仿真設(shè)計圖〔如圖2-16〕:4,分析仿真結(jié)果〔1〕RESET=1,TO=AJ=0,T1=T2=0;系統(tǒng)整體清“0”;〔2〕RESET=T0=0,T1=AJ=1,T2=0,系統(tǒng)給A存放器置數(shù):X3—X0=1001,那么A3—A0=1001;〔3〕RESET=T0=0,T2=AJ=1,T1=0,系統(tǒng)給B存放器置數(shù):X3—X0=0101,那么B3—B0=0101;當給B存放器置數(shù)結(jié)束后,立即進行比擬:GG=1,EE=LL=0;說明第一個數(shù)大于第二個數(shù);〔4〕RESET=1,系統(tǒng)整體清“0”;〔5〕RESET=T0=0,T1=AJ=1,T2=0,系統(tǒng)給A存放器置數(shù):X3—X0=0001,那么A3—A0=0001;〔6〕RESET=T0=0,T2=AJ=1,T1=0,系統(tǒng)給B存放器置數(shù):X3—X0=1001,那么B3—B0=1001;當給B存放器置數(shù)結(jié)束后,立即進行比擬:EE=1,GG=LL=0;說明第一個數(shù)小于第二個數(shù);〔7〕RESET=1,系統(tǒng)整體清“0”;〔8〕RESET=T0=0,T1=AJ=1,T2=0,系統(tǒng)給A存放器置數(shù):X3—X0=1001,那么A3—A0=1001;〔9〕RESET=T0=0,T2=AJ=1,T1=0,系統(tǒng)給B存放器置數(shù):X3—X0=1001,那么B3—B0=1001;當給B存放器置數(shù)結(jié)束后,立即進行比擬:GG=1,EE=LL=0;說明第一個數(shù)等于第二個數(shù);5,結(jié)論〔1〕數(shù)a和數(shù)b是并行送入的,分別通過T1和T2控制,但在送數(shù)時,AJ=1,否那么也不置數(shù);其原理可以見2.3.2A、B存放器;〔2〕當送完第二個數(shù),系統(tǒng)立即進行比擬?!?〕通過仿真,該74161能到達所要滿足的CNT存放器的功能。2.3.4數(shù)據(jù)選擇器1,分析根據(jù)題目技術(shù)要求選出大數(shù),即從A和B兩數(shù)中選出大數(shù)??蛇x用二選一數(shù)據(jù)選擇器。由于A和B為四位而二進制數(shù),那么選用74157芯片四個二選一數(shù)據(jù)選擇器。2,二選一MUX的地址,控制端和數(shù)據(jù)端連接從ASM圖和處理器明細表可知,輸出端輸出大數(shù),地址A端連接到FA〈B。分析:當A=FA〈B=1時,選擇D1數(shù)據(jù)輸出〔Y=B,B為大數(shù)〕。當A=FA〈B=0時,A〉B,選擇D0數(shù)據(jù)輸出〔Y=A,A為大數(shù)〕A=B,選擇D0數(shù)據(jù)輸出〔Y=A,選A輸出〕3,二選一MUX的使能端的控制當=1,Y=0時,數(shù)據(jù)選擇器不工作;當=0,Y輸出取決于地址A。因此,從ASM圖和處理器明細表可知:=當T3=0時,=1,Y=0時,數(shù)據(jù)選擇器不工作;當T3=1時,=0,數(shù)據(jù)選擇器工作。4,獲得電路圖〔1〕芯片設(shè)計圖〔如圖2-18〕:〔2〕仿真設(shè)計圖〔如圖2-19〕:4,分析仿真結(jié)果〔1〕RESET=1,TO=AJ=0,T1=T2=T3=0;系統(tǒng)整體清“0”;〔2〕RESET=T0=0,T1=AJ=1,T2=T3=0,系統(tǒng)給A存放器置數(shù):X3—X0=0101,那么A3—A0=0101;〔3〕RESET=T0=0,T2=AJ=1,T1=0,系統(tǒng)給B存放器置數(shù):X3—X0=1001,那么B3—B0=1001;當給B存放器置數(shù)結(jié)束后,立即進行比擬:EE=1,GG=LL=0;說明第一個數(shù)小于第二個數(shù);但是因為T3=0,所以74157不工作,即Y4—Y1=0000;〔4〕RESET=T0=0,T2=AJ=1,T1=0,T3=1;Y4—Y1=1001顯示的是大數(shù);〔5〕RESET=1,系統(tǒng)整體清“0”;〔6〕RESET=T0=0,T1=AJ=1,T2=0,系統(tǒng)給A存放器置數(shù):X3—X0=1001,那么A3—A0=1001;〔7〕RESET=T0=0,T2=AJ=1,T1=0,T3=1,系統(tǒng)給B存放器置數(shù):X3—X0=0001,那么B3—B0=1001;當給B存放器置數(shù)結(jié)束后,立即進行比擬:GG=1,EE=LL=0;說明第一個數(shù)大于第二個數(shù);且Y4—Y1=1001;〔8〕RESET=1,系統(tǒng)整體清“0”;〔9〕RESET=T0=0,T1=AJ=1,T2=0,系統(tǒng)給A存放器置數(shù):X3—X0=0001,那么A3—A0=0001;〔10〕RESET=T0=0,T2=AJ=1,T1=0,系統(tǒng)給B存放器置數(shù):X3—X0=0001,那么B3—B0=0001;當給B存放器置數(shù)結(jié)束后,立即進行比擬:GG=1,EE=LL=0;說明第一個數(shù)等于第二個數(shù);且Y4—Y1=0001。5,結(jié)論〔1〕當送完第二個數(shù),系統(tǒng)立即進行比擬。當T3=1時,74157工作?!?〕通過仿真,該74157能到達所要滿足的CNT存放器的功能。2.3.5譯碼顯示電路1,顯示管譯碼器選擇7448芯片〔8421BCD碼譯成a~g的電位信號〕,顯示選擇共陰極數(shù)碼管,如圖2-21:8421BCD碼譯成a~g的電位信號表〔如表2-4〕:2.3.6分頻器實驗箱上提供2KHz振蕩信號,通過1000分頻可獲的2Hz振蕩信號。電路設(shè)計1〕〕芯片設(shè)計圖〔如圖2-25〕:2〕〕仿真設(shè)計圖〔如圖2-26〕:分析仿真結(jié)果CR=0,系統(tǒng)自動清“0”;CR=1,表示每通過1000分頻可以獲得2HZ振蕩信號。結(jié)論通過仿真,該74160能到達所要滿足的分頻器的功能。2.4控制器設(shè)計2.4.1方案選擇1,每態(tài)一位:控制器中狀態(tài)存放器有多種形式,采用每態(tài)一位的方法設(shè)計控制器。這種設(shè)計方法在狀態(tài)不多的情況下便于設(shè)計和調(diào)測??刂破鞑捎妹繎B(tài)一個D觸發(fā)器實現(xiàn),由于ASM圖中有四個狀態(tài),所以需要4個D觸發(fā)器。2,數(shù)據(jù)選擇器+存放器+譯碼器:控制器中狀態(tài)存放器有多種形式,采用數(shù)據(jù)選擇器+存放器+譯碼器的方法設(shè)計控制器。這種設(shè)計方案占用的資源少,但設(shè)計和調(diào)測相對復(fù)雜。通過以上的認真分析和比擬本電路決定選擇方案一〔即:每態(tài)一個D觸發(fā)器〕,目的在于設(shè)計和調(diào)測控制器比擬容易。2.4.2求鼓勵函數(shù)2.4.3控制器發(fā)出的命令SETXa=T1·AJ,SETE=T3;SETXb=T2·AJ,SETE=T3;2.4.4外部發(fā)出的命令2.4.5發(fā)光二極管的邏輯表達式依靠ASM圖可以求出二極管的邏輯表達式:2.4.6畫圖控制電路圖:芯片設(shè)計圖〔如圖2-28〕:仿真設(shè)計圖〔如圖2-29〕:發(fā)光二極管圖:〔1〕芯片設(shè)計圖〔如圖2-30〕:〔2〕仿真設(shè)計圖〔如圖2-31〕:2.4.8分析仿真結(jié)果1、分析圖〔1〕RESET=1,T0=1,系統(tǒng)整體清“0”;〔2〕RESET=0,T0=CNT8=0,LED1=1(亮),T1=1,T2=T3=0,說明現(xiàn)在可以送第一個數(shù)Xa;AJ=0,故GG=1,EE=LL=0,數(shù)并沒有送進A存放器,系統(tǒng)一直在等待送數(shù);〔3〕RESET=T0=CNT8=0,AJ=1,GG=1,EE=LL=0,即將數(shù)Xa送入A存放器,立即LED1=0,LED2=1,說明現(xiàn)在可以送第二個數(shù)Xb;〔4〕RESET=T0=CNT8=0,AJ=0,故GG=1,EE=LL=0,數(shù)并沒有送進B存放器,系統(tǒng)一直在等待送數(shù);〔5〕RESET=T0=CNT8=0,AJ=1,GG=1,EE=LL=0,即將數(shù)Xb送入B存放器;〔6〕RESET=T0=CNT8=0,AJ=0,立即輸出比擬結(jié)果,T3=1,LED1燈閃亮,LED2=0,說明第一個數(shù)大;(7)RESET=0,AJ=0,CNT8=1,T0=1,系統(tǒng)內(nèi)部自動清“0”,T1=T2=0?!?〕循環(huán)到〔2〕。2、分析圖〔1〕RESET=1,T0=1,系統(tǒng)整體清“0”;〔2〕RESET=0,T0=CNT8=0,LED1=1(亮),T1=1,T2=T3=0,說明現(xiàn)在可以送第一個數(shù)Xa;AJ=0,故LL=1,EE=GG=0,數(shù)并沒有送進A存放器,系統(tǒng)一直在等待送數(shù);〔3〕RESET=T0=CNT8=0,AJ=1,LL=1,EE=GG=0,即將數(shù)Xa送入A存放器,立即LED1=0,LED2=1,說明現(xiàn)在可以送第二個數(shù)Xb;〔4〕RESET=T0=CNT8=0,AJ=0,故LL=1,EE=GG=0,數(shù)并沒有送進B存放器,系統(tǒng)一直在等待送數(shù);〔5〕RESET=T0=CNT8=0,AJ=1,LL=1,EE=GG=0,即將數(shù)Xb送入B存放器;〔6〕RESET=T0=CNT8=0,AJ=0,立即輸出比擬結(jié)果,T3=1,LED2燈閃亮,LED1=0,說明第二個數(shù)大;(7)RESET=0,AJ=0,CNT8=1,T0=1,系統(tǒng)內(nèi)部自動清“0”,T1=T2=0?!?〕循環(huán)到〔2〕。3、分析圖〔1〕RESET=1,T0=1,系統(tǒng)整體清“0”;〔2〕RESET=0,T0=CNT8=0,LED1=1(亮),T1=1,T2=T3=0,說明現(xiàn)在可以送第一個數(shù)Xa;AJ=0,故EE=1,LL=GG=0,數(shù)并沒有送進A存放器,系統(tǒng)一直在等待送數(shù);〔3〕RESET=T0=CNT8=0,AJ=1,EE=1,LL=GG=0,即將數(shù)Xa送入A存放器,立即LED1=0,LED2=1,說明現(xiàn)在可以送第二個數(shù)Xb;〔4〕RESET=T0=CNT8=0,AJ=0,故EE=1,LL=GG=0,數(shù)并沒有送進B存放器,系統(tǒng)一直在等待送數(shù);〔5〕RESET=T0=CNT8=0,AJ=1,EE=1,LL=GG=0,即將數(shù)Xb送入B存放器;〔6〕RESET=T0=CNT8=0,AJ=0,立即輸出比擬結(jié)果,T3=1,LED1,LED2燈交替閃亮,說明兩個數(shù)相等;(7)RESET=0,AJ=0,CNT8=1,T0=1,系統(tǒng)內(nèi)部自動清“0”,T1=T2=0?!?〕循環(huán)到〔2〕。2.4.9結(jié)論通過仿真,該每態(tài)一位能到達所要滿足的控制器的功能。整體原理圖1.原理圖2.pcb幅員整體結(jié)論當將仿真電路燒入芯片后,實際連線成功后,過程如下:開RESET鍵〔=1〕,電路整體清0;關(guān)閉RESET鍵〔=0〕,此時LED1燈亮,說明要送入第一個數(shù)Xa;將X3-

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論