數(shù)字邏輯智慧樹知到期末考試答案章節(jié)答案2024年煙臺大學(xué)_第1頁
數(shù)字邏輯智慧樹知到期末考試答案章節(jié)答案2024年煙臺大學(xué)_第2頁
數(shù)字邏輯智慧樹知到期末考試答案章節(jié)答案2024年煙臺大學(xué)_第3頁
數(shù)字邏輯智慧樹知到期末考試答案章節(jié)答案2024年煙臺大學(xué)_第4頁
數(shù)字邏輯智慧樹知到期末考試答案章節(jié)答案2024年煙臺大學(xué)_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

數(shù)字邏輯智慧樹知到期末考試答案+章節(jié)答案2024年煙臺大學(xué)數(shù)字邏輯電路按功能來劃分兩大類,它們分別是()。

答案:組合邏輯電路###時序邏輯電路對N位寄存器以下敘述正確的是()。

答案:它可以存儲N位二進制數(shù)###它需要N個觸發(fā)器構(gòu)成與二進制數(shù)10010110.01對應(yīng)的十六進制數(shù)為()

答案:96.4有一個或非門構(gòu)成的SR鎖存器,當(dāng)輸入為R=0,S=1時,則Q*為()

答案:1將二進制數(shù)1011.01轉(zhuǎn)換為對應(yīng)的十進制數(shù)是()

答案:11.25已知Y=A+AB′+A′B,下列結(jié)果中正確的是()

答案:Y=A+B如需要判斷兩個二進制數(shù)的大小或相等,可以使用(

)電路。

答案:數(shù)據(jù)比較器輸出低電平有效的二—十進制譯碼器的輸入8421BCD碼為0110時,其輸出Y'9~Y'0為()。

答案:1110111111一個數(shù)據(jù)選擇器的地址輸入端有3個時,最多可以有()個數(shù)據(jù)信號輸出。

答案:16

答案:翻轉(zhuǎn)運用你學(xué)過的邏輯代數(shù)公式,下列不正確的是()

答案:A(A+B)′=A+B′用公式法化簡邏輯函數(shù)Y=AC+BC'+A'B最簡與或式為()

答案:AC+B構(gòu)成一個五進制的計數(shù)器至少需要()個觸發(fā)器

答案:3有一個與非門構(gòu)成的SR鎖存器,當(dāng)輸入為R'=1,S'=0時,則Q*為()

答案:1一個有雙輸入端A、B的或非門,當(dāng)B分別為0、1時,輸出Y分別為

答案:A',0下列對組合邏輯電路特點的敘述中,錯誤的是()

答案:電路主要由各種門組合而成,還包含存儲信息的記憶元件3線—8線譯碼器74HC138,當(dāng)片選信號S1S2′S3′為()時,芯片被選通

答案:100下列中規(guī)模組合邏輯器件中,能夠?qū)⒉⑿袛?shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)的是()

答案:數(shù)據(jù)選擇器在邏輯代數(shù)基本運算法則中:A+A=(

)。

答案:A一個4位移位寄存器原來的狀態(tài)為0000,如果串行輸入始終為1,則經(jīng)過4個移位脈沖后寄存器的內(nèi)容為()。

答案:1111把一個5進制計數(shù)器與一個10進制計數(shù)器串聯(lián)可得到15進制計數(shù)器。

答案:錯對4位二進制集成計數(shù)器以下敘述正確的是()。

答案:它是模為16的計數(shù)器###它的異步清零端有效時可隨時將計數(shù)器置0###它的同步置數(shù)端有效時可在CP控制下置入合適的數(shù)n位數(shù)碼全為1的二進制數(shù)對應(yīng)的十進制數(shù)為()

答案:2n-1

答案:5下列等式不正確的是()

答案:(A+B)′=A′+B′用公式法化簡函數(shù)為最簡與或式F=A+ABC+AB'C'+BC+B'C'

答案:A+BC+B'C'在設(shè)計8421BCD碼的譯碼器時,可以做為無關(guān)項在設(shè)計中加以利用的偽碼為0000~1111中16種狀態(tài)的()

答案:后六個

答案:翻轉(zhuǎn)下列不是3線─8線譯碼器74LS138輸出端狀態(tài)的是()

答案:01011100JK觸發(fā)器要實現(xiàn)Q*=1時,J、K端的取值為()

答案:J=1,K=0將具有約束條件AB+AD'=0的邏輯函數(shù)F=∑m(0,2,3,4,6,7,9),化為最簡與或式結(jié)果應(yīng)為(

)。

答案:AC'+A'C+D'若在編碼器中有50個編碼對象,則輸出二進制代碼位數(shù)至少需要()位

答案:6同步計數(shù)器是指()的計數(shù)器。

答案:各觸發(fā)器時鐘端連在一起,統(tǒng)一由系統(tǒng)時鐘控制D觸發(fā)器的特征方程Q*=D,而與Qn無關(guān),所以,D觸發(fā)器不是時序電路。

答案:錯下列編碼器中,對輸入信號沒有約束的是()

答案:優(yōu)先編碼器###74HC148時序邏輯電路是數(shù)字電路中非常重要的知識,下面所講的不屬于時序邏輯電路的特點的是()

答案:時序電路由各種門電路構(gòu)成,不具有記憶功能###時序電路的輸出僅取決于當(dāng)前的輸入,而與過去的輸入無關(guān)用公式法化簡函數(shù)為最簡與或式F=AB'+A'CD+B+C'+D'

答案:1優(yōu)先編碼器同時有兩個輸入信號時,是對(

)的輸入信號編碼。

答案:優(yōu)先級別最高經(jīng)過有限個CP脈沖后,可由任意一個無效狀態(tài)進入有效狀態(tài)的計數(shù)器是(

)自啟動的計數(shù)器。

答案:能A+BC=()。

答案:(A+B)(A+C)對于JK觸發(fā)器,輸入J=1,K=1,CLK脈沖作用后,觸發(fā)器的次態(tài)應(yīng)為()。

答案:Q'下列等式正確的是()

答案:A+A'=1()碼屬于無權(quán)碼

答案:余三碼JK觸發(fā)器,若輸入J=1,K=0,則時鐘有效后,觸發(fā)器的次態(tài)應(yīng)為()。

答案:1用公式法化簡邏輯函數(shù)Y=A+(B+C')'(A+B'+C)(A+B+C)最簡與或式為()

答案:A+B'C若變量A,B,C,D,E取值為10011時,某最小項的值為1,則此最小項是()

答案:AB'C'DE0輸出有效的3線─8線譯碼器74LS138,若使輸出Y3=0,則輸入量A2A1A0應(yīng)為()

答案:011邏輯函數(shù)Y(A,B,C,D)=∑m(3,5,6,7,10)+∑d(0,1,2,4,8),最簡與或式為()

答案:A'+B'D'用公式法化簡邏輯函數(shù)Y=ABD+AB'CD'+AC'DE+A最簡與或式為()

答案:A以下哪一些不符合對偶規(guī)則(

)。

答案:原變量和反變量互換

答案:翻轉(zhuǎn)設(shè)計一個能存放8位二進制代碼的寄存器,需要()個觸發(fā)器。

答案:8卡諾圖化簡是邏輯函數(shù)化簡的有效工具,關(guān)于卡諾圖化簡,下列不正確的是()

答案:卡諾圖中排列呈矩形的6個相鄰的最小項可以合并為一項,消去3對因子由3級觸發(fā)器構(gòu)成的環(huán)型和扭環(huán)型計數(shù)器的計數(shù)模值依次為()。

答案:3和68線—3線優(yōu)先編碼器,輸入端低有效,輸入端I0’、I7’同時有效時,輸出原碼輸出,則輸出結(jié)果為()。

答案:111二-十進制編碼器是指(

)。

答案:將0~9個數(shù)字轉(zhuǎn)換成二進制代碼的電路下列各種門中,屬于復(fù)合邏輯門的是()

答案:異或門一個8選1的數(shù)據(jù)選擇器,當(dāng)選擇控制端A2A1A0的值分別為101時,輸出端輸出()的值。

答案:D5一個多位數(shù)357,請用8421BCD碼表示為()

答案:0011010101114位數(shù)值比較器74LS85三個擴展端不用時應(yīng)按()連接

答案:I(A>B)=0,I(A=B)=1,I(A邏輯函數(shù)Y(A,B,C,D)=∑m(0,2,4,6,9,13)+d(1,3,5,7,11,15)的最簡與或式為()

答案:A’+D四位移位寄存器可以寄存四位數(shù)碼,若將這些數(shù)碼從串行數(shù)據(jù)輸入端移入寄存器,需經(jīng)過(

)個時鐘周期。

答案:4

答案:保持若J=K′,則完成()觸發(fā)器的邏輯功能.

答案:D觸發(fā)器四選一數(shù)據(jù)選擇器的數(shù)據(jù)輸出Y與數(shù)據(jù)輸入Di和地址碼Ai之間的邏輯表達式為Y=()

答案:A1′A0′D0+A1′A0D1+A1A0′D2+A1A0D3與二進制數(shù)1101011.011對應(yīng)的八進制數(shù)為()

答案:153.3由或非門構(gòu)成的RS觸發(fā)器的特征方程是(

答案:Q*=S+R'Q對于或非門,只要有一個輸入為高電平,則輸出就為0(低)電平,所以對或非門多余輸入端的處理不能接1(高)電平。

答案:對能記憶一位二值信號的基本邏輯單元叫觸發(fā)器。

答案:對從若干輸入數(shù)據(jù)中選擇一路作為輸出的電路叫數(shù)據(jù)選擇器。

答案:對移位寄存器的主要功能有()。

答案:實現(xiàn)串/并轉(zhuǎn)換###保存數(shù)據(jù)###構(gòu)成移位型計數(shù)器屬于組合邏輯電路的部件是()

答案:譯碼器###比較器###編碼器集成電路74LS138是3/8線譯碼器,譯碼器為輸出低電平有效,若輸入為A2A1A0=101時,輸出由高位到低位應(yīng)為()。

答案:11011111若要設(shè)計一個脈沖序列為1101001110的序列信號發(fā)生器,應(yīng)選用()進制計數(shù)器。

答案:10二進制數(shù)10101轉(zhuǎn)換為十進制數(shù)是()

答案:213線─8線譯碼器74LS138,當(dāng)控制端使其處于不譯碼狀態(tài)時,各輸出端的狀態(tài)為(

答案:全為1狀態(tài)16選1的數(shù)據(jù)選擇器地址輸入(控制)端有()個。

答案:48421BCD碼的權(quán)值從高位到低位分別為()

答案:8421一位數(shù)據(jù)比較器,若A、B為兩個一位數(shù)碼的表示變量,當(dāng)A>B時輸出Y=1,則輸出Y的表達式為Y=()

答案:AB'下列電路中不屬于時序電路的是()。

答案:譯碼器半加器和的輸出端與輸入端的邏輯關(guān)系是()

答案:異或一個觸發(fā)器可記錄一位二進制代碼,它有(

)個穩(wěn)態(tài)。

答案:2任一時刻的穩(wěn)定輸出不僅決定于該時刻的輸入,而且還與電路原來狀態(tài)有關(guān)的電路叫()。

答案:時序邏輯電路用四選一數(shù)據(jù)選擇器實現(xiàn)函數(shù)Y=A1A0+A1′A0,應(yīng)使()

答案:D0=D2=0,D1=D3=1帶符號位二進制數(shù)(101101)2的補碼是()

答案:110011以下電路中,加以適當(dāng)輔助門電路,()適于實現(xiàn)單輸出組合邏輯電路

答案:數(shù)據(jù)選擇器表示一個最大的3位十進制數(shù),所需二進制數(shù)的位數(shù)至少是()

答案:10若011010010101采用8421BCD碼,請寫出其對應(yīng)的十進制數(shù)字為()

答案:695三變量的全部最小項有()

答案:8欲表示十進制數(shù)的十個數(shù)碼,需要二進制數(shù)碼位的位數(shù)是()

答案:4邏輯函數(shù)Y(A,B,C)=∑m(0,1,2,4,6)為最簡與或式為()

答案:A'B'+C'構(gòu)成時序電路最基本的元器件是()

答案:觸發(fā)器101鍵盤的編碼器輸出()位二進制代碼

答案:7十進制數(shù)39.54的余3BCD碼是()

答案:01101100.10000111下列等式正確的是()

答案:A+AB+B=A+B組合電路不含有記憶功能的器件。

答案:對格雷碼具有任何相鄰碼只有一位碼元不同的特性

答案:對JK觸發(fā)器沒有翻轉(zhuǎn)功能。

答案:錯將8個“1”異或起來得到的結(jié)果為1。

答案:錯組合邏輯電路的特點有(

)。

答案:任何時刻的輸出,僅與當(dāng)時的輸入狀態(tài)組合有關(guān),與電路過去的狀態(tài)無關(guān)###不具有“記憶”功能對一個3線-8線譯碼器正確的敘述是(

)。

答案:它有3個主要輸入端###它是二進制譯碼器###同一時間只有一個輸出端是有效的對計數(shù)器以下敘述正確的是(

)。

答案:有十進制和二進制計數(shù)器###有加法,減法,加/減計數(shù)器之分###有同步和異步計數(shù)器按集成度可以把集成電路分為(

)

集成電路。

答案:小規(guī)模(SSI)###超大規(guī)模(VLSI)###大規(guī)模(LSI)###中規(guī)模(MSI)將與非門當(dāng)做反相器使用時各輸入端連接的方法是(

)。

答案:各輸入端并接作為輸入###選一個輸入端作為輸入,其余的輸入端接高電平用公式法化簡函數(shù)為最簡與或式F=A'C'+A'B'+A'C'D'+BC

答案:A'+BC全加器是指(

)。

答案:兩個同位的二進制數(shù)和來自低位的進位三者相加二極管的正向接法是(

)。

答案:電源的正極接陽極,電源的負極接陰極欲使D觸發(fā)器按Q*=Q'工作,應(yīng)使輸入D=()

答案:Q'編碼器的邏輯功能是將()

答案:輸入的高、低電平編成對應(yīng)輸出的二進制代碼

答案:三進制計數(shù)器4位二進制減法計數(shù)器從0000開始計數(shù),其下一個計數(shù)值為(

)。

答案:1111把一個五進制計數(shù)器與一個四進制計數(shù)器串聯(lián)最大可得到()進制計數(shù)器。

答案:20當(dāng)要在數(shù)碼管上顯示5時,則其輸入端上應(yīng)加()信號

答案:1011011與二進制數(shù)1111等值的十進制數(shù)是()

答案:15邏輯函數(shù)Y(A,B,C)=∑m(6,7),約束條件:m0+m4+m5=0的最簡與或式為()

答案:A寫出9對應(yīng)的余3碼是()

答案:11004選1數(shù)據(jù)選擇器的地址輸入為A1、A0,數(shù)據(jù)輸入為D0、D1、D2、D3,若用它實現(xiàn)邏輯函數(shù)F=A+B,且A、B作地址輸入量,則要求數(shù)據(jù)輸入端D0D1D2D3為(

)

答案:0111邏輯函數(shù)中的邏輯“與”和它對應(yīng)的邏輯代數(shù)運算關(guān)系為()

答案:邏輯乘(8C)H的等值十進制數(shù)是()

答案:140(36)10轉(zhuǎn)換為二進制數(shù)是()

答案:100100邏輯函數(shù)Y(A,B)=A+B’的最小項之和為()

答案:A’B’+AB+AB’譯碼器的邏輯功能是將()

答案:輸入的二進制代碼譯成對應(yīng)輸出的高、低電平

答案:D觸發(fā)器(

)是時序邏輯電路的典型電路。

答案:計數(shù)器下列邏輯函數(shù)中,F(xiàn)恒為0的是()

答案:F(A,B,C)=m0.m5.m2

答案:14有一個與非門構(gòu)成的SR鎖存器,當(dāng)輸入為R'=1,S'=1時,則Q*為()

答案:保持用公式法化簡函數(shù)為最簡與或式F=AB'CD+ABC'D'+AB'+AD'+AB'C

答案:AB'+AD'帶符號位二進制數(shù)(001101)2的補碼是()

答案:001101二進制數(shù)-10110的補碼為()

答案:101010與十進制數(shù)9等值的二進制數(shù)為()

答案:1001一個四輸入端與非門,使其輸出為0的輸入變量取值組合有()種

答案:1N個觸發(fā)器可以構(gòu)成能寄存()位二進制數(shù)碼的寄存器。

答案:N一個兩輸入端的門電路,當(dāng)輸入為1和0時,輸出不是1的門是()

答案:或非門8線—3線優(yōu)先編碼器74HC148輸入端I1’、I5’同時有效時輸出二進制數(shù)為()。

答案:010

答案:10用三線-八線譯碼器74LS138和輔助門電路實現(xiàn)邏輯函數(shù)Y=A2+A2′A1′,應(yīng)()。

答案:用或門,Y=Y=Y0′+Y1′+Y4′+Y5′+Y6′+Y7′移位寄存器不具有的功能是()

答案:譯碼功能一個三變量的邏輯函數(shù),其最小項m0*m7結(jié)果為()。

答案:0能實現(xiàn)1位二進制帶進位加法運算的是()。

答案:全加器構(gòu)成一個六進制的計數(shù)器至少需要()個觸發(fā)器

答案:3通過級聯(lián)方法,把兩片4位二進制計數(shù)器74LS161連接成為8位二進制計數(shù)器后,其最大模值是100

答案:錯集成四位同步二進制加法計數(shù)器74161用置數(shù)法來改接成其它進制計數(shù)器時,由于置數(shù)端是同步的,所以預(yù)置數(shù)時對應(yīng)的狀態(tài)是計數(shù)循環(huán)中的一個穩(wěn)定的狀態(tài)。

答案:對時序邏輯電路按觸發(fā)器時鐘端的連接方式不同可以分為(

)。

答案:同步時序邏輯電路###異步時序邏輯電路可以用來暫時存放數(shù)據(jù)的器件叫(

)。

答案:寄存器

答案:7

答案:1:56四位移位寄存器可以寄存四位數(shù)碼,若將這些數(shù)碼全部從串行輸出端輸出,需經(jīng)過(

)個時鐘周期。

答案:43級觸發(fā)器若構(gòu)成環(huán)型計數(shù)器,其模值為(

)。

答案:3下面屬于時序電路的特點的是()

答案:時序電路通常由組合電路和觸發(fā)器構(gòu)成###時序電路的輸出不僅取決于當(dāng)前的輸入,還和原來的狀態(tài)有關(guān)若4位同步二進制減法計數(shù)器當(dāng)前的狀態(tài)是0111,下一個輸入時鐘脈沖后,其內(nèi)容變?yōu)?

)。

答案:0110鐘控RS觸發(fā)器的特征方程是(

答案:Q*=S+R'Q有一個與非門構(gòu)成的SR鎖存器,當(dāng)輸入為R'=0,S'=1時,則Q*為()

答案:0RS觸發(fā)器中,不允許的輸入是()

答案:RS=11當(dāng)JK觸發(fā)器處于翻轉(zhuǎn)功能時,其輸出的次態(tài)為(

)。

答案:與原態(tài)相反對于JK觸發(fā)器,若J=K,則可完成(

)觸發(fā)器的邏輯功能

答案:T對觸發(fā)器正確的敘述是(

)。

答案:它是最簡單的時序邏輯電路###不同類型的觸發(fā)器可以相互轉(zhuǎn)換###它的Q端反映了它的狀態(tài)按邏輯功能來劃分,觸發(fā)器可以分為(

)。

答案:D觸發(fā)器###T觸發(fā)器###RS觸發(fā)器###JK觸發(fā)器存儲8位二進制信息要(

)個觸發(fā)器。

答案:8對于JK觸發(fā)器,輸入J=0,K=1,CLK脈沖作用后,觸發(fā)器的次態(tài)應(yīng)為()。

答案:0當(dāng)變量A,B,C取值為000和111時,輸出Y為1,其他均為0.因此它是一種能夠判斷(

)。

答案:輸入信號是否一致一個二進制編碼器若需要對4個輸入信號進行編碼,則要采用4位二進制代碼

答案:錯將1999個“1”異或起來得到的結(jié)果為1

答案:對一位數(shù)據(jù)比較器,若A、B為兩個一位數(shù)碼的表示變量,當(dāng)A>B時輸出Y=1,則輸出Y的表達式為Y=(

)

答案:AB'4位二進制譯碼器,其輸出端個數(shù)為()

答案:16下列電路中,不屬于組合邏輯電路的有(

)。

答案:計數(shù)器###寄存器組合邏輯電路在電路結(jié)構(gòu)上的特點是(

)。

答案:只含有門電路###不含存儲單元###不含反饋電路對于普通編碼器和優(yōu)先編碼器下面的說法正確的是()

答案:普通編碼器只允許輸入一個編碼信號,優(yōu)先編碼器允許輸入多個編碼信號輸出高電平有效的4線—16線譯碼器的輸入,ABCD=1010時,輸出Y15~Y0=(

)。

答案:0000010000000000正邏輯關(guān)系是指(

)。

答案:用1表示高電平,用0表示低電平基本邏輯門是

(

)。

答案:非門###或門###與門為實現(xiàn)數(shù)據(jù)傳輸?shù)目偩€結(jié)構(gòu),要選用(

)門電路。

答案:三態(tài)門三態(tài)輸出門的輸出端可以出現(xiàn)(

)3種狀態(tài)。

答案:低電平###高電平###高阻函數(shù)Y=B'+A中,包含的最小項個數(shù)為

(

).

答案:3邏輯函數(shù)Y(A,B,C,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論