2011電子設(shè)計(jì)競賽培訓(xùn)-PSOC實(shí)驗(yàn)(三).ppt_第1頁
2011電子設(shè)計(jì)競賽培訓(xùn)-PSOC實(shí)驗(yàn)(三).ppt_第2頁
2011電子設(shè)計(jì)競賽培訓(xùn)-PSOC實(shí)驗(yàn)(三).ppt_第3頁
2011電子設(shè)計(jì)競賽培訓(xùn)-PSOC實(shí)驗(yàn)(三).ppt_第4頁
2011電子設(shè)計(jì)競賽培訓(xùn)-PSOC實(shí)驗(yàn)(三).ppt_第5頁
已閱讀5頁,還剩78頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、何賓 Telemail:,版權(quán)所有,禁止未經(jīng)授權(quán)的商業(yè)使用行為,北京中教儀裝備技術(shù)有限公司,所有培訓(xùn)資料均可從網(wǎng)站 下載,培訓(xùn)內(nèi)容,Xilinx片上可編程系統(tǒng)設(shè)計(jì)導(dǎo)論 AXI4規(guī)范 MicroBlaze處理器原理 EDK13.1工具概述 操作系統(tǒng)(OS)及板級支持包(BSP)概述 基于MicroBlaze和AXI4的可編程SoC系統(tǒng)實(shí)現(xiàn),基于AXI4的可編程SoC系統(tǒng)設(shè)計(jì) (下),片上可編程系統(tǒng)設(shè)計(jì)實(shí)驗(yàn)-實(shí)驗(yàn)內(nèi)容,介紹EDK13.1軟件的使用方法和設(shè)計(jì)流程。 在介紹這部分內(nèi)容時,使用捐贈的板卡Nexys3,該板卡 帶有Xilinx最新一代的Spartan-6 FPGA

2、芯片。,片上可編程系統(tǒng)設(shè)計(jì)實(shí)驗(yàn)-實(shí)驗(yàn)內(nèi)容,該內(nèi)容主要包括: 1. 工程的建立; 2. 添加AXI4 IP到硬件設(shè)計(jì); 3. 定制LED IP,并添加IP到系統(tǒng),編寫應(yīng)用程序; 4. 定制7段數(shù)碼管 IP,并添加IP到系統(tǒng),編寫應(yīng)用程序; 5. 定制PWM IP,并添加IP到系統(tǒng),編寫應(yīng)用程序; 6. 實(shí)現(xiàn)AXI4中斷控制系統(tǒng); 7. 使用AXI4 Chipscope實(shí)現(xiàn)系統(tǒng)協(xié)同調(diào)試。,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-設(shè)計(jì)結(jié)構(gòu)原理,使用BSB建立的最小系統(tǒng)結(jié)構(gòu),這就是本實(shí)驗(yàn)要完成的部分,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-設(shè)計(jì)結(jié)構(gòu)原理,設(shè)計(jì)一個LED的控制器IP核, 通過該控制器對L

3、ED 燈進(jìn)行控制,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-打開前面的設(shè)計(jì),在開始這個實(shí)驗(yàn)以前,先建立一個lab3的目錄,將剛 才lab1下所有的文件復(fù)制到新建的lab3目錄下. 這個實(shí)驗(yàn)基于lab1前面的設(shè)計(jì)實(shí)現(xiàn),設(shè)計(jì)并添加定制 IP到設(shè)計(jì)中,并對其進(jìn)行測試.,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-打開前面的設(shè)計(jì),在Windows操作系統(tǒng)下,選擇所有程序-Xilinx ISE Design Suite13.1-EDK-Xilinx Platform Studio(XPS)。打 開EDK軟件。 1)打開XPS,在XPS主界面選擇File-Open Project, 出現(xiàn)下圖界面。選擇Open

4、a recent project,然后單擊ok按 鈕。,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-打開前面的設(shè)計(jì),打開已經(jīng)存在的工程, 選擇該選項(xiàng),點(diǎn)擊”O(jiān)K”按紐,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中 -打開前面的設(shè)計(jì),實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED

5、_IP并添加到設(shè)計(jì)中-定制LED_IP核,你需要實(shí)現(xiàn)的部分,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-定制LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核,

6、實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED

7、_IP核端口和定制邏輯,保存修改的文件,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加LED_IP核端口和定制邏輯,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添

8、加邏輯端口和FPGA引腳的物理約束,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-生成網(wǎng)表,想想這步完成的工作? 其實(shí)就是 把這個抽象的結(jié)構(gòu), 轉(zhuǎn)換成門級網(wǎng)表的連接.,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中- 生成網(wǎng)表,這個過程需要持續(xù)一小部分時間,請等待,并且看看控制臺給出的綜合信息.,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中- -更新比特流,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,選擇輸出硬件到SDK,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,下面將

9、添加設(shè)計(jì)的BSP,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,選擇建立Xilinx BSP, 作用是各種外設(shè)的軟件驅(qū)動,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,下面將添加SDK自動生成的 應(yīng)用程序,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,實(shí)驗(yàn)三:定制LED_I

10、P并添加到設(shè)計(jì)中-建立軟件應(yīng)用程序,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定制IP的軟件驅(qū)動到BSP中,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定制IP的軟件驅(qū)動到BSP中,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定制IP的軟件驅(qū)動到BSP中,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定制IP的軟件驅(qū)動到BSP中,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定制IP的軟件驅(qū)動到BSP中,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定制IP的軟件驅(qū)動到BSP中,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定制IP的軟件驅(qū)動到BSP中,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定

11、制IP的軟件驅(qū)動到BSP中,錯誤提示,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定制IP的軟件驅(qū)動到BSP中,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定制IP的軟件驅(qū)動到BSP中,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-添加定制IP的軟件驅(qū)動到BSP中,選擇,并打開該文件,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-導(dǎo)入應(yīng)用工程文件,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-導(dǎo)入應(yīng)用工程文件,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-導(dǎo)入應(yīng)用工程文件,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-導(dǎo)入應(yīng)用工程文件,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-導(dǎo)入應(yīng)用工程文件,實(shí)驗(yàn)三:定制LED_IP并添加

12、到設(shè)計(jì)中-導(dǎo)入應(yīng)用工程文件,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-導(dǎo)入應(yīng)用工程文件,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-生成鏈接腳本文件,選擇產(chǎn)生鏈接腳本文件,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-生成鏈接腳本文件,實(shí)驗(yàn)三:定制LED_IP并添加到設(shè)計(jì)中-工程的下載,產(chǎn)生比特流文件并且下載到板子上。在下載前,指 令存儲器(FPGA的BRAM)將被更新(使用GNU編譯器 產(chǎn)生可執(zhí)行的文件)。 使用下面的步驟完成設(shè)計(jì)下載和結(jié)果的觀察: 連接Nexys3的USB線連接到主機(jī)的USB口 打開目標(biāo)板的電源 打開主機(jī)的超級終端(在Windows操作系統(tǒng)的開始 -所有程序-附件-通信下),并且配置其參數(shù),使其波特 率9600,數(shù)據(jù)位:8比特;無奇偶校驗(yàn);一個停止位

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論