數(shù)字電子技術(shù)基礎(chǔ)模擬試題A及答案_第1頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)模擬試題A及答案_第2頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)模擬試題A及答案_第3頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)模擬試題A及答案_第4頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)模擬試題A及答案_第5頁(yè)
已閱讀5頁(yè),還剩1頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字電子扌支術(shù)課程試題(A卷)題號(hào)-一-二二三四五六七八九十總分得分(請(qǐng)將答案寫(xiě)在答題紙上,答在試卷上不給分)一. 選擇題(16分)1 .已知Y二AB B AB A,下列結(jié)果正確的是()7電路如下圖,已知電路的當(dāng)前狀態(tài)Q3 Q2 Qi Qo為“ 1100” 74LS191具有異步置數(shù)的邏輯功能,請(qǐng)問(wèn)在時(shí)鐘作用下,電路的下一狀態(tài)(Q3 Q2 Qi Qo)為()01;亦 Q QQQ q16 齊_|書(shū)、 OQ666U/Da. “1100”b. “1011”c. “1101”d. “0000”8.下列描述不正確的是()74LS191功能表td"CTU /DCP D0 D 1 D2 D3Q0

2、Q1 Q2Q30XXXd0d 1 d2 d 3d0 d1 d2d3100XXXX加法計(jì)數(shù)101XXXX減法計(jì)數(shù)11XXXXXX保持命題時(shí)間Uia. Y=Ab . Y=B c . Y = B A d . Y=12. 已知A= (10 . 44 ) 10 (下標(biāo)表示進(jìn)制),下列結(jié)果正確的是()a . A= (1010 . 1 ) 2b . A= (0A . 8) 16c . A= (12 . 4) 8d . A= (20 . 21 ) 53. 下列說(shuō)法不正確的是()a .當(dāng)高電平表示邏輯 0、低電平表示邏輯1時(shí)稱(chēng)為正邏輯b .三態(tài)門(mén)輸出端有可能出現(xiàn)三種狀態(tài)(高阻態(tài)、高電平、低電平)c . OC門(mén)輸

3、出端直接連接可以實(shí)現(xiàn)正邏輯的線與運(yùn)算d .集電極開(kāi)路的門(mén)稱(chēng)為OC'14. 以下錯(cuò)誤的是()a. 數(shù)字比較器可以比較數(shù)字大小b. 半加器可實(shí)現(xiàn)兩個(gè)一位二進(jìn)制數(shù)相加c .編碼器可分為普通全加器和優(yōu)先編碼器d .上面描述至少有一個(gè)不正確5 .下列描述不正確的是()a .觸發(fā)器具有兩種狀態(tài),當(dāng)Q=1時(shí)觸發(fā)器處于1態(tài)b. 時(shí)序電路必然存在狀態(tài)循環(huán)c. 異步時(shí)序電路的響應(yīng)速度要比同步時(shí)序電路的響應(yīng)速度慢d .主從JK觸發(fā)器具有一次變化現(xiàn)象6. 電路如下圖(圖中為上升沿Jk觸發(fā)器),觸發(fā)器當(dāng)前狀態(tài) Q3 Q2 Q1為“ 100”,請(qǐng)問(wèn)在時(shí)鐘作用下,觸發(fā)器下一狀態(tài)(Q3 Q2 Q1)為()a. EEP

4、ROM具有數(shù)據(jù)長(zhǎng)期保存的功能且比EPROM在數(shù)據(jù)改寫(xiě)上更方便b. DAC的含義是數(shù)-模轉(zhuǎn)換、ADC的含義是模數(shù)轉(zhuǎn)換c. 積分型單穩(wěn)觸發(fā)器電路只有一個(gè)狀態(tài)d .上面描述至少有一個(gè)不正確.判斷題(9分)1 . TTL輸出端為低電平時(shí)帶拉電流的能力為5mA()2. TTL、CMOS1中未使用的輸入端均可懸空()3 .當(dāng)決定事件發(fā)生的所有條件中任一個(gè)(或幾個(gè))條件成立時(shí),這件事件就會(huì)發(fā)生,這種因果 關(guān)系稱(chēng)為與運(yùn)算。()4 .將代碼狀態(tài)的特點(diǎn)含義“翻譯”出來(lái)的過(guò)程稱(chēng)為譯碼。實(shí)現(xiàn)譯碼操作的電路稱(chēng)為譯碼器。()5. 設(shè)計(jì)一個(gè)3進(jìn)制計(jì)數(shù)器可用2個(gè)觸發(fā)器實(shí)現(xiàn)()6 .移位寄存器除了可以用來(lái)存入數(shù)碼外,還可以利用

5、它的移存規(guī)律在一定的范圍內(nèi)構(gòu)成任意模 值n的計(jì)數(shù)器。所以又稱(chēng)為移存型計(jì)數(shù)器()7.判斷時(shí)序邏輯電路能否自啟動(dòng)可通過(guò)判斷該電路是否存在有效循環(huán)來(lái)實(shí)現(xiàn)()8 .施密特觸發(fā)器電路具有兩個(gè)穩(wěn)態(tài),而多諧振蕩器電路沒(méi)有穩(wěn)態(tài)()9 . DRAM需要定期刷新,因此,在微型計(jì)算機(jī)中不如SRAM應(yīng)用廣泛()三 .計(jì)算題(8分)1、在如圖所示電路中,Ucc=5V, Ubb=9V, R1=5.1k Q, R2=15k Q, Rc=1k Q, 3=40,請(qǐng)計(jì)算分別為5V, 0.3V時(shí)輸出Uoa. “101” b. “100”c.“011” d. “000”2.已知一個(gè)8位權(quán)電阻DAC系統(tǒng)的參考電源 Uref= -16V

6、,轉(zhuǎn)換比例系數(shù) 一空 為1。當(dāng)輸R入最大時(shí)輸出近似為 16V,請(qǐng)求當(dāng)8位二進(jìn)制輸入數(shù)碼用16進(jìn)制表示為30H時(shí)的模擬信號(hào)輸出電壓Uo四.分析題(24分)(1)寫(xiě)出Y1、Y3、Y的輸出表達(dá)式(2)列出輸出Y的真值表(3)說(shuō)明電路的邏輯功能2 .分析下面的電路并回答問(wèn)題(觸發(fā)器為T(mén)TL系列)(分析時(shí)請(qǐng)考慮異步復(fù)位信號(hào)的作用)(1)寫(xiě)出電路激勵(lì)方程、狀態(tài)方程、輸出方程(2) 畫(huà)出電路的有效狀態(tài)圖該電路具有什么邏輯功能并說(shuō)明能否自啟動(dòng)五應(yīng)用題(43分)1.請(qǐng)用74LS138設(shè)計(jì)一個(gè)三變量的多數(shù)表決電路。具體要求如下: (1 )輸入變量A、B、C為高電平時(shí)表示贊同提案(2)當(dāng)有多數(shù)贊同票時(shí)提案通過(guò),輸出

7、高電平74LS138的邏輯功能及引腳圖如下:74LS138譯碼器真值表St3斗S2A2A1A0輸出0XXXX全1X1XXX全1100 0 0丫0 = o,其余為110mY = mi,其余為12.請(qǐng)用卡諾圖化簡(jiǎn)下面的邏輯函數(shù)丫 = (A: B) CD ABC ACD 給定約束條件為:AB+CD=OcRIdCTpCTtCP D0 D1 D2 D3Q0 Q1 Q2 Q30XXXXXXXX0 0 0 010XXd0d1 d2d3d0 d1 d2 d3111 1XXXX正常計(jì)數(shù)11X0XXXXX保持(但C=0)110 1XXXXX保持3.74LS161邏輯符號(hào)及功能表如下74LS161功能表(1 )若

8、161 當(dāng)前狀態(tài) Q3 Q2 QiQo 為 0111, Do Di D2 D3 為“全1 ”,LD =0并保持,請(qǐng)畫(huà)出在兩個(gè) CPf作用下的狀態(tài)轉(zhuǎn)換關(guān)系?(2)請(qǐng)用清零法設(shè)計(jì)一個(gè)八進(jìn)制記數(shù)器(可附加必要的門(mén)電路)4 .請(qǐng)用555定時(shí)器實(shí)現(xiàn)一個(gè)單穩(wěn)態(tài)觸發(fā)電路 (暫態(tài)時(shí)間為1S), 555定時(shí)器功能表及引腳圖如下:3D0QODQl6Q?6 S Q號(hào) _co144)3512611115102374LS1610*O r*C*O 3 2 1 15102Ui1Ui2Rd輸出UoTd狀態(tài)0導(dǎo)通Xx 02,1;UccUcc10導(dǎo)通332,1一 UccVUcc11截止332 一 Ucc

9、-U cc1保持保持332:UccVUcc11截止33555定時(shí)器的功能表答題紙題號(hào)-一-二二三四五六七八九十總分得分(本大題8小題每小題2分共16分)1D 2D 3A 4C 5A 6C 7D 8C二.(本大題9小題每小題1分共9分)1 X 2 X 3. X 4 V(3)結(jié)論(3分)由真值表及仿真波形可看出,當(dāng)電路輸入端A、B、C不完全相同時(shí),電路輸出 Y為“1 ”;否則,輸出Y為“ 0”。該電路又稱(chēng)為三變量不一致電路。2. (1) J1=1n 半n n nn n nQ3 =QQQ3 Q1Q2Q3n n n nnnQ, Q2 Q, QQ Q2nn nn nK2 二 Q1 ; Q1 Q2K Q1

10、Q2復(fù)位:n nRd - Q3Q2(5分)三(本大題2小題每小題4分共8分)1 結(jié)果正確1分,步驟正確3分,參考結(jié)果如下:Ui=5V,Uo0.3VUi=0.3V , Uo5V2 結(jié)果正確1分,步驟正確3分,參考結(jié)果如下:Uo=3V 四(本大題2小題每小題12分共24分)1. (1) Y = Y2Y3Y4 = AABC BABC CABC (4 分)ABCY00000011010101111001101111011110(2)真值表見(jiàn)右表,利用摩根定理變換過(guò)程如下(5分):Y = AABC BABC *CABC二 AABC BABC CABC二 ABC BAC CAB二 A(B C) B(A C) C(A B)=AB AC BC仿真波形如下i_z- B真值表2.0ms4 OmsiB.Dins1S.Onns(2) (4分)(3)可以自啟動(dòng)的六進(jìn)制加法計(jì)數(shù)器(3分)五應(yīng)用題(43分)1. (1)邏輯抽象,求出真值表,有:(2)變換令74LS1383線-8線譯碼器的地址端分別為A1=B、Ao=C,則(3)畫(huà)出電路如下_

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論