《數(shù)字圖像處理技術(shù)》實驗指導(dǎo)書_第1頁
《數(shù)字圖像處理技術(shù)》實驗指導(dǎo)書_第2頁
《數(shù)字圖像處理技術(shù)》實驗指導(dǎo)書_第3頁
《數(shù)字圖像處理技術(shù)》實驗指導(dǎo)書_第4頁
《數(shù)字圖像處理技術(shù)》實驗指導(dǎo)書_第5頁
已閱讀5頁,還剩38頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、目錄第一部分 ICETEK-DM642 -IDK-M數(shù)字圖像處理技術(shù)實驗系統(tǒng)簡介1§1-1 ICETEK-DM642-PCI評估板簡介 1§1-2 ICETEK-DM642-PCI評估板板卡構(gòu)成4§1-3實物描述10 第二部分 ICETEK-DM642-IDK-M實驗系統(tǒng)的安裝說明20§2-1軟件安裝20 §2-2設(shè)置CCS20 §2-3實驗操作 21 §2-4實驗操作注意事項 21 第三部分 基于ICETEK-DM642-PCI的圖像處理實驗 22實驗一 圖像彩色空間變換 22 實驗二 圖像傅立葉變換 26 實驗三 圖像直

2、方圖統(tǒng)計 30實驗四 圖像直方圖均衡 32 實驗五 圖像邊緣檢測(Sobel算子) 35實驗六 圖像中值濾波39第一部分 ICETEK-DM642 -IDK-M數(shù)字圖像處理技術(shù)實驗系統(tǒng)簡介ICETEK-DM642-IDK-M數(shù)字圖像處理技術(shù)實驗系統(tǒng)可以實時對圖像進行采集、處理等實驗。§1-1 ICETEK-DM642-PCI評估板簡介這一節(jié)主要給出了ICETEK-DM642-PCI評估板的簡要概述、主要特點和電路板的圖示。1 主要特點ICETEK-DM642-PCI評估板是一個低功耗獨立的開發(fā)平臺,使用戶可以對TI的C64xx DSP系列進行評測和開發(fā)應(yīng)用。ICETEK-DM642-

3、PCI評估板還可以作為為TMS320DM642 DSP芯片設(shè)計的硬件參考板。ICETEK-DM642-PCI評估板所提供的圖標、邏輯等式和操作說明書使硬件的開發(fā)變得輕松,縮短了產(chǎn)品的上市時間。ICETEK-DM642-PCI評估板包括完備的板上設(shè)備,適合各種應(yīng)用環(huán)境。ICETEK-DM642-PCI評估板的主要特點包括:l 一顆TI公司600MHz 的TMS320DM642 DSP芯片l 獨立的、標準的PCI總線結(jié)構(gòu),可以作為協(xié)處理板使用l 4路視頻端口PAL/NTSC制式或S端子l 4M*64bit同步動態(tài)存儲器(SDRAM),存儲多達32幀圖像l OSD FPGA l 832M位 Flas

4、h:可以寫進大量程序,具備自啟動功能,可作為嵌入式的產(chǎn)品使用l AIC23立體聲數(shù)字信號編解碼器l 10100M以太網(wǎng)端口l 通過編寫在FPGA內(nèi)部的寄存器,實現(xiàn)對板卡硬件功能的軟件配置l 導(dǎo)入加載選項配置(Boot Loader)l 板上JTAG仿真接口l 8個用戶指示燈l 單+5V電壓供電l 擴展背板接口l 標準RS232串口通訊:兩路,每路可高于115.2k/s2 ICETEK-DM642-PCI評估板功能概述ICETEK-DM642-PCI評估板上的DSP芯片通過64bit的EMIF接口或8/16bit的3路視頻接口連接板上外圍設(shè)備。SDRAM、Flash、FPGA和UART每一個設(shè)備

5、占用其中的一個接口。EMIF接口也連接擴展背板接口,擴展背板接口用來連接背板。評估板上的視頻解碼器和編碼器連接到視頻端口和擴展連接器上。評估板上的2個解碼器和1個編碼器符合標準規(guī)范。OSD功能由位于視頻輸出端口和視頻解碼器之間的外部FPGA執(zhí)行。評估板上的AIC23多媒體編解碼器允許DSP進行模擬音頻信號的輸出和接收。I2C總線用來控制編解碼器端口,McASP被用來控制數(shù)據(jù)。模擬信號通過3個3.5mm的音頻插座進行輸入輸出,其相應(yīng)的分別是麥克風(fēng)輸入(microphone input)、直接輸入(line input)和直接輸出(line output)。編解碼器可以選擇麥克風(fēng)輸入或直接輸入作為

6、主動輸入,模擬輸出被指定為直接輸出接口。McASP可以通過軟件重新設(shè)定成為一個擴展接口。可編程邏輯門陣列又被稱為FPGA,用來執(zhí)行評估板上組合在一起的邏輯程序。FPGA有基于軟件用戶端口的寄存器,用戶可以通過讀寫這個寄存器來配置板卡。評估板還包括八個用戶指示燈,用戶可以利用這些指示燈進行交互式的反饋試驗。這些指示燈也是通過讀寫FPGA寄存器來進行控制的。盡管當板卡使用PCI插卡時,PC總線會給板卡供電,板上仍設(shè)計有+5V電源作為獨立的器件為板卡供電。板上的配電系統(tǒng)為DSP提供1.4V的電壓,為I/O提供3.3V的電壓。在板卡電源供給正常之前,板卡保持復(fù)位狀態(tài)。板卡上還設(shè)計有電源芯片,用來為FP

7、GA內(nèi)核提供1.8V電壓,為編碼器和解碼器提供3.3V電壓。Code Composer與評估板通過14針或60針的擴展JTAG端口進行連接通信。3 基礎(chǔ)操作ICETEK-DM642-PCI評估板由TI公司的CCS軟件工具進行開發(fā)。Code Composer與ICETEK-DM642-PCI評估板通過JTAG擴展仿真接口進行連接通信。您可根據(jù)快速安裝說明的簡介安裝CCS軟件。這個過程將安裝所有的開發(fā)工具、文檔和驅(qū)動程序。4 存儲器映射C64xx系列DSP有大量的字節(jié)可設(shè)定的地址空間。程序代碼和數(shù)據(jù)可被存儲在統(tǒng)一標準的32bit地址空間的任何位置。下圖的內(nèi)存映射,左邊顯示了普通的DM642處理器的

8、地址空間,右邊顯示了ICETEK-DM642-PCI評估板的地址空間。默認狀態(tài)下,內(nèi)部的寄存器從0x00000000地址空間開始存儲。一部分存儲器可由軟件重新映射為L2高速緩存,而不是固定的RAM。EMIF(外部存儲器端口)有4個獨立的可設(shè)定地址的區(qū)域,稱為芯片使能空間(CE0-CE3)。當Flash、UART和FPGA映射到CE1時,SDRAM占據(jù)CE0。背板使用CE2和CE3。CE3的一部分被配置給OSD功能的同步操作和擴展的FPGA中的其他同步寄存器操作。地址普通的DM642處理器ICETEK-DM642-PCI評估板0x00000000Internal Memory/CacheInte

9、rnal Memory/Cache0x00040000Reserved Space orPeripheral RegistersReserved orPeripheral0x80000000EMIF CE0SDRAM0x90000000EMIF CE1FlashUART/FPGA Regs0xA0000000EMIF CE2Daughter Card0xB0000000EMIF CE3FPGA Sync RegsDaughter Card圖1-2 DM642評估板寄存器映射5開關(guān)配置ICETEK-DM642-PCI評估板上有兩個配置開關(guān),允許用戶對復(fù)位后的DSP進行狀態(tài)控制選擇。評估板上的配置

10、開關(guān)分別標示為S1和S2。開關(guān)S1配置板卡的導(dǎo)入方式,導(dǎo)入方式在DSP開始執(zhí)行時使用。默認情況下,開關(guān)量被配置在EMIF導(dǎo)入小模式下(輸出8bit Flash)。下表顯示了開關(guān)S1的設(shè)置。插上跳線帽連通為ON,拔下跳線帽斷開為OFF。表1 開關(guān)量S1配置方式S1-2S1-1配置描述OffOffNo BootOffOnHPI/PCI BootOnOffReservedOn*On*EMIF boot from 8-bit Flash *開關(guān)量S2控制選擇DSP的模式和PCI ROM的使能。下表顯示了開關(guān)S2的設(shè)置。表2 開關(guān)量S2-1配置方式S2-1配置描述Off*PCI EEPROM Disab

11、ledOnPCI EEPROM Enabled表3 開關(guān)量S2-2配置方式S2-2配置描述Off*Little Endian ModeOnBig Endian Mode注:“*”為缺省設(shè)置下圖顯示了開關(guān)變量在ICETEK-DM642-PCI評估板上的具體位置。6 電源ICETEK-DM642-PCI評估板的運作是通過主電源(J10)輸入+5V電源或通過PCI插槽供電。在內(nèi)部,+5V輸入電源被整流分為+1.4V和+3.3V。+1.4V的電壓被提供給DSP處理器,+3.3V的電壓提供給DSP內(nèi)的I/O和評估板上其他芯片。電源的端口是2.1mm的桶式插孔。單獨的電源芯片用來為FPGA芯片和視頻輸入輸

12、出提供電壓。S1-1S1-2S2-1S2-2圖1-3 配置開關(guān)S1和S2位置§1-2 ICETEK-DM642-PCI評估板板卡構(gòu)成這一節(jié)主要描述了ICETEK-DM642-PCI評估板的板上主要組成部件情況。1 EMIF端口ICETEK-DM642-PCI評估板合并形成了一個64bit長的外部存儲器端口。將地址空間分割成了四個芯片使能區(qū),允許對地址空間進行8bit、16bit、32bit和64bit的同步或不同步的存取。ICETEK-DM642-PCI評估板使用芯片使能區(qū)CE0、CE1和CE3。CE0被分配給64bit的SDRAM總線。CE1被8bit的Flash、UART和FPG

13、A功能使用。CE3被設(shè)置成同步存取。CE2和CE3的一部分被分配給背板接口。表1:EMIF 端口芯片選擇功能CE0SDRAM 總線CE18bit Flash,UART,F(xiàn)PGA功能CE2背板接口CE3FPGA同步寄存器背板接口1.1 SDRAM寄存器端口ICETEK-DM642-PCI評估板在CE0空間連接了64bit的SDRAM總線。這32M字節(jié)的SDRAM空間用來存儲程序、數(shù)據(jù)和視頻信息??偩€由外部PLL驅(qū)動設(shè)備控制,運行在100MHz或以上的最佳運行狀態(tài)。SDRAM的刷新由DM642芯片自動控制。DM642芯片可以配置EMIF時鐘的原始值。ICETEK-DM642-PCI評估板的ECLK

14、IN針腳一般為默認值,但其也可通過分頻CPU時鐘,來控制EMIF的時鐘頻率。在復(fù)位時,通過對ECLKINSEL0和ECLKINSEL1針腳的操作進行設(shè)置,其與EA19和EA20針腳共同分享EMIF的地址空間。下表列出了配置模式。表2:EMIF端口ECLKINSEL0 ECLKINSEL1 模式0 0 ECLKIN* 0 1 CPUCLK/4 1 0 CPUCLK/6 1 1 ECLKIN 注:“*”為缺省設(shè)置1.2 Flash寄存器接口ICETEK-DM642-PCI評估板有8M位的Flash,映射在CE1空間的低位。Flash寄存器主要被用來導(dǎo)入裝載和存儲FPGA的配置信息。ICETEK-D

15、M642-PCI評估板的CE1空間被配置成8bit,F(xiàn)lash寄存器也是8bit。1.3 UART接口兩個UART(TL16C752)的寄存器被映射在DM642的CE1空間的高位,隨同F(xiàn)PGA異步寄存器一起。每一個UART,A和B產(chǎn)生8位的地址。ICETEK-DM642-PCI評估板將CE1空間配置成8位存取。下表顯示了地址值。表3:UART地址UART地址A0x9008 0000 - 0x9008 0007B0x9008 0008 - 0x9008 000FUART端口連接到RS-232驅(qū)動設(shè)備。UART A連接到DB-9接口,J11;UART B連接到板上雙排接口,J12。1.4 FPGA

16、異步寄存器端口FPGA有10個定位在CE1空間高位的異步存儲寄存器。這些寄存器實現(xiàn)的各種功能列在下表中。表4:FPGA不同步寄存器端口地址功能讀/寫位0x9008 0010OSD控制寄存器R/W60x9008 0011DMA LSB極限寄存器R/W80x9008 0012DMA MSB極限寄存器R/W80x9008 0013中斷狀態(tài)寄存器R70x9008 0014中斷使能寄存器R/W50x9008 0015GPIO方向寄存器R/W80x9008 0016GPIO狀態(tài)寄存器R/W80x9008 0017LED寄存器R/W80x9008 0018Flash Page寄存器R/W30x9008 00

17、19保留0x9008 001A保留0x9008 001B保留0x9008 001C保留0x9008 001D保留0x9008 001E保留0x9008 001FFPGA譯文寄存器R81.5 FPGA同步寄存器端口FPGA在CE3地址空間開設(shè)同步寄存器。這些寄存器主要實現(xiàn)OSD功能和一些評估板連接功能。下表列出了同步寄存器。表5:FPGA同步寄存器端口地址功能讀/寫位0xB000 0000同步測試寄存器R/W320xB000 0004音頻PLL數(shù)據(jù)寄存器R/W160xB000 0008OSD XSTARTR/W120xB000 000COSD YSTARTR/W120xB000 0010OSD

18、XSTOPR/W120xB000 0014OSD YSTOPR/W120xB000 0018塊事件寄存器R/W160xB000 001C 0xB000 003C保留R320xB000 0040OSD Data FIFOW320xB000 0044OSD CLUTW320xB000 0048 0xB000 007C保留R321.6 EMIF緩沖器/解碼器控制EMIF緩沖器和解碼器的功能通過GAL16V8普通邏輯數(shù)組驅(qū)動器實現(xiàn)。驅(qū)動器可以對Flash進行簡單的解碼處理,UART與緩沖器共同控制CE1、CE2和CE3。VHDL如下所示:FLASH_CE <= 0 when A22 =0 and

19、 CE1 = 0 else 1; UART_CSA <= 0 when A22 = 1 and A8 = 0 and A7 = 0and A6 = 0 and CE1 = 0 else 1; UART_CSB <= 0 when A22 = 1 and A8 = 0 and A7 = 0and A6 = 1 and CE1 = 0 else 1;EMIF_OE <= 0 when CE1 = 0 or CE2 =0 or CE3 = 0 else 1;EMIF_DIR <= 1 when (CE1 = 0 and AOE =0) or(CE2 = 0 and AOE =

20、0) or(CE3 = 0 and AOE =0) else 1;2 視頻端口/McASP端口ICETEK-DM642-PCI評估板有3個板上視頻端口,這些端口根據(jù)可選擇性功能,進行再分類。例如端口0和端口1的McASP和SPDIF功能。ICETEK-DM642-PCI評估板使用所有的三個視頻端口,視頻端口0和視頻端口1被用作輸入端口,視頻端口2用作顯示端口。在ICETEK-DM642-PCI評估板的標準配置中,視頻端口0和視頻端口1根據(jù)使用在McASP功能下進行再分類,連接到TLV320AIC23立體聲編解碼器或連接到SPDIF輸出接口J9。2.1 視頻解碼器端口在ICETEK-DM642-

21、PCI評估板中,可再分的視頻端口0和視頻端口1被用作捕獲輸入端口,命名為捕獲端口1和捕獲端口2。這些端口連接到SAA7115HL解碼器。視頻端口貫穿CBT開關(guān),所以他們?yōu)榱吮嘲宓氖褂每梢员贿x擇性的禁止。另一個的端口被連接到板上的McASP端口。捕獲端口1通過一個RCA類型的視頻插座J15和一個4針的低噪聲S-Video接口J16,連接到視頻源。輸入的必須是合成的視頻源,例如DVD Player或視頻相機。SAA7115HL是可通過DM642的I2C總線進行編程的,并且可以連接所有的主要合成視頻標準,例如NTSC,PAL和SECAM,這些都可以通過解碼器的內(nèi)部寄存器進行適當?shù)木幊獭?.2 視頻編

22、碼器端口ICETEK-DM642-PCI評估板的視頻端口2被用來驅(qū)動視頻編碼器。它通過FPGA(U39)發(fā)送,以實現(xiàn)高級功能,例如OSD。但它在默認方式下是直接通過視頻,連接到SAA7105視頻編碼器。這個編碼器可以進行RGB、HD合成視頻,NTSC/PAL復(fù)合視頻的編碼,也可對依靠SAA7105內(nèi)部寄存器進行編程的S-Video進行編碼。SAA7105的內(nèi)部編程寄存器通過DM642的I2C總線進行配置。編碼器連接到合成的或RGB顯示單元。通過標準的RCA插座J2、J3和J4提供RGB圖像。J4的蘭色輸出也可以被用于接口到合成顯示單元。4針的低噪聲S-VideoJ1也可用。15針的高密度DB接

23、口(J5)允許評估板驅(qū)動VGA種類的監(jiān)視器。2.3 FPGA視頻功能ICETEK-DM642-PCI評估板通過使用Xilinx XC2S300E系列FPGA來實現(xiàn)增強視頻功能和其他的一些連帶功能。默認模式下,F(xiàn)PGA通過DM642的視頻端口2輸出視頻到Phillips SAA7105視頻編碼器。對于HDTV,F(xiàn)PGA提供增強的時鐘;對于OSD功能,F(xiàn)PGA提供了FIFOs,將視頻端口2的數(shù)據(jù)與FIFOs端口的數(shù)據(jù)進行混合。FPGA的FIFOs在通過CE3空間的同步模式下,通過DM642的EMIF進行存取。關(guān)于FPGA的使用功能,請參考第二部分第四章ICETEK-DM642-PCI評估板OSD

24、FPGA用戶使用手冊。2.4 AIC23端口評估板使用TI的AIC23(P/N TLV320AIC23)立體聲數(shù)字多媒體編解碼處理器進行音頻信號的輸入輸出。編解碼器通過麥克風(fēng)采樣模擬音頻信號或直接輸入模擬音頻信號,然后將其轉(zhuǎn)換為DSP可以處理的數(shù)字數(shù)據(jù)。當DSP處理完數(shù)據(jù)后,再將數(shù)據(jù)轉(zhuǎn)換為模擬信號輸出,用戶即可在輸出處聽到音頻信號。編解碼器通過2路連續(xù)的通道進行通訊,一路控制編解碼器的端口配置寄存器,另一路發(fā)送和收取數(shù)字音頻采樣。I2C總線被用來作為單向控制通道??刂仆ǖ乐辉谂渲镁幗獯a器時才使用,當傳輸音頻信號時,一般它是空閑的。McASP被用來作為雙向數(shù)據(jù)通道。所有的音頻數(shù)據(jù)都通過數(shù)據(jù)通道傳

25、輸。許多數(shù)據(jù)格式是由采樣寬度、信號時鐘源和連續(xù)數(shù)據(jù)格式三個易變的量決定的。首選的連續(xù)信號模式是匹配McASP脈沖模式的DSP模式。編解碼器具有一個可編程時鐘,由PLL1708 PLL驅(qū)動提供。默認系統(tǒng)的時鐘為18.432MHz。內(nèi)部的采樣頻率通常再分18.432MHz時鐘,產(chǎn)生普通的頻率,例如48KHz或8KHz。采樣頻率通過編解碼器的SAMPLERATE寄存器設(shè)置。下圖顯示了ICETEK-DM642-PCI評估板的編解碼器端口圖2-1 ICETEK-DM642-PCI評估板多媒體信號編解碼器端口2.5 Audio PLL/VCXO Circuit/PLL 1708時鐘發(fā)生器ICETEK-DM

26、642-PCI評估板通過一個倍增的PLL時鐘發(fā)生器為評估板產(chǎn)生音頻時鐘。在流動的視頻信息中,音頻和視頻序列可以丟失同步性。ICETEK-DM642-PCI評估板通過使用VCXO修改電路,來加快或降低STCLK輸入,以使這種同步保持一致。STCLK被用來貫徹這些特點,STCLK由DM642芯片的VDAC針腳在PICX100-27W電壓控制振蕩器中產(chǎn)生。VDAC由DM642芯片寄存器端口控制。STCLK也是對于PLL1708可編程PLL驅(qū)動的源時鐘。這個驅(qū)動器為AIC23編解碼器、SPDIF、背板STCLK和任意解碼器提供時鐘。PLL1708通過FPGA內(nèi)的PLL 數(shù)據(jù)寄存器進行編程,其使連續(xù)的用

27、戶數(shù)據(jù)符合PLL1708要求的格式。圖2-2 音頻PLL/VCXO Circuit/PLL1708時鐘發(fā)生器3 PCI/HPI/Ethernet端口ICETEK-DM642-PCI評估板提供多種多樣的外圍設(shè)備端口。DSP復(fù)合多路端口,PCI橋、主處理機端口和以太網(wǎng)MAC。ICETEK-DM642-PCI評估板支持所有這些端口3.1 PCI端口ICETEK-DM642-PCI評估板直接支持PCI端口。CBT和開關(guān)被用來從DM642中分離PCI總線,所以評估板可以支持PCI端口或ethernet端口。CBT還為PCI端口提供5V的邏輯端口。當板卡經(jīng)PCI-Detect信號檢測確定被插入PCI插槽中

28、后,CBT自動配置PCI操作。3.2 PCI EEPROM端口DM642提供外部的EEPROM,使能時保存PCI的配置值。EEPROM的使能通過開關(guān)量S2的控制。當S2-1在“on”的狀態(tài),PCI配置時用EEPROM的參量進行配置。當S2-1在“off”的狀態(tài),DM642的內(nèi)部默認寄存器被用來進行配置。下表顯示了EEPROM的內(nèi)容。表6:EEPROM寄存器映射地址值內(nèi)容描述0x000x104CVendor ID0x010x9065Device ID0x020x0000Calls Code 7:0/Revision ID0x030xFF00Class Code 23:80x040x1652Sub

29、system Vendor ID0x050x0642Subsystem ID0x060x0000Max_Latency/Min_Grant0x070x0000PC_D1/PC_D0 Power Consumed0x080x0000PC_D3/PC_D2 Power Consumed0x090x0000PD_D1/PC_D0 Power Dissipated0x0A0x0000PD_D3/PC_D2 Power Dissipated0x0B0x0000Data_Scale (PD_D3 . PC_D0)0x0C0x00000000 0000 PMC14:9, PMC5, PMC30x00D0xC

30、593Checksum3.3 以太網(wǎng)端口在獨立的模式下,ICETEK-DM642-PCI評估板的以太網(wǎng)MAC被自動選擇,并通過CBT發(fā)送給PHY。ICETEK-DM642-PCI評估板使用的是Intel LXT971 PHY。10/100Mbit的端口輸出至RJ-45標準的以太網(wǎng)接口,J8。PHY直接連接到DM642。在制作過程中,以太網(wǎng)的地址存儲在I2C的串行ROM中。3.4 HPI端口ICETEK-DM642-PCI評估板裝備了一個主機接口,支持多路或單路存取。評估板通過PCI連接器支持HPI存取。DM642的HPI接口的信號,被送到PCI連接器,用戶可以通過這些連接器存取它們。第三章的表

31、將列舉出通過HPI存取的信號。當評估板沒有插到PC機上時,評估板將自動使能EMAC。此外,它還將PCI_EN針腳置低,不使能PCI總線。復(fù)位時,通過DM642上的HD05/HWDTHSEL針腳控制HPI信號的寬度。目前方式下,信號寬度為16bit。4 I2C端口DM642中利用I2C總線連接驅(qū)動設(shè)備的控制寄存器是理想的。在ICETEK-DM642-PCI評估板中I2C總線用來配置視頻解碼器、視頻編碼器和立體聲數(shù)字編解碼器。I2C ROM通過連續(xù)的總線接口,下圖顯示了總線的格式。圖2-3 I2C總線格式下表顯示了板上外圍設(shè)備的地址。表7:I2C寄存器映射驅(qū)動地址寫/讀功能SAA71150x42R

32、/W捕獲通道1解碼器SAA71150x40R/W捕獲通道2解碼器SAA71050x88R/W編碼器TLV320AIC230x1AR/WCODEC24WC2560x50R/WI2C EEPROM5 SPDIF端口DM642的McASP針腳通過配置后可以作為SPDIF發(fā)射機運轉(zhuǎn)。ICETEK-DM642-PCI評估板支持SPDIF信號輸出,通過RCA插座,J9。SPDIF輸出針腳發(fā)送到一個驅(qū)動器和過濾電路。當SPDIF端口使能時,TLV320AIC23編解碼器將禁止使能。§1-3實物描述這一節(jié)主要描述了ICETEK-DM642-PCI評估板的實物布局和它的連接器1 評估板版面布局ICET

33、EK-DM642-PCI評估板為290×110mm的多層板,由一個外擴的+5V電源供電。圖3-1顯示了ICETEK-DM642-PCI評估板的布局示意圖。J13_1J11J8J19(背面)J7DC_P1J6J1J3J2J4J5J16J17J18J15J13_2J14J9DC_P2DC_P3J21J12J10 圖3-1 ICETEK-DM642-PCI評估板2 連接器ICETEK-DM642-PCI評估板為了用戶在板卡上存取各種信號,共提供了24個連接器。表1:ICETEK-DM642-PCI評估板連接器連接器針腳功能J14S端子視頻輸出J22視頻輸出-紅或色度J32視頻輸出-綠或灰度

34、J42視頻輸出-蘭或復(fù)合視頻J515VGA視頻輸出J66FPGA Optional JTAG Programmer Header連接器針腳功能J714JTAGJ88EthernetJ93SPDIFJ102單+5V電壓輸入 J119RS-232J1210RS-232J13_12線形音頻輸入J13_22麥克風(fēng)輸入J142線形音頻輸出J152復(fù)合視頻輸入J164S端子視頻輸入J172復(fù)合視頻輸入J182復(fù)合視頻輸入J196060針仿真接口(bottom side)J21124PCI總線接口DC_P190背板接口1DC_P290背板接口2DC_P390背板接口32.1 J1,S端子視頻輸出連接器J1是

35、一個四針的低噪聲連接器,連接到輸出顯示驅(qū)動。連接器直接通過Phillips SAA7105視頻編碼器驅(qū)動。下圖顯示了連接器的外觀。圖3-2 正視,低噪聲連接器表2:J1,低噪聲連接器針腳信號名稱1地2地3Luma (Y)4Chroma (C)2.2 J2,視頻輸出-紅或色度J2是當解碼器工作在R-G-B模式時驅(qū)動RED信號使用的一個RCA插座。在當前的工作模式下驅(qū)動U、V組成的視頻信號也使用J2輸出口。下圖顯示連接器的外觀。圖3-3 J2,RAC 插座2.3 J3,視頻輸出-綠或灰度J3是一個RCA插座用來連接GREEN視頻顯示驅(qū)動。這個連接器直接通過SAA7105視頻編碼器驅(qū)動。在當前的工作

36、模式下輸出Y視頻信號使用J3輸出口。下圖顯示連接器的外觀圖3-4 J3,RAC 插座2.4 J4,視頻輸出-蘭或混合視頻J4是連接RGB驅(qū)動的Blue信號使用的一個RCA插座。這個連接器直接通過SAA7105視頻編碼器驅(qū)動。在當前工作模式下輸出混合視頻信號時使用J4輸出口。下圖顯示連接器的外觀。圖3-5 J4,RAC 插座2.5 J5,PC視頻輸出連接器J5連接器提供個人標準計算機15針高密度D型插孔視頻輸出。下表列出了通過各針腳的信號。表3:J5,PC 視頻輸出連接器針腳信號名稱1紅2綠3蘭4無連接5地6地7地8地9控制10地11無連接12無連接13水平同步14垂直同步15無連接2.6 J6

37、,F(xiàn)PGA編程接口J6連接器是一個允許JTAG編程FPGA的2×3雙排插針,U8。下表列出了通過各針腳的信號。表4:J6, FPGA 編程連接器針腳信號名稱1+3.3V2Ground3FPGA-TCK4FPGA-TDI5FPGA-TDO6FPGA-TMS2.7 J7,JTAG端口ICETEK-DM642-PCI評估板提供了14針的插針接口,J7。JTAG仿真器通過這個標準的接口對TI的DSP進行仿真。下圖顯示了連接器的各針腳輸出圖3-6 JTAG端口2.8 J8,以太網(wǎng)連接器連接器J8是一個標準的RJ-45以太網(wǎng)連接器。下表列出了通過各針腳的信號。表5:J8 連接器針腳輸出針腳信號名

38、稱1LXT TXD2LXT TXM3LXT RXP4Terminator 15Terminator 26LXT RXM7Terminator 38Terminator 42.9 J9,擴展連接器當工作在SPDIF模式ICETEK-DM642-PCI評估板有能力通過片上的McASP驅(qū)動SPDIF音頻輸出。這個輸出經(jīng)過緩沖,連接到垂直安裝在板卡上的J9RCA插座。下圖顯示連接器的外觀。圖3-7 J9,RAC Jack2.10 J10,+5V輸入連接器ICETEK-DM642-PCI評估板可以獨立的供電,也可以通過PCI總線供電。輸入僅提供5V的電壓。獨立供電模式下,5V電源連接到ICETEK-DM

39、642-PCI評估板的J10連接器上。連接器的外徑為5.5mm,內(nèi)徑為2.1mm。下圖顯示了J10的外觀。圖3-8 J10,+5 V輸入連接器2.11 J11,J12,RS-232連接器ICETEK-DM642-PCI評估板具有板上TLC16C752雙重UART。UART A通過MAX3243 RS-232驅(qū)動緩沖,發(fā)送到9針D型插針,J11。UART B通過MAX3243 RS-232驅(qū)動緩沖,發(fā)送到5×2雙排插針,J12。J11連接器的針腳位置顯示在下圖中。圖3-9 J11, DB9 插針連接器針腳數(shù)和它們相應(yīng)的信號顯示在下表中。這對應(yīng)于個人計算機上的標準雙排DB-9連接器。表6

40、:J11,RS-232 輸出針腳針腳信號名稱方向1DCDIn2RXDIn3TXDOut4DTROut5GNDN/A6DSRIn7RTSOut8CTSIn9RIIn下表顯示了J12的針腳數(shù)和它們相應(yīng)的信號。表7:J12,5x2 輸出針腳針腳信號名稱方向針腳信號名稱方向1DCDIn2RXDIn3TXDOut4DTROut5GNDN/A6DSRIn7RTSOut8CTSIn9RIIn10Not UsedN/A2.12 J13,麥克風(fēng)/音頻輸入連接器J13是音頻輸入和麥克風(fēng)輸入的連接器。麥克風(fēng)的輸入是3.5mm立體聲插銷,使用時插入J13_2。下圖顯示了插銷上的信號。圖3-10 麥克風(fēng)立體聲插銷音頻直

41、接輸入是立體聲輸入。輸入的是3.5mm立體聲插銷,使用時插入J13。下圖顯示了插銷上的信號。圖3-11 音頻線形輸入立體聲插銷2.13 J14,音頻線形輸出連接器音頻直接輸出是立體聲輸出。輸出的連接器是3.5mm的立體聲插銷。下圖顯示了插銷上的信號。圖3-12 音頻線形輸出立體聲插銷2.14 J15,捕獲視頻輸入端口1連接器J15是RCA插座,用來為捕獲通道1捕獲合成視頻。這個接口直接通過Phillips SAA7115視頻解碼器驅(qū)動。下圖顯示了接口的外觀。 圖3-13 J15,RCA 插座2.15 J16,捕獲S-Video輸入端口1連接器J16是一個連接到S-Video輸入捕獲通道1的4針

42、低噪聲連接器。這個接口直接通過Phillips SAA7115視頻解碼器驅(qū)動。下圖顯示了接口的外觀。圖3-14 正視,低噪聲連接器表8:J1,低噪聲連接器針腳信號名稱1Ground2Ground3Luma (Y)4Chroma (C)2.16 J17,捕獲視頻輸入端口2連接器J17是一個連接合成視頻源到捕獲通道2的RCA插座。這個接口直接通過Phillips SAA7115視頻解碼器驅(qū)動。下圖顯示了接口的外觀。圖3-15 J17,RCA 插座2.17 J18,捕獲可選擇視頻輸入端口2連接器J18是一個連接合成視頻源到捕獲通道2的RCA插座。這個接口直接通過Phillips SAA7115視頻解

43、碼器驅(qū)動。下圖顯示了接口的外觀。圖3-16 J18,RCA 插座2.18 J19,60針仿真連接器60針的仿真連接器被安裝在ICETEK-DM642-PCI評估板的底部。這個連接器具有高級的仿真功能。下表分4縱列,每列15個顯示了連接器的信號。表9:J19,60針仿真接口Row #Column A信號名稱Column B信號名稱Column C信號名稱Column D信號名稱1GroundIDOID2Ground2GroundTMSEMU18Ground3GroundEMU17TRSTnGround4GroundTDIEMU16Ground5GroundEMU14EMU15Ground6Gro

44、undEMU12EMU13Ground7GroundTDOEMU11Ground8TYPE0TVDTCLKRTNTYPE19GroundEMU9EMU10Ground10GroundEMU7EMU8Ground11GroundEMU5EMU6Ground12GroundTCLKEMU4Ground13GroundEMU2EMU3Ground14GroundEMU0EMU1Ground15GroundID1ID3Ground2.19 J21,PCI連接器J21連接器是板卡邊緣的PCI端口。這個端口分“A”邊和“B”邊。因為卡上設(shè)置的刻痕針腳是不相鄰的。“B”邊在板卡的上邊。I/O指向區(qū)域參考PC

45、I插槽。表10:P2,PCI Connector,“A”Side針腳信號I/O描述針腳信號I/O描述1TRST-Not Used2+12 VoltsNot Used3TMSNot Used4TDII/OTied to TDO5+5 Volts+5 Volts Power6INTAOInterrupt Out7INTCOInterrupt Out8+5 Volts+5 Volts Power9RsvdNot Used10+V I/ONot Used11RsvdNot Used12KeyKey13KeyKey14+3.3 VoltsNot Used15RSTIPCI_Resetn16+V I/OO

46、Not Used17GNT-OGrant18GNDGround19PME20AD30I/O/ZAddress/Data 3021+3.3 VoltsNot Used22AD28I/O/ZAddress/Data 2823AD26I/O/ZAddress/Data 2624GND25AD24I/O/ZAddress/Data 2426IDSELIInitialization Device Select27+3.3 VoltsNot Used28AD22I/O/ZAddress/Data 2229AD20I/O/ZAddress/Data 2030GNDGround31AD18I/O/ZAddre

47、ss/Data 1832AD16I/O/ZAddress/Data 1633+3.3 VoltsNot Used34FRAMEIFrame35GNDGround36TRDY-I/O/ZTarget Ready37GNDGround38STOPI/O/ZStop Direction39+3.3 VoltsNot Used40SDONEODone41SBO42GNDGround43PARI/O/ZParity44AD15I/O/ZAddress/Data 1545+3.3 VoltsNot Used46AD13I/O/ZAddress/Data 1347AD11I/O/ZAddress/Data

48、1148GNDGround49AD9I/O/ZAddress/Data 950KeyKey51KeyKey52C/BE0Command/Byte Enable053+3.3 VoltsNot Used54AD6I/O/ZAddress/Data 655AD4I/O/ZAddress/Data 456GNDGround57AD2I/O/ZAddress/Data 258AD0I/O/ZAddress/Data 059+V I/ONot Used60REQ64Not Used61+5 Volts+5 Volts Power62+5 Volts+5 Volts Power下表顯示了連接器“B”邊的信

49、號。表11:P2,PCI Connector,“B”Side針腳信號I/O描述針腳信號I/O描述1-12 VoltsNot Used2TCKINot Used3GNDGround4TDOITied to TDO5+5 Volts+5 Volt Power6+5 VoltsI+5 Volt Power7INTB-Interrupt OUT8INTD-Interrupt Out9PRSNT1OPower Requirement10Rsvd11PRSNT2OPower Requirement12KeyKey13KeyKey14Rsvd15GNDGround16CLKSystem Clock17GND

50、Ground18REQ19+V I/ONot Used20AD31I/O/ZAddress/Data 3121AD29I/O/ZAddress/Data 2922GNDGround23AD27I/O/ZAddress/Data 2724AD25I/O/ZAddress/Data 2525+3.3 VoltsNot Used26C/BE3I/O/ZCommand/Byte Enable 327AD23I/O/ZAddress/Data 2328GNDGround29AD21I/O/ZAddress/Data 2130AD19I/O/ZAddress/Data 1931+3.3 VoltsNot Used32

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論