三態(tài)門的設(shè)計(jì)_第1頁
三態(tài)門的設(shè)計(jì)_第2頁
三態(tài)門的設(shè)計(jì)_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、三態(tài)門的設(shè)計(jì)三態(tài)門是具有三種輸出狀態(tài)的器件,有MOS型和雙極型兩種,下面我們對(duì)P型MOS三態(tài)門的設(shè)計(jì)進(jìn)行討論。1實(shí)驗(yàn)原理P型MOS三態(tài)門有兩個(gè)輸入端B、A和一個(gè)輸出端dataout,輸出端有高阻、0、1三個(gè)P型MOS三態(tài)門應(yīng)具備的腳位: 輸入端:B、A:輸出端:dataout。2文本輸入(1)建立新文件:選取窗口菜單FileNew,出現(xiàn)對(duì)話框,選Text Editor file選項(xiàng),單擊OK按鈕,進(jìn)入文本編輯畫面。(2)保存:選取窗口菜單Filesave as,出現(xiàn)對(duì)話框,鍵入文件名tri.vhd,單擊OK按鈕(保存路徑不能含有中文名字)。(3)通過如下操作把當(dāng)前設(shè)計(jì)項(xiàng)目設(shè)置成工程文件:選擇菜

2、單File|Project|Set Project to Current File命令,即將當(dāng)前設(shè)計(jì)文件設(shè)置成Project。選擇此項(xiàng)后可以看到標(biāo)題欄顯示出所設(shè)文件的路徑。(4)選擇實(shí)際編程器件型號(hào):選取窗口菜單AssignDevice,出現(xiàn)對(duì)話框,選擇AcEXlK系列的EPlK30TCl44一3。(5)輸入VHDL源程序:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY tri_v ISport(datain:in STD_LOGIC;outen: in STD_LOGIC;dataout:out STD_LOGIC);end tri_v;arc

3、hitecture a of tri_v isbeginprocess(outen,datain)begin if outen=0thendataout=Z;elsedataout鍵將引腳移至右邊,單擊OK按鈕進(jìn)行波形編輯。(3)設(shè)定時(shí)鐘的周期:選取窗口菜單Options一Gide Size,出現(xiàn)對(duì)話框,設(shè)定Gride Size為50 ns,單擊OK按鈕。(4)設(shè)定初始值并保存:設(shè)定初始值(選中某一小段的波形,右擊選取insert(1)),選取窗口菜單FileSave,出現(xiàn)對(duì)話框,單擊OK按鈕。(5)仿真:選取窗口菜單MAX+plus IISimulator,出現(xiàn)Timing Simulation對(duì)話框,單擊Star

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論