![第七章邏輯門電路與組合電路_第1頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/7/553fb770-653f-43e2-a03c-c00c5eab1a45/553fb770-653f-43e2-a03c-c00c5eab1a451.gif)
![第七章邏輯門電路與組合電路_第2頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/7/553fb770-653f-43e2-a03c-c00c5eab1a45/553fb770-653f-43e2-a03c-c00c5eab1a452.gif)
![第七章邏輯門電路與組合電路_第3頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/7/553fb770-653f-43e2-a03c-c00c5eab1a45/553fb770-653f-43e2-a03c-c00c5eab1a453.gif)
![第七章邏輯門電路與組合電路_第4頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/7/553fb770-653f-43e2-a03c-c00c5eab1a45/553fb770-653f-43e2-a03c-c00c5eab1a454.gif)
![第七章邏輯門電路與組合電路_第5頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/7/553fb770-653f-43e2-a03c-c00c5eab1a45/553fb770-653f-43e2-a03c-c00c5eab1a455.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄電工電子技術(shù)基礎(chǔ) 教學(xué)課件 第 7章 門電路和組合邏輯電路 電工電子教研室 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 tt下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 脈沖躍變后的值比初始值高脈沖躍變后的值比初始值高脈沖躍變后的值比初始值低脈沖躍變后的值比初始值低0+3V0-3V0+3V0-3V下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 A0.9A0.5A0.1AtptrtfT下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 所謂門就是一種開關(guān),它能按照一定
2、的條件去所謂門就是一種開關(guān),它能按照一定的條件去控制信號的通過或不通過。控制信號的通過或不通過。 門電路的輸入和輸出之間存在一定的邏輯關(guān)系門電路的輸入和輸出之間存在一定的邏輯關(guān)系(因果關(guān)系因果關(guān)系),所以門電路又稱為,所以門電路又稱為邏輯門電路邏輯門電路。 基本邏輯關(guān)系為基本邏輯關(guān)系為三三種。種。 下面通過例子說明邏輯電路的概念及下面通過例子說明邏輯電路的概念及的意義。的意義。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄220V+-設(shè):開關(guān)斷開、燈不亮用邏輯設(shè):開關(guān)斷開、燈不亮用邏輯 “0”表示,開表示,開關(guān)閉合、燈亮用關(guān)閉合、燈亮用 邏輯邏輯“1”表示。表示。邏輯表達式:邏輯表達式:
3、 Y = A B1. “與與”邏輯關(guān)系邏輯關(guān)系“與與”邏輯關(guān)系是指當(dāng)決定某事件的條件全邏輯關(guān)系是指當(dāng)決定某事件的條件全部具備時,該事件才發(fā)生部具備時,該事件才發(fā)生000101110100ABYBYA狀態(tài)表狀態(tài)表下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄BY220VA+-2. “或或”邏輯關(guān)系邏輯關(guān)系 “或或”邏輯關(guān)系是指當(dāng)決定某事件的條件之邏輯關(guān)系是指當(dāng)決定某事件的條件之一具備時,該事件就發(fā)生。一具備時,該事件就發(fā)生。邏輯表達式邏輯表達式 Y = A + B000111110110ABY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄3. “非非”邏輯關(guān)系邏輯關(guān)系“非非”邏輯關(guān)系
4、是否定或相反的意思邏輯關(guān)系是否定或相反的意思邏輯表達式:邏輯表達式:Y = A101AY0Y220VA+-R下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 電平的高電平的高低一般用低一般用“1”和和“0”兩種狀兩種狀態(tài)區(qū)別,若規(guī)態(tài)區(qū)別,若規(guī)定定高電平為高電平為“1”,低電平,低電平為為“0”則稱為則稱為正邏輯正邏輯。反之。反之則稱為則稱為負邏輯負邏輯。若無特殊說明,若無特殊說明,均采用正邏輯。均采用正邏輯。100VUCC高電平高電平低電平低電平下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄輸入輸入A、B、C全為高電平全為高電平“1
5、”,輸出輸出 Y 為為“1”。輸入輸入A、B、C不全為不全為“1”,輸出輸出 Y 為為“0”。0V0V0V0V0V3V+U 12VRDADCABYDBC3V3V3V0V00000010101011001000011001001111ABYC0V3V下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄邏輯邏輯即:有即:有“0”出出“0”, 全全“1”出出“1”Y=A B C&ABYC00000010101011001000011001001111ABYC下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄0V0V0V0V0V3V3V3V3V0V0000001110111101100101
6、1101011111ABYC3V3V-U 12VRDADCABYDBC輸入輸入A、B、C全為低電平全為低電平“0”,輸出輸出 Y 為為“0”。輸入輸入A、B、C有一個為有一個為“1”,輸出輸出 Y 為為“1”。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄(3) 邏輯關(guān)系邏輯關(guān)系:邏輯邏輯即:有即:有“1”出出“1”, 全全“0”出出“0”Y=A+B+CABYC 100000011101111011001011101011111ABYC下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄+UCC-UBBARKRBRCYT 1 0飽和飽和(2) 邏輯表達式:邏輯表達式:Y=A“0”10“1
7、”“0”“1”AY邏輯符號邏輯符號1AY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄有有“0”出出“1”,全,全“1”出出“0”&ABCY&ABC00010011101111011001011101011110ABYCY=A B C1Y下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄Y&ABC1YABC 1有有“1”出出“0”,全,全“0”出出“1”00010010101011001000011001001110ABYCY=A+B+C下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄ABY1有有“0”出出“0”,全全“1”出出“1”有有“1”出出“1”,全
8、全“0”出出“0”&ABY1 1ABY2Y2下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄ABC&1&D1YY=A.B+C.D1&YABCD邏輯符號邏輯符號下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T1E2E3E1BC下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T14.3V鉗位鉗位2.1V“0”(0.3V)輸入全高輸入全高“1”,輸出為輸出為低低“0”1VT1R1+
9、Ucc T4下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T11V(0.3V)“1”“0”輸入有低輸入有低“0”輸出為輸出為高高“1” 流過流過 E結(jié)的電結(jié)的電流為正向電流流為正向電流5VVY 5-0.7-0.7 =3.6V下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄00010011101111011001011101011110ABYCY=A B CY&ABC下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄74LS00、74LS20管腳排列示意圖管腳排列示意圖&121110981413345671
10、2&UCC4B 4A 4Y3B 3A3Y1B1A1Y2B2A2Y GND(a)74LS001211109814133456712&UCC2D 3C 2BNC 2A2Y1B1ANC1D1C1Y GND74LS20(b)下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄ABDE允許疊加干擾允許疊加干擾UOFF0.9UOH1231234 Ui 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄AB UON是保證輸出為額是保證輸出為額定低電平時所對應(yīng)的定低電平時所對應(yīng)的最最小輸入
11、高電平電壓小輸入高電平電壓。DE1231234 Ui UON下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄10 低電平,低電平,&Y11R下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄50%50%tpd1tpd22 2p pt t2 2p pt t1 1p pd dttt 輸入波形輸入波形ui輸出波形輸出波形uO下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄“1”控制端控制端 DE D T5Y R3R5AB R4R2R1 T3 T4T2+5V T1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄“0”控制端控制
12、端 DE T5Y R3R5AB R4R2R1 T3 T4T2+5V T11V1V下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄&YEBA邏輯符號邏輯符號 0 高阻高阻0 0 1 1 0 1 1 1 1 0 1 11 1 1 0ABEY功能表功能表1E0EABY 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄“1”“0”“0”A1 B1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄&YCBA T5Y R3AB CR2R1T2+5V T1RLU 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄Y&CBAKA+24VKA220&A1B1C1Y1&
13、amp;A2B2C2Y2&A3B3C3Y3URLY“1”“0”“0”“0”“0”下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄Y&CBAKA+24VKA220&A1B1C1Y1&A2B2C2Y2&A3B3C3Y3URLY“1”“0”“0”“1”0下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄20. 4. 1 CMOS 非門電路非門電路AYT2+UDDT1N 溝道溝道P 溝道溝道GGDSS下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄T4 與與 T3 并聯(lián),并聯(lián),T1 與與 T2 串聯(lián);串聯(lián); 當(dāng)當(dāng) AB 都是高電平時都是高電平時,T1
14、與與 T2 同時導(dǎo)通,同時導(dǎo)通,T4 與與 T3 同時截止;輸出同時截止;輸出 Y 為為低電平。低電平。 當(dāng)當(dāng)AB中有一個是低中有一個是低電平時,電平時,T1與與T2中有一中有一個截止,個截止,T4與與T3中有一中有一個導(dǎo)通個導(dǎo)通, 輸出輸出Y 為高電平。為高電平。20. 4. 2 CMOSABT4T3T1T2+UDDY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄BT4T3T1T2AY 當(dāng)當(dāng) AB 中有一個是中有一個是高電平時,高電平時,T1 與與 T2 中中有一個導(dǎo)通,有一個導(dǎo)通,T4 與與 T3 中有一個截止,輸出中有一個截止,輸出 Y 為低電平。為低電平。 當(dāng)當(dāng)AB都是低電平都是
15、低電平時,時,T1 與與 T2 同時截止,同時截止,T4 與與 T3 同時導(dǎo)通;輸同時導(dǎo)通;輸出出 Y 為高電平。為高電平。20. 4. 3 CMOS下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄20.4. i3VT Viii下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄iii20.4. 3VT V下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄TGuiuOCCTGuiuiCC1“1”TGuiuiCC1“0”20.4. 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄AA
16、AA100011AAAAAAAAAA 01AAAAABBAABBA下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄CBABCAAA)()(CBACBA )()(CBACBACABACBA)()()()(CABACBA)()(CABABCBCAA)(BCBCA)(1BCAA+1=1 A A=A.下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄110011111100BABABABA列狀態(tài)表證明:列狀態(tài)表證明:AB0001101111100100ABBABABABA0000下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄證明證明:BAAABA)(A+AB = ABAABABAAABBA
17、A)(BABAA)((3)(4)ABABA)(ABAAB)((5)(6)下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下面舉例說明這四種表示方法。下面舉例說明這四種表示方法。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 設(shè):開關(guān)閉合其狀態(tài)為設(shè):開關(guān)閉合其狀態(tài)為“1”,斷開為,斷開為“0”燈亮狀態(tài)為燈亮狀態(tài)為“1”,燈滅為,燈滅為“0” 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄取取 Y=“1”( 或或Y=“0” ) 列邏輯式列邏輯式取取 Y = “1”(
18、1)由邏輯狀態(tài)表寫出邏輯式由邏輯狀態(tài)表寫出邏輯式對應(yīng)于對應(yīng)于Y=1,一種組合中,輸入變一種組合中,輸入變量之間是量之間是“與與”關(guān)系,關(guān)系, 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄ABCCBACBACBAY 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄YCBA&1CBA下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁
19、返回返回上一頁上一頁退出退出章目錄章目錄(2)應(yīng)用應(yīng)用“與非與非”門構(gòu)成門構(gòu)成“或或”門門電路電路(1) 應(yīng)用應(yīng)用“與非與非”門構(gòu)成門構(gòu)成“與與”門電路門電路AY&B&BAY&由邏輯代數(shù)運算法則:由邏輯代數(shù)運算法則:ABABY由邏輯代數(shù)運算法則:由邏輯代數(shù)運算法則:BABABAY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄&YAYBA&AY 由邏輯代數(shù)運算法則:由邏輯代數(shù)運算法則:BABABAY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄例例1:化簡化簡CABCBACBAABCY)()(BBCABBACCAAC A例例2:化簡化簡CBCA
20、ABY)(AACBCAABCBACACABABCAAB下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄BABAA例例3:化簡化簡CBACBAABCYABCCBACBAABCACBC CBCBA)(CBCBACBABAABCBACBAY例例4:化簡化簡下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄例例5:化簡化簡DBCDCBADABABCYDBABCDCBAABCDBCDCBAABDBCDCBAB)(DCBCDABCDBCDAB)(DADBCDCBAABCBCDABCDB下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄BA0101
21、BABABABABCA00100m01 11 101m3m2m4m5m7m6mAB000m01 11 101m3m2m4m5m7m6mCD0001111012m12m15m14m8m9m11m10m下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄ABC001001 11 101111 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄ABC001001 11 101111ABCCBACBACBAY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄ABC001001 11
22、 101111ABCCABCBABCAY用卡諾圖表示并化簡。用卡諾圖表示并化簡。解:解:1.卡諾圖卡諾圖2.合并最小項合并最小項3.寫出最簡寫出最簡“與或與或”邏輯式邏輯式下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄ABC001001 11 101111解:解:三個圈最小項分別為:三個圈最小項分別為:合并最小項合并最小項ABCCBAABCBCACABABC BCACABABACBCY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄00ABC1001 11 101111解:解:CACBYAB0001 11 10CD000111101111DBY CBABCACBACBAY(1)(2)
23、DCBADCBADCBADCBAY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄解:解:DBAYAB0001 11 10CD000111101DBDBCBAAY111111111下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄確定確定下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄Y = Y2 Y3= A AB B AB.A B.A B.A. .A BBY1AB&YY3Y2下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄反演律反演律反演律反演律下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄=A BABY001
24、100111001下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄A B.Y = AB AB .ABA B = AB +ABBAY下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄=A B =1ABY邏輯符號邏輯符號=A BABY001 100100111下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄Y&1BA&C101AA=AC +BCY=AC BC 設(shè):設(shè):C=1封鎖封鎖打開打開選通選通A信號信號下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄Y&1BA&C001設(shè):設(shè):C=0選通選通B信號信號B=AC +BCY=AC BC下一頁下一頁返回返
25、回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 ( 0 0 0 0 C 0 0 1 00 1 0 00 1 1 11 0 0 01 0 1 11 1 0 11 1 1 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄CBACBABABCAYC 0 0 0 0 C 0 0 1 00 1 0 00 1 1 11 0 0 01 0 1 11 1 0 11 1 1 1ACBCBAY ACBCBAY CABCBA. )(BACBA ABC00011110011111下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄CABCBAY. & &
26、ABCY&ABCC)(BACBAY 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 ( 0 0 0 0 Y0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1ABCCBACBACBAY BCACBACBACBAABCCBACBACBAY 解:解:下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄YCBA01100111110&1010下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 開工為開工為“1”,不開工為,不開工為“0”; G1和和 G2運行為運行為“1”,不運行為,不運行為“0”。下一頁下一頁返回返回上一頁上一頁
27、退出退出章目錄章目錄0111 0 0 1 0 100011 0 11 0 10 0 1 0 1 0 0 1 1 1 0 0 1 1 01 1 10 0 0A B C G1 G2下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄ABCCABCBABCAG 1ABCCBACBACBAG 2ABC001001 11 101111ACBCABG 11 0 10 0 1 0 1 0 0 1 1 1 0 0 1 1 01 1 10 0 00111 0 0 1 0A B C G1 G2 100011 0 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄ACBCABG 1ACBCAB ABCCBACB
28、ACBAG 2ABCCBACBACBAG 2 ABC001001 11 101111下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄A BCA BC&G1G2下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄20. 7 加法器加法器下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄20. 7 加法器加法器0 0 0 0 11+10101010不考慮低位不考慮低位來的進位來的進位半加器實現(xiàn)半加器實現(xiàn)全加器實現(xiàn)全加器實現(xiàn)下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄BABABASABSCABC A B S C0 0 0 00
29、 1 1 01 0 1 01 1 0 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄輸入輸入-1表示低位來的進位表示低位來的進位AiBiCi-1SiCi下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄1iii1iii1iii1iiiiCBACBACBACBAS1iii1iii1iii1iiiiCBACBACBACBAC1ii1iiiiCACBBA1iiiCBA0 0 0 0 00 0 1 1 00 1 0 1 00 1 1 0 1 0 0 01 0 1 0 1 1 0 0 1 1 1 1 1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄1ii1iiiiiCACBBAC1iii
30、iCBAS1BiAiCi-1Si&=11CiSi&下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 n 位二進制代碼有位二進制代碼有 2n 種組合,可以表示種組合,可以表示 2n 個信息。個信息。下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄編碼器編碼器下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 解:解:下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄0 0 01 0 0I0I1I2I3I5I6I輸入輸入輸輸 出出Y2 Y1 Y0下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄Y2 = I4 + I5 + I6 +I7 = I4 I5 I6 I7.=
31、 I4+ I5+ I6+ I7Y1 = I2+I3+I6+I7 = I2 I3 I6 I7. . .= I2 + I3 + I6+ I7Y0 = I1+ I3+ I5+ I7 = I1 I3 I5 I7.= I1 + I3+ I5 + I7下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄10000000111I7I6I5I4I3I1I2Y2Y1Y0下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄表示十進制數(shù)表示十進制數(shù)10個個編碼器編碼器下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 00011101000011110001101100000000111下一頁下一頁返回返回上一頁
32、上一頁退出退出章目錄章目錄Y3 = I8+I9下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄10000000011101101001& 1 1 1 1 1 1 I1 I2 I3 I4 I5 I6 I7 I8 I9下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄98983.IIIIY 765476542IIIIIIIIY 763276321IIIIIIIIY 97531975310IIIIIIIIIIY 下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄十鍵十鍵8421碼編碼器的邏輯圖碼編碼器的邏輯圖+5V&Y3&Y2&Y1&Y0I0I1I2I
33、3I4I5I6I7I8I91K 10S001S12S23S34S45S56S67S78S89S9下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄GND 1287654YYIIIII091233CC NYIIIIYU16 15 14 13 12 11 10 91 2 3 4 5 6 7 8下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 輸輸 入入A B CY0 Y1 Y2 Y3 Y4 Y5 Y6 Y70 0 0 1 0 0 0 0
34、0 0 00 0 1 0 1 0 0 0 0 0 00 1 0 0 0 1 0 0 0 0 00 1 1 0 0 0 1 0 0 0 01 0 0 0 0 0 0 1 0 0 01 0 1 0 0 0 0 0 1 0 01 1 0 0 0 0 0 0 0 1 01 1 1 0 0 0 0 0 0 0 1輸輸 出出下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄Y0=A B CY1=A B CY2=A B CY3=A B CY7=A B CY4=A BCY6=A B CY5=A B C下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄CBA111&Y0Y1Y2Y3Y4Y5Y6Y70
35、 1 11 0 010000000AABBCC下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄0AS2-4線譯碼器線譯碼器ABCD0Y1Y2Y時時,當(dāng)當(dāng) 0 S3Y1AAEBECEDE下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄0AS 2-4線譯碼器線譯碼器ABCD0Y1Y2Y時時,當(dāng)當(dāng) 0 S3Y1AAEBECEDE00脫離總線脫離總線數(shù)據(jù)數(shù)據(jù)下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄 74LS139型譯碼器型譯碼器(a) 外引線排列圖;外引線排列圖;(b) 邏輯圖邏輯圖(a)GND1Y31Y21Y11Y01A11A01S876543212Y22Y32Y11Y02A12
36、A02S+UCC10916151413121174LS139(b)11111&Y0&Y1&Y2&Y3SA0A1下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄74LS譯碼器譯碼器 輸輸 入入 輸輸 出出SA0A1Y0110 0 00 0 11 001 101110 Y1Y2Y3111011101110111 74LS139型譯碼器型譯碼器S = 0時譯碼器工時譯碼器工作作輸出低電平有效輸出低電平有效下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄二二 十十進進制制代代碼碼下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄gfedcba 由七段發(fā)光二極管
37、構(gòu)成由七段發(fā)光二極管構(gòu)成例:例: 共陰極接法共陰極接法a b c d e f g 0 1 1 0 0 0 01 1 0 1 1 0 1低低電電平平時時發(fā)發(fā)光光高高電電平平時時發(fā)發(fā)光光共陽極接法共陽極接法abcgdefdgfecbagfedcba共陰極接法共陰極接法abcdefg下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄Q3 Q2Q1Q0agfedcb譯譯碼碼器器二二 十十進進制制代代碼碼100101111117個個4位位下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄gfedcbaQ3 Q2 Q1 Q0a b c d e f g 0 0 0 0 1 1 1 1 1 1 0 00
38、0 0 1 0 1 1 0 0 0 0 10 0 1 0 1 1 0 1 1 0 1 20 0 1 1 1 1 1 1 0 0 1 30 1 0 0 0 1 1 0 0 1 1 40 1 0 1 1 0 1 1 0 1 1 50 1 1 0 1 0 1 1 1 1 1 60 1 1 1 1 1 1 0 0 0 0 71 0 0 0 1 1 1 1 1 1 1 81 0 0 1 1 1 1 1 0 1 1 9下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄BS204A0A1A2A3 74LS247+5V來來自自計計數(shù)數(shù)器器七段譯碼器和數(shù)碼管的連接圖七段譯碼器和數(shù)碼管的連接圖5107abcde
39、fgRBI BI LTA11A22LT3BI4RBI5A36A07GND8911101213141516+UCC 74LS247型譯碼型譯碼器的外引線排列圖器的外引線排列圖abcdefg74LS247下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄IYD0D1D2D3SA1A0A0A1D0D1D2D3S下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄從從多路多路數(shù)據(jù)中選擇其中所需要的數(shù)據(jù)中選擇其中所需要的一路一路數(shù)據(jù)輸出。數(shù)據(jù)輸出。例:例:四選一數(shù)據(jù)選擇器四選一數(shù)據(jù)選擇器輸輸入入數(shù)數(shù)據(jù)據(jù)輸出數(shù)據(jù)輸出數(shù)據(jù)使能端使能端D0D1D2D3YSA1A0控制信號控制信號下一頁下一頁返回返回上一頁上
40、一頁退出退出章目錄章目錄11&111&1YD0D1D2D3A0A1S100000074LS153型型4選選1數(shù)據(jù)選擇器數(shù)據(jù)選擇器下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄11&111&1YD0D1D2D3A0A1S01D0000由控制端決定選由控制端決定選擇哪一路數(shù)據(jù)輸擇哪一路數(shù)據(jù)輸出。出。選中選中D000110074LS153型型4選選1數(shù)據(jù)選擇器數(shù)據(jù)選擇器動畫動畫下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄SAADSAADSAADSAADY013012011010 74LS153功能表功能表使能使能選選 通通輸出輸出SA0A1Y100000
41、01100110D3D2D1D0 正常工作。正常工作。時時禁止選擇;禁止選擇;時時,S,Y,S00111 1S A11D31D21D11D01Y地地74LS153(雙雙4選選1)2D32D22D12D02YA02SUCC15 14 13 12 11 10 91613245678下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄74LS1531;0012選選通通芯芯片片,SA 。20,122選選通通芯芯片片SA若若A2A1A0=010, 輸出選中輸出選中1D2路的數(shù)據(jù)信號。路的數(shù)據(jù)信號。74LS153(雙雙4選選1)2D32D22D12D02YA02SUCC15 14 13 12 11 10 9161S A11D31D21D11D01Y地地13245678A0A1A21下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄16選選1數(shù)據(jù)選擇器數(shù)據(jù)選擇器(1)1A2A1A0A0A1A2(2)1YD7D6D1D0D15D14D9D8.D15D14. D9D8.D0D1.D6D7SSABCSY1Y374LS151型型第第二二片片工工作作。時時第第一一片片工工作作時時,1;,011 SS下一頁下一頁返回返回上一頁上一頁退出退出章目錄章目錄SA0A2Y100000D3D2D1D
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年超滑爽氨基硅原油項目可行性研究報告
- 2025至2030年中國護色保鮮劑數(shù)據(jù)監(jiān)測研究報告
- 2025至2030年珠光雙酯項目投資價值分析報告
- 2025至2030年塑料輕便鋸架項目投資價值分析報告
- 2025年中國羥基亞乙基二膦酸市場調(diào)查研究報告
- 2025年二丙二醇單甲醚項目可行性研究報告
- 2025至2030年長富宮小勺項目投資價值分析報告
- 2025至2030年純橄欖油項目投資價值分析報告
- 2025至2030年電磁制動電動機項目投資價值分析報告
- 2025年骨狀螺釘項目可行性研究報告
- 《休閑食品加工技術(shù)》 課件 1 休閑食品生產(chǎn)與職業(yè)生活
- 春季開學(xué)安全第一課
- 十大護理安全隱患
- 2025年新生兒黃疸診斷與治療研究進展
- 廣東大灣區(qū)2024-2025學(xué)年度高一上學(xué)期期末統(tǒng)一測試英語試題(無答案)
- 2025年四川中煙工業(yè)限責(zé)任公司招聘110人高頻重點提升(共500題)附帶答案詳解
- 課題申報書:數(shù)智賦能高職院校思想政治理論課“金課”實踐路徑研究
- 公司安全生產(chǎn)事故隱患內(nèi)部報告獎勵工作制度
- H3CNE認證考試題庫官網(wǎng)2022版
- 感統(tǒng)訓(xùn)練培訓(xùn)手冊(適合3-13歲兒童)
- 公司章程范本(完整版)
評論
0/150
提交評論