復(fù)合邏輯門版圖藝術(shù)chap4-2-1_第1頁
復(fù)合邏輯門版圖藝術(shù)chap4-2-1_第2頁
復(fù)合邏輯門版圖藝術(shù)chap4-2-1_第3頁
復(fù)合邏輯門版圖藝術(shù)chap4-2-1_第4頁
復(fù)合邏輯門版圖藝術(shù)chap4-2-1_第5頁
已閱讀5頁,還剩22頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

復(fù)合邏輯門全定制設(shè)計流程:寫出要設(shè)計復(fù)合邏輯門的邏輯表達(dá)式畫出復(fù)合邏輯門的晶體管級電路圖確定復(fù)合邏輯門的晶體管尺寸

設(shè)計復(fù)合邏輯門版圖性能好(器件RC參數(shù)?。┱加妹娣e少課題引出復(fù)合邏輯門版圖full-adderXORAND棍棒圖各種版圖實(shí)體不標(biāo)尺寸只代表晶體管相對位置InOutVDDGNDInverterAOutVDDGNDBNAND2棍棒圖器件不標(biāo)尺寸注重相對位置和連接關(guān)系用象征性符號來表示電路版圖的拓?fù)浣Y(jié)構(gòu)NANDABYVDDGNDINVAYVDDGNDABCCABX=!(C?(A+B))BACij!(C?(A+B))棍棒圖XCABVDDGNDABCXVDDGND較好版圖條件:在阱中只有一條擴(kuò)散區(qū)同一輸入控制的NMOS管和PMOS管對準(zhǔn)VDDGND棍棒圖!(C?(A+B))ABCXVDDGNDXCABVDDGND沒有打斷擴(kuò)散條crossoverrequiringviasOAI22棍棒圖BADVDDGNDCX歐拉路徑法運(yùn)用歐拉路徑法設(shè)計版圖:可得到輸入端的排列順序,使復(fù)合邏輯門可用連續(xù)的擴(kuò)散區(qū)來實(shí)現(xiàn),達(dá)到占用面積最小,性能好。運(yùn)用歐拉路徑法設(shè)計版圖步驟:構(gòu)造邏輯圖識別歐拉路徑OAI21LogicGraphCABX=!(C?(A+B))BACijjVDDXXiGNDABCPUNPDNABC構(gòu)成邏輯圖一個晶體管網(wǎng)絡(luò)的邏輯圖是一張用頂點(diǎn)代表網(wǎng)絡(luò)節(jié)點(diǎn)(即信號)。它的每一條邊用控制相應(yīng)的晶體管信號來命名。由于靜態(tài)CMOS門的PUN和PDN網(wǎng)絡(luò)是對偶的,所以它們相應(yīng)的圖也是對偶的,即用串聯(lián)替換并聯(lián),反之亦然。棍棒圖!(C?(A+B))ABCXVDDGNDXCABVDDGNDcrossoverrequiringvias沒有打斷擴(kuò)散條jVDDXXiGNDABCPUNPDN運(yùn)用歐拉路徑進(jìn)行版圖布局識別歐拉路徑一條歐拉路徑定義為通過邏輯圖中所有節(jié)點(diǎn)并且只經(jīng)過每條邊一次的一條路徑。只有當(dāng)PDN(PUN)網(wǎng)絡(luò)的邏輯圖中存在一條歐拉路徑時,才有可能對輸入端排序使多個晶體管共用一條連續(xù)的擴(kuò)散區(qū)(即一個器件的漏區(qū)也是下一個器件的源區(qū))。在歐拉路徑中邊的順序等于在邏輯門版圖中的輸入端的順序,為了在PDN(PUN)網(wǎng)絡(luò)中得到相同的排序(即每個輸入信號只用一條多晶硅線時),它們的歐拉路徑必須一致。OAI22LogicGraphCABX=!((A+B)?(C+D))BADVDDXXGNDABCPUNPDNCDDABCD運(yùn)用歐拉路徑法設(shè)計OAI22BADVDDGNDCX運(yùn)用歐拉路徑法設(shè)計AOI22CABX=!(AB+CD)BADCDVDDGNDComplexCMOSGateDABCDABCOUT=D+A?(B+C)OUT=DE+A?(B+C)DABCEABCDMulti-FingeredTransistorsOnefingerTwofingers(folded)更小的擴(kuò)散區(qū)電容XNOR/XORImplementationABABABABXNORXORABABABABHowmanytransistorsineach?StaticCMOSFullAdderCircuitBBBBBBBBAAAAAAAACinCinCinCinCin!Cout!SumStaticCMOSFullAdderCircuitBBBBBBBBAAAAAAAACinCinCinCinCin!Cout!SumCout=AB+BCin+ACinCout=Cin&(A|B)|(A&B)Sum

=ABCin+!Cout(A+B+Cin)Sum

=!Cout&(A|B|Cin)|(A&B&Cin)#transistors=24+4單元設(shè)計標(biāo)準(zhǔn)單元通用邏輯能被綜合時使用相同高度,不同寬度標(biāo)準(zhǔn)單元庫NANDINVABAYY標(biāo)準(zhǔn)單元庫NANDINVNAND電路功能:Y=(ABC)’ABCYStandardCellLayoutMethodology–1980ssignalsRoutingchannelVDDGNDWhatlogicfunctionisthis?StandardCellLayoutMethodology–1990sM2NoRoutingchannelsVDDGNDM3VDDGNDMirroredCellMirroredCellStandardCellsCellboundaryNWellCellheight12metaltracksMetaltrackisapprox.3

+3

Pitch=

repetitivedistancebetweenobjectsCellheightis“12pitch”2

Rails~10

InOutVDDGND3

3

trackpitchStandardCellsAOutVDDGNDB2-inputNANDgate

Thedesignflow

VHDL(decoder.vhd)SimulationSynthesis

Verilognetlist(decoder.v)Place/Routes

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論